System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素电路、像素电路驱动方法、显示面板及显示装置制造方法及图纸_技高网

像素电路、像素电路驱动方法、显示面板及显示装置制造方法及图纸

技术编号:44041424 阅读:1 留言:0更新日期:2025-01-15 01:18
本申请涉及显示技术领域,具体提供一种像素电路、像素电路驱动方法、显示面板及显示装置,旨在解决现有实现三维显示需要针对左右眼的显示区域分别设置像素电路,占用空间较大,容易出现布局困难和分辨率较低的问题。为此目的,本申请的像素电路可以通过共用子电路为第一发光控制子电路和第二发光控制子电路提供驱动电流;第一发光控制子电路响应于第一发光控制信号导通,将驱动电流提供给第一发光器件;第二发光控制子电路用于响应于第二发光控制信号导通,将驱动电流提供给第二发光器件,第一发光器件和第二发光器件对应不同的像素,该方案可基于共用子电路对不同像素进行驱动,有利于节省空间、简化布局,提高分辨率。

【技术实现步骤摘要】

本申请涉及显示,具体提供一种像素电路、像素电路驱动方法、显示面板及显示装置


技术介绍

1、随着显示技术的发展,裸眼三维显示成为重点关注方向。在实现裸眼三维显示时,通常需要控制显示面板针对用户的左右眼分别提供显示画面,相应地,显示面板需要包括用于向左眼提供显示画面的左眼像素以及用于向右眼提供显示画面的右眼像素,并设置有用于驱动左眼像素的像素电路和用于驱动右眼像素的像素电路。

2、然而,针对左眼像素和右眼像素分别设置像素电路占用空间较大,容易出现布局困难和分辨率较低的问题,进而影响三维显示效果。


技术实现思路

1、本申请旨在解决上述技术问题,即,解决现有实现三维显示需要针对左右眼的显示区域分别设置像素电路,占用空间较大,容易出现布局困难和分辨率较低的问题。

2、在第一方面,本申请提供了一种像素电路,其包括共用子电路、第一发光控制子电路、第二发光控制子电路、第一发光器件和第二发光器件,所述第一发光控制子电路的第一端以及所述第二发光控制子电路的第一端均通过公共连接端与所述共用子电路连接;

3、所述共用子电路用于通过所述公共连接端为所述第一发光控制子电路和所述第二发光控制子电路提供驱动电流;

4、所述第一发光控制子电路的第二端用于与所述第一发光器件连接,并用于响应于第一发光控制信号导通,将所述驱动电流提供给所述第一发光器件;

5、所述第二发光控制子电路的第二端用于与所述第二发光器件连接,并用于响应于第二发光控制信号导通,将所述驱动电流提供给所述第二发光器件;

6、其中,所述第一发光器件和所述第二发光器件对应不同的像素。

7、在一些实施例中,所述第一发光控制信号和所述第二发光控制信号的有效电位在时间上不重叠,所述第一发光控制子电路和所述第二发光控制子电路用于响应于各自发光控制信号的有效电位交替导通。

8、在一些实施例中,所述第一发光控制子电路包括第一晶体管,所述第一晶体管的第一端与所述公共连接端连接,所述第一晶体管的第二端与所述第一发光器件连接,所述第一晶体管的控制端用于接收所述第一发光控制信号。

9、在一些实施例中,所述第二发光控制子电路包括第二晶体管,所述第二晶体管的第一端与所述公共连接端连接,所述第二晶体管的第二端与所述第二发光器件连接,所述第二晶体管的控制端用于接收所述第二发光控制信号。

10、在一些实施例中,所述共用子电路包括复位单元、储能单元、数据写入单元、驱动单元、补偿单元和发光控制单元;

11、所述复位单元的第一端用于接收初始信号,所述复位单元的第二端与第一节点连接,用于在每个像素驱动周期的复位阶段,将所述初始信号传输至所述第一节点;

12、所述储能单元的第一端用于接收第一电源信号,所述储能单元的第二端与所述第一节点连接;

13、所述补偿单元的第一端与所述公共连接端连接,所述补偿单元的第二端与所述第一节点连接;

14、所述数据写入单元的第一端用于接收数据信号,所述数据写入单元的第二端与第二节点连接,用于在每个像素驱动周期的写入阶段,将所述数据信号和阈值电压通过所述补偿单元提供给所述第一节点;

15、所述驱动单元的第一端与所述第二节点连接,所述驱动单元的第二端与所述公共连接端连接,所述驱动单元的控制端与所述第一节点连接;

16、所述发光控制单元的第一端用于接收所述第一电源信号,所述发光控制单元的第二端与所述第二节点连接,用于在每个像素驱动周期的发光阶段导通,将所述第一电源信号提供给所述第二节点;所述驱动单元用于基于所述第一节点和所述第二节点提供的信号,向所述公共连接端提供驱动电流。

17、在一些实施例中,

18、所述复位单元包括第三晶体管,第三晶体管的第一端用于接收所述初始信号,第三晶体管的第二端与所述第一节点连接,第三晶体管的控制端用于接收第一栅驱动信号;

19、所述储能单元包括存储电容,所述存储电容的第一端用于接收所述第一电源信号,所述存储电容的第二端与所述第一节点连接;

20、所述补偿单元包括第四晶体管,所述第四晶体管的第一端与所述公共连接端连接,所述第四晶体管的第二端与所述第一节点连接;

21、所述数据写入单元包括第五晶体管,所述第五晶体管的第一端用于接收所述数据信号,所述第五晶体管的第二端与所述第二节点连接,所述第五晶体管和所述第四晶体管的控制端均用于接收第二栅驱动信号;

22、所述驱动单元包括第六晶体管,所述第六晶体管的第一端与所述第二节点连接,所述第六晶体管的第二端与所述公共连接端连接,所述驱动单元的控制端与所述第一节点连接;

23、所述发光控制单元包括第七晶体管,所述第七晶体管的第一端用于接收所述第一电源信号,所述第七晶体管的第二端与所述第二节点连接,所述第七晶体管的控制端用于接收所述第三发光控制信号。

24、在一些实施例中,所述像素电路还包括:

25、第一复位子电路,所述第一复位子电路用于在像素驱动周期的复位阶段,对所述第一发光控制子电路的第二端进行复位。

26、在一些实施例中,所述第一复位子电路包括第八晶体管,所述第八晶体管的第一端用于接收初始信号,所述第八晶体管的第二端与所述第一发光控制子电路的第二端连接,所述第八晶体管的控制端用于接收第一栅驱动信号。

27、在一些实施例中,所述像素电路还包括:

28、第二复位子电路,所述第二复位子电路用于在像素驱动周期的复位阶段,对所述第二发光控制子电路的第二端进行复位。

29、在一些实施例中,所述第二复位子电路包括第九晶体管,所述第九晶体管的第一端用于接收初始信号,所述第九晶体管的第二端与所述第二发光控制子电路的第二端连接,所述第九晶体管的控制端用于接收第一栅驱动信号。

30、在第二方面,本申请提供了一种显示面板,其包括多条栅线、多条数据线和阵列排布的多个像素单元组,位于同一行方向上的多个像素单元组与同一栅线连接,位于同一列方向上的多个像素单元组与同一数据线连接,其中,每个像素单元组包括左眼像素和右眼像素,同一像素单元组中的左眼像素和右眼像素通过上述任一项所述的像素电路驱动。

31、在一些实施例中,每个所述像素单元组中的左眼像素和右眼像素在列方向上间隔排布;或者,每个所述像素单元组中的左眼像素和右眼像素在行方向上间隔排布。

32、在一些实施例中,所述多条栅线包括第一栅驱动信号线和第二栅驱动信号线;

33、所述显示面板还包括初始信号线、第一发光控制信号线、第二发光控制信号线和第三发光控制信号线;

34、其中,所述初始信号线、所述第一栅驱动信号线、所述第二栅驱动信号线、所述第三发光控制信号线、所述第一发光控制信号线和所述第二发光控制信号线在列方向上依序平行排布;

35、所述像素电路的共用子电路设置在所述初始信号线和所述第一发光控制信号线之本文档来自技高网...

【技术保护点】

1.一种像素电路,其特征在于,包括共用子电路、第一发光控制子电路、第二发光控制子电路、第一发光器件和第二发光器件,所述第一发光控制子电路的第一端以及所述第二发光控制子电路的第一端均通过公共连接端与所述共用子电路连接;

2.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制信号和所述第二发光控制信号的有效电位在时间上不重叠,所述第一发光控制子电路和所述第二发光控制子电路用于响应于各自发光控制信号的有效电位交替导通。

3.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制子电路包括第一晶体管,所述第一晶体管的第一端与所述公共连接端连接,所述第一晶体管的第二端与所述第一发光器件连接,所述第一晶体管的控制端用于接收所述第一发光控制信号。

4.根据权利要求1所述的像素电路,其特征在于,所述第二发光控制子电路包括第二晶体管,所述第二晶体管的第一端与所述公共连接端连接,所述第二晶体管的第二端与所述第二发光器件连接,所述第二晶体管的控制端用于接收所述第二发光控制信号。

5.根据权利要求1至4中任一项所述的像素电路,其特征在于,所述共用子电路包括复位单元、储能单元、数据写入单元、驱动单元、补偿单元和发光控制单元;

6.根据权利要求5所述的像素电路,其特征在于,

7.根据权利要求1至4中任一项所述的像素电路,其特征在于,所述像素电路还包括:

8.根据权利要求7所述的像素电路,其特征在于,所述第一复位子电路包括第八晶体管,所述第八晶体管的第一端用于接收初始信号,所述第八晶体管的第二端与所述第一发光控制子电路的第二端连接,所述第八晶体管的控制端用于接收第一栅驱动信号。

9.根据权利要求1至4中任一项所述的像素电路,其特征在于,所述像素电路还包括:

10.根据权利要求9所述的像素电路,其特征在于,所述第二复位子电路包括第九晶体管,所述第九晶体管的第一端用于接收初始信号,所述第九晶体管的第二端与所述第二发光控制子电路的第二端连接,所述第九晶体管的控制端用于接收第一栅驱动信号。

11.一种显示面板,其特征在于,包括多条栅线、多条数据线和阵列排布的多个像素单元组,位于同一行方向上的多个像素单元组与同一栅线连接,位于同一列方向上的多个像素单元组与同一数据线连接,其中,每个像素单元组包括左眼像素和右眼像素,同一像素单元组中的左眼像素和右眼像素通过上述权利要求1至10中任一项所述的像素电路驱动。

12.根据权利要求11所述的显示面板,其特征在于,每个所述像素单元组中的左眼像素和右眼像素在列方向上间隔排布;或者,每个所述像素单元组中的左眼像素和右眼像素在行方向上间隔排布。

13.根据权利要求11所述的显示面板,其特征在于,所述多条栅线包括第一栅驱动信号线和第二栅驱动信号线;

14.一种显示装置,其特征在于,包括权利要求11至13中任一项所述的显示面板。

15.根据权利要求14所述的显示装置,其特征在于,所述显示装置还包括棱镜阵列,所述棱镜阵列位于所述显示面板的出光侧。

16.根据权利要求15所述的显示装置,其特征在于,所述棱镜阵列为液晶棱镜阵列,所述显示装置还包括液晶驱动电路,所述液晶驱动电路用于向所述液晶棱镜阵列提供电压,以实现二维显示和三维显示的切换。

17.一种像素电路驱动方法,其特征在于,包括:

18.根据权利要求17所述的方法,其特征在于,所述第一发光控制信号和所述第二发光控制信号的有效工作电位在时间上不重叠,所述第一发光控制子电路和所述第二发光控制子电路响应于各自发光控制信号的有效电位交替导通。

...

【技术特征摘要】

1.一种像素电路,其特征在于,包括共用子电路、第一发光控制子电路、第二发光控制子电路、第一发光器件和第二发光器件,所述第一发光控制子电路的第一端以及所述第二发光控制子电路的第一端均通过公共连接端与所述共用子电路连接;

2.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制信号和所述第二发光控制信号的有效电位在时间上不重叠,所述第一发光控制子电路和所述第二发光控制子电路用于响应于各自发光控制信号的有效电位交替导通。

3.根据权利要求1所述的像素电路,其特征在于,所述第一发光控制子电路包括第一晶体管,所述第一晶体管的第一端与所述公共连接端连接,所述第一晶体管的第二端与所述第一发光器件连接,所述第一晶体管的控制端用于接收所述第一发光控制信号。

4.根据权利要求1所述的像素电路,其特征在于,所述第二发光控制子电路包括第二晶体管,所述第二晶体管的第一端与所述公共连接端连接,所述第二晶体管的第二端与所述第二发光器件连接,所述第二晶体管的控制端用于接收所述第二发光控制信号。

5.根据权利要求1至4中任一项所述的像素电路,其特征在于,所述共用子电路包括复位单元、储能单元、数据写入单元、驱动单元、补偿单元和发光控制单元;

6.根据权利要求5所述的像素电路,其特征在于,

7.根据权利要求1至4中任一项所述的像素电路,其特征在于,所述像素电路还包括:

8.根据权利要求7所述的像素电路,其特征在于,所述第一复位子电路包括第八晶体管,所述第八晶体管的第一端用于接收初始信号,所述第八晶体管的第二端与所述第一发光控制子电路的第二端连接,所述第八晶体管的控制端用于接收第一栅驱动信号。

9.根据权利要求1至4中任一项所述的像素电路,其特征在于,所述像素电路还包括:

【专利技术属性】
技术研发人员:赵中满石领唐国强郑克宁魏齐
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1