System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本文涉及芯片设计技术,尤指一种抑制串扰信号的电路、信号传输系统和芯片。
技术介绍
1、噪声是指影响芯片正常运行的不良或无意的现象。在纳米技术中,噪声会影响功能或器件的时序。在深亚微米工艺下,噪声的影响会愈发凸显,主要原因有以下几个:
2、(1)金属层数量的增加:例如,一个0.25um或0.3um的工艺具有四个或五个金属层,而在65nm和45nm工艺中增加到了十个或更多的金属层。
3、(2)垂直占主导地位的金属长宽比:表示走线既细又高,与早期工艺几何形状中比较宽不同。因此,较大比例的电容是由侧壁耦合电容组成的,该侧壁耦合电容即为相邻信号线之间的走线间电容。
4、(3)更高的布线密度:具有更精细的几何形状,更多的金属线可以在物理上紧密相邻。
5、(4)大量的交互设备和互连线:在同一硅片面积中封装了更多的标准单元和信号走线,从而导致更多的交互。
6、(5)由于频率变高而导致波形切换加快:快速的边沿速率会导致更多的电流尖峰以及对相邻走线和单元的更大耦合效应。
7、(6)较低的电源电压:电源电压的降低使得噪声裕量较小。
8、在上述噪声中有一种串扰噪声,其中串扰噪声是指两个或多个信号之间无意识的耦合。串扰噪声是由芯片上相邻信号之间的电容耦合引起的,这会导致一个网络的高低电平切换,从而对耦合信号产生意外影响。受影响的信号称为受害者(victim),而产生影响的信号称为攻击者(aggressor)。串扰噪声对功能和器件时序造成影响的问题。
9、现有技
技术实现思路
1、本申请实施例提供了一种抑制串扰信号的电路、信号传输系统和芯片。
2、一种抑制串扰信号的电路,应用于芯片,其中所述芯片设置有受害网络,其中所述受害网络中的第一信号线与地形成对地电容,位于所述受害网络一侧的攻击网络与所述受害网络之间存在第一串扰信号;其中所述电路包括:
3、补偿网络,位于所述受害网络的另一侧,其中所述补偿网络和所述受害网络之间存在第二串扰信号,其中所述第一串扰信号和所述第二串扰信号进行信号叠加后相互抵消。
4、一种信号传输系统,应用于芯片,其中所述系统包括受害网络、攻击网络和上文所述的电路。
5、一种芯片,设置有上文所述的电路或上文所述的系统。
6、本申请实施例在受害网络附近增设有补偿网络,其中补偿网络和攻击网络分别部署在受害网络的两侧,使得受害网络的一侧存在第一串扰信号,另一侧存在第二串扰信号,由于第一串扰信号和第二串扰信号进行信号叠加后相互抵消,从而使得受害网络的串扰噪声得到明显减少,提高受害网络的信号传输质量,且设计工艺相对简单,降低了芯片设计的工艺复杂度。
7、本申请的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本申请而了解。本申请的其他优点可通过在说明书以及附图中所描述的方案来实现和获得。
本文档来自技高网...【技术保护点】
1.一种抑制串扰信号的电路,应用于芯片,其中所述芯片设置有受害网络,其中所述受害网络中的第一信号线与地形成对地电容,位于所述受害网络一侧的攻击网络与所述受害网络之间存在第一串扰信号;其中所述电路包括:
2.根据权利要求1所述的电路,其特征在于:
3.根据权利要求2所述的电路,其特征在于:
4.根据权利要求3所述的电路,其特征在于:
5.根据权利要求4所述的电路,其特征在于:
6.根据权利要求5所述的电路,其特征在于:
7.根据权利要求6所述的电路,其特征在于:
8.根据权利要求7所述的电路,其特征在于,所述电路还包括:
9.一种信号传输系统,应用于芯片,其中所述系统包括受害网络、攻击网络和如权利要求1至8任一项所述的电路。
10.一种芯片,设置有如权利要求1至8任一项所述的电路或如权利要求9所述的系统。
【技术特征摘要】
1.一种抑制串扰信号的电路,应用于芯片,其中所述芯片设置有受害网络,其中所述受害网络中的第一信号线与地形成对地电容,位于所述受害网络一侧的攻击网络与所述受害网络之间存在第一串扰信号;其中所述电路包括:
2.根据权利要求1所述的电路,其特征在于:
3.根据权利要求2所述的电路,其特征在于:
4.根据权利要求3所述的电路,其特征在于:
5.根据权利要求4所述的电路...
【专利技术属性】
技术研发人员:陈继松,王海男,宋结兵,汪济海,
申请(专利权)人:合肥大唐存储科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。