System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 阵列基板、驱动方法和显示装置制造方法及图纸_技高网

阵列基板、驱动方法和显示装置制造方法及图纸

技术编号:43789443 阅读:0 留言:0更新日期:2024-12-24 16:22
本发明专利技术提供一种阵列基板、驱动方法和显示装置。阵列基板包括驱动模组、多行多列亚像素、多列数据线和多行扫描线;一帧时间包括至少两个子帧;驱动模组向扫描线提供扫描信号,控制在子帧内,多行所述扫描线依次打开,并控制在子帧内,与打开的所述扫描线电连接,并与同一所述数据线电连接的亚像素对应的颜色相同;在子帧内,依次打开的多行扫描线中的至少两个相邻的扫描线提供的扫描信号的有效时间段之间存在交叠时间段和不交叠时间段;在交叠时间段中的至少部分时间所述数据线接收的数据电压,与在不交叠时间段中的至少部分时间该数据线接收的数据电压相同。本发明专利技术能够提升至少部分亚像素的充电时间,能够提升充电率和刷新率,提升显示品质。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种阵列基板、驱动方法和显示装置


技术介绍

1、在相关技术中,采用dual gate(双栅)驱动架构的像素结构可以通过减少数据信号线进而减少源极驱动芯片的通道数可降低显示成本,随着显示面板朝着大尺寸高分辨率发展,显示行业不断探索如何兼顾成本同时保证显示充电率。


技术实现思路

1、本专利技术的主要目的在于提供一种阵列基板、驱动方法和显示装置,解决dual gate(双栅)架构的像素结构提升充电率的方案。

2、在一个方面中,本专利技术实施例提供一种阵列基板,包括驱动模组、多行多列亚像素、多列数据线和多行扫描线;一帧时间包括至少两个子帧;所述亚像素分别与所述扫描线和所述数据线电连接,用于在所述扫描线提供的扫描信号的控制下,接收所述数据线提供的数据电压;

3、所述驱动模组用于向所述扫描线提供扫描信号,以控制在所述子帧内,多行所述扫描线依次打开,并控制在所述子帧内,与打开的所述扫描线电连接,并与同一所述数据线电连接的亚像素对应的颜色相同;

4、在所述子帧内,依次打开的多行扫描线中的至少两个相邻的扫描线提供的扫描信号的有效时间段之间存在交叠时间段和不交叠时间段;

5、在所述交叠时间段中的至少部分时间所述数据线接收的数据电压,与在所述不交叠时间段中的至少部分时间该数据线接收的数据电压相同。

6、可选的,一帧时间包括n个子帧,n为大于1的整数;所述驱动模组包括多级驱动电路和n条初始电压线,所述多级驱动电路包括多级显示驱动电路;所述显示驱动电路用于为所述扫描线提供扫描信号;

7、第n初始电压线与所述驱动模组包括的第n级显示驱动电路的输入端电连接,用于向所述第n级显示驱动电路提供输入信号;

8、n为小于或等于n的正整数。

9、可选的,所述显示驱动电路通过其输出端为相邻下n级显示驱动电路提供输入信号;

10、所述显示驱动电路通过其输出端为相邻上2n级显示驱动电路提供复位信号。

11、可选的,所述多级驱动电路还包括多级虚拟驱动电路;

12、所述虚拟驱动电路用于向所述多级显示驱动电路中的相应级显示驱动电路提供复位信号;

13、所述n条初始电压线中的至少部分初始电压线与相应的虚拟驱动电路的复位端电连接,用于向所述相应的虚拟驱动电路提供复位信号。

14、可选的,所述多级驱动电路包括m级显示驱动电路和2n级虚拟驱动电路;m为大于1的整数;

15、第a级虚拟驱动电路用于为第m-2n+a级显示驱动电路提供复位信号;

16、a为小于或等于2n的正整数。

17、可选的,一帧时间包括四个子帧;所述驱动模组包括多级驱动电路和四初始电压线;所述多级驱动电路包括m级显示驱动电路;m为大于1的整数;

18、第一初始电压线与第一级显示驱动电路的输入端电连接,用于向所述第一级显示驱动电路提供输入信号;

19、第二初始电压线与第二级显示驱动电路的输入端电连接,用于向所述第二级显示驱动电路提供输入信号;

20、第三初始电压线与第三级显示驱动电路的输入端电连接,用于向所述第三级显示驱动电路提供输入信号;

21、第四初始电压线与第四级显示驱动电路的输入端电连接,用于向所述第四级显示驱动电路提供输入信号。

22、可选的,第m显示驱动电路通过其输出端向第m+4显示驱动电路提供输入信号;m为正整数,m+4小于或等于m;

23、第b显示驱动电路通过其输出端向第b-8显示驱动电路提供复位信号;

24、b为大于8的整数,b小于或等于m。

25、可选的,所述驱动模组还包括八级虚拟驱动电路;

26、第一级虚拟驱动电路通过其输出端为第m-7级显示驱动电路提供复位信号;

27、第二级虚拟驱动电路通过其输出端为第m-6级显示驱动电路提供复位信号;

28、第三级虚拟驱动电路通过其输出端为第m-5级显示驱动电路提供复位信号;

29、第四级虚拟驱动电路通过其输出端为第m-4级显示驱动电路提供复位信号;

30、第五级虚拟驱动电路通过其输出端为第m-3级显示驱动电路提供复位信号;

31、第六级虚拟驱动电路通过其输出端为第m-2级显示驱动电路提供复位信号;

32、第七级虚拟驱动电路通过其输出端为第m-1级显示驱动电路提供复位信号;

33、第八级虚拟驱动电路通过其输出端为第m级显示驱动电路提供复位信号。

34、可选的,第二初始电压线分别与第一级虚拟驱动电路和第五级虚拟驱动电路提供复位信号;

35、第三初始电压线分别与第二级虚拟驱动电路和第六级虚拟驱动电路提供复位信号;

36、第四初始电压线分别与第三级虚拟驱动电路和第七级虚拟驱动电路提供复位信号。

37、可选的,第一初始电压线分别与第四级虚拟驱动电路和第八级虚拟驱动电路提供复位信号。

38、可选的,本专利技术至少一实施例所述的阵列基板还包括十二条时钟信号线;c为正整数;

39、第12c-11级驱动电路与第一时钟信号线电连接;第12c-10级驱动电路与第二时钟信号线电连接;第12c-9级驱动电路与第三时钟信号线电连接;第12c-8级驱动电路与第四时钟信号线电连接;第12c-7级驱动电路与第五时钟信号线电连接;第12c-6级驱动电路与第六时钟信号线电连接;第12c-5级驱动电路与第七时钟信号线电连接;第12c-4级驱动电路与第八时钟信号线电连接;第12c-3级驱动电路与第九时钟信号线电连接;第12c-2级驱动电路与第十时钟信号线电连接;第12c-1级驱动电路与第十一时钟信号线电连接;第12c级驱动电路与第十二时钟信号线电连接。

40、可选的,位于同一行的所述亚像素中的一部分与一行所述扫描线电连接,用于接收来自所述扫描线的扫描信号;

41、位于同一行的所述亚像素中的另一部分与另一行所述扫描线电连接,用于接收来自所述另一行扫描线的扫描信号。

42、可选的,所述显示驱动电路包括输入端、进位输出端、驱动输出端、复位端、输入电路、第一复位电路、第二复位电路、第一节点控制电路、第二节点控制电路、储能电路、进位输出电路和驱动输出电路;

43、所述输入电路分别与所述输入端和第一节点电连接,用于根据所述输入端接入的输入信号,控制所述第一节点的电位;

44、所述第一复位电路分别与所述复位端、所述第一节点和第一电压端电连接,用于在所述复位端接入的复位信号的控制下,控制所述第一节点与所述第一电压端之间连通;所述复位端与相邻下2n级驱动电路的输出端电连接;

45、所述第二复位电路分别与帧复位端、所述第一节点和所述第一电压端电连接,用于在所述帧复位端提供的帧复位信号的控制下,控制所述第一节点与所述第一电压端之间连通;

46、所述第一节点控制电路本文档来自技高网...

【技术保护点】

1.一种阵列基板,其特征在于,包括驱动模组、多行多列亚像素、多列数据线和多行扫描线;一帧时间包括至少两个子帧;所述亚像素分别与所述扫描线和所述数据线电连接,用于在所述扫描线提供的扫描信号的控制下,接收所述数据线提供的数据电压;

2.如权利要求1所述的阵列基板,其特征在于,一帧时间包括N个子帧,N为大于1的整数;所述驱动模组包括多级驱动电路和N条初始电压线,所述多级驱动电路包括多级显示驱动电路;所述显示驱动电路用于为所述扫描线提供扫描信号;

3.如权利要求2所述的阵列基板,其特征在于,所述显示驱动电路通过其输出端为相邻下N级显示驱动电路提供输入信号;

4.如权利要求2所述的阵列基板,其特征在于,所述多级驱动电路还包括多级虚拟驱动电路;

5.如权利要求4所述的阵列基板,其特征在于,所述多级驱动电路包括M级显示驱动电路和2N级虚拟驱动电路;M为大于1的整数;

6.如权利要求2所述的阵列基板,其特征在于,一帧时间包括四个子帧;所述驱动模组包括多级驱动电路和四初始电压线;所述多级驱动电路包括M级显示驱动电路;M为大于1的整数;p>

7.如权利要求6所述的阵列基板,其特征在于,第m显示驱动电路通过其输出端向第m+4显示驱动电路提供输入信号;m为正整数,m+4小于或等于M;

8.如权利要求6所述的阵列基板,其特征在于,所述驱动模组还包括八级虚拟驱动电路;

9.如权利要求8所述的阵列基板,其特征在于,第二初始电压线分别与第一级虚拟驱动电路和第五级虚拟驱动电路提供复位信号;

10.如权利要求9所述的阵列基板,其特征在于,第一初始电压线分别与第四级虚拟驱动电路和第八级虚拟驱动电路提供复位信号。

11.如权利要求6至10中任一权利要求所述的阵列基板,其特征在于,还包括十二条时钟信号线;c为正整数;

12.如权利要求2至10中任一权利要求所述的阵列基板,其特征在于,位于同一行的所述亚像素中的一部分与一行所述扫描线电连接,用于接收来自所述扫描线的扫描信号;

13.如权利要求2至10中任一权利要求所述的阵列基板,其特征在于,所述显示驱动电路包括输入端、进位输出端、驱动输出端、复位端、输入电路、第一复位电路、第二复位电路、第一节点控制电路、第二节点控制电路、储能电路、进位输出电路和驱动输出电路;

14.如权利要求4、5、8、9或10所述的阵列基板,其特征在于,所述多级虚拟驱动电路中的至少部分虚拟驱动电路为第一类虚拟驱动电路,所述第一类虚拟驱动电路包括输入端、进位输出端、驱动输出端、复位端、输入电路、第一复位电路、第二复位电路、第一节点控制电路、第二节点控制电路、储能电路、进位输出电路和驱动输出电路;

15.如权利要求14所述的阵列基板,其特征在于,所述多级虚拟驱动电路都为第一类虚拟驱动电路。

16.如权利要求4、5、8、9或10所述的阵列基板,其特征在于,所述多级虚拟驱动电路中的部分虚拟驱动电路为第二类虚拟驱动电路,所述第二类虚拟驱动电路包括输入端、进位输出端、驱动输出端、输入电路、第二复位电路、第一节点控制电路、第二节点控制电路、储能电路、进位输出电路和驱动输出电路;

17.权利要求4、5、8、9或10所述的阵列基板,其特征在于,所述多级虚拟驱动电路中的部分虚拟驱动电路为第一类虚拟驱动电路,所述多级虚拟驱动电路中的另一部分虚拟驱动电路为第二类虚拟驱动电路;

18.一种驱动方法,应用于如权利要求1至16中任一权利要求所述的阵列基板,其特征在于,一帧时间包括至少两个子帧;在所述子帧内,依次打开的多行扫描线中的至少两个相邻的扫描线提供的扫描信号的有效时间段之间存在交叠时间段和不交叠时间段;

19.如权利要求18所述的驱动方法,其特征在于,一帧时间包括N个子帧;将多行扫描线中的相邻N行扫描线设置为一个扫描线组;所述驱动方法包括:

20.一种显示装置,其特征在于,包括如权利要求1至16中任一权利要求所述的阵列基板。

...

【技术特征摘要】

1.一种阵列基板,其特征在于,包括驱动模组、多行多列亚像素、多列数据线和多行扫描线;一帧时间包括至少两个子帧;所述亚像素分别与所述扫描线和所述数据线电连接,用于在所述扫描线提供的扫描信号的控制下,接收所述数据线提供的数据电压;

2.如权利要求1所述的阵列基板,其特征在于,一帧时间包括n个子帧,n为大于1的整数;所述驱动模组包括多级驱动电路和n条初始电压线,所述多级驱动电路包括多级显示驱动电路;所述显示驱动电路用于为所述扫描线提供扫描信号;

3.如权利要求2所述的阵列基板,其特征在于,所述显示驱动电路通过其输出端为相邻下n级显示驱动电路提供输入信号;

4.如权利要求2所述的阵列基板,其特征在于,所述多级驱动电路还包括多级虚拟驱动电路;

5.如权利要求4所述的阵列基板,其特征在于,所述多级驱动电路包括m级显示驱动电路和2n级虚拟驱动电路;m为大于1的整数;

6.如权利要求2所述的阵列基板,其特征在于,一帧时间包括四个子帧;所述驱动模组包括多级驱动电路和四初始电压线;所述多级驱动电路包括m级显示驱动电路;m为大于1的整数;

7.如权利要求6所述的阵列基板,其特征在于,第m显示驱动电路通过其输出端向第m+4显示驱动电路提供输入信号;m为正整数,m+4小于或等于m;

8.如权利要求6所述的阵列基板,其特征在于,所述驱动模组还包括八级虚拟驱动电路;

9.如权利要求8所述的阵列基板,其特征在于,第二初始电压线分别与第一级虚拟驱动电路和第五级虚拟驱动电路提供复位信号;

10.如权利要求9所述的阵列基板,其特征在于,第一初始电压线分别与第四级虚拟驱动电路和第八级虚拟驱动电路提供复位信号。

11.如权利要求6至10中任一权利要求所述的阵列基板,其特征在于,还包括十二条时钟信号线;c为正整数;

12.如权利要求2至10中任一权利要求所述的阵列基板,其特征在于,位于同一行的所述亚像素中的一部分与...

【专利技术属性】
技术研发人员:周茂秀张伟戴珂程敏杨海鹏张春旭姜晓婷杨越
申请(专利权)人:合肥京东方显示技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1