System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 用于减少混频器谐波转换增益以及本地振荡器基波和谐波馈通的方法和电路技术_技高网
当前位置: 首页 > 专利查询>苹果公司专利>正文

用于减少混频器谐波转换增益以及本地振荡器基波和谐波馈通的方法和电路技术

技术编号:43754054 阅读:1 留言:0更新日期:2024-12-20 13:10
涉及用于减少混频器谐波转换增益以及本地振荡器基波和谐波馈通的方法和电路。混频器电路可包括:第一对晶体管,耦接到第一尾节点并且被配置为接收本地振荡器信号;第二对晶体管,耦接到第二尾节点并且被配置为接收本地振荡器信号;第一数模转换器;第二DAC,耦接在第一DAC与第一对晶体管之间;以及第三DAC,耦接在第一DAC与第二对晶体管之间。在第一阶段期间,控制电路可扫描第一DAC以修整第一阶本地振荡器馈通和/或其他奇数阶本地振荡器馈通。在第二阶段期间,控制电路可扫描第二DAC以修整第二阶本地振荡器馈通和/或其他偶数阶本地振荡器馈通。在第三阶段期间,控制电路可扫描第二DAC和第三DAC以抑制与混频器电路的二次谐波转换增益相关联的信号。

【技术实现步骤摘要】

本公开整体涉及电子设备,并且更具体地涉及具有无线通信电路的电子设备。


技术介绍

1、电子设备常具备无线通信能力。具有无线通信能力的电子设备具有无线通信电路,该无线通信电路具有用于发送射频信号和接收射频信号的一个或多个天线。

2、无线通信电路可包括具有一个或多个混频器的收发器。发送路径中的混频器可用于将信号从基带频率调制到射频,而接收路径中的混频器可用于将信号从射频解调到基带频率。混频器接收从本地振荡器电路生成的时钟信号。设计用于电子设备的令人满意的混频器和本地振荡器电路可能具有挑战性。


技术实现思路

1、电子设备可包括无线电路。该无线电路可包括接收振荡信号的一个或多个混频器。振荡器可生成振荡信号,并且振荡器驱动电路可用于将振荡信号传送到一个或多个混频器。

2、本公开的一个方面提供了混频器电路,该混频器电路包括:第一混频器晶体管,该第一混频器晶体管被配置为接收第一振荡信号并且耦接到第一尾节点;第二混频器晶体管,该第二混频器晶体管被配置为接收第二振荡信号并且耦接到第一尾节点;第一数模转换器(dac);和第二数模转换器(dac),该第二数模转换器(dac)耦接在第一dac与第一混频器晶体管之间。第二dac可包括耦接到第一混频器晶体管的栅极端子的第一输出端和耦接到第二混频器晶体管的栅极端子的第二输出端。该混频器电路还可以包括:第三混频器晶体管,该第三混频器晶体管被配置为接收第一振荡信号并且耦接到第二尾节点;第四混频器晶体管,该第四混频器晶体管被配置为接收第二振荡信号并且耦接到第二尾节点;和第三数模转换器(dac),该第三数模转换器(dac)耦接在第一dac与第三混频器晶体管之间。第一dac可包括耦接到第二dac的第一输出端和耦接到第三dac的第二输出端。第三dac可包括耦接到第三混频器晶体管的栅极端子的第一输出端和耦接到第四混频器晶体管的栅极端子的第二输出端。该混频器电路还可以包括控制电路,该控制电路被配置为在第一校准阶段期间修整第一dac,在第一校准阶段之后的第二校准阶段期间修整第二dac,以及在第二校准阶段之后的第三校准阶段期间修整第二dac和第三dac。

3、本公开的一个方面提供了混频器电路,该混频器电路包括:第一对晶体管,该第一对晶体管耦接到第一尾节点并且具有被配置为接收本地振荡器信号的第一栅极端子;第二对晶体管,该第二对晶体管耦接到第二尾节点并且具有被配置为接收本地振荡器信号的第二栅极端子;第一数模转换器(dac);第二数模转换器(dac),该第二数模转换器(dac)耦接在第一dac与第一对晶体管的第一栅极端子之间;和第三数模转换器(dac),该第三数模转换器(dac)耦接在第一dac与第二对晶体管的第二栅极端子之间。该混频器电路可包括控制电路,该控制电路被配置为通过调整第一dac以修整第一尾节点与第二尾节点之间的直流(dc)失配,通过调整第二dac以修整第一尾节点处的阻抗,以及通过调整第二dac连同第三dac以修整本地振荡器信号的dc电平。

4、本公开的一个方面提供了一种操作混频器电路的方法,该方法包括:在第一混频器晶体管的栅极端子处接收第一振荡信号;在第二混频器晶体管的栅极端子处接收第二振荡信号,第一混频器晶体管和第二混频器晶体管耦接到第一尾节点;以及使用第二数模转换器(dac)从第一数模转换器(dac)接收偏置电压,向第一混频器晶体管的栅极端子输出第一偏置电压,并且向第二混频器晶体管的栅极端子输出第二偏置电压。该方法还可以包括:在第三混频器晶体管的栅极端子处接收第一振荡信号;在第四混频器晶体管的栅极端子处接收第二振荡信号,第三混频器晶体管和第四混频器晶体管耦接到第二尾节点;以及使用第三数模转换器(dac)从第一数模转换器(dac)接收另一个偏置电压,向第三混频器晶体管的栅极端子输出第三偏置电压,并且向第四混频器晶体管的栅极端子输出第四偏置电压。

5、该方法还可以包括在第一阶段期间修整第一dac的偏移,在第二阶段期间相对于第三dac的偏移修整第二dac的偏移,以及在第三阶段期间修整第二dac的偏移连同第三dac的偏移。在第一阶段期间,可以修整第一尾节点与第二尾节点之间的dc失配。在第二阶段期间,可以相对于第二尾节点处的阻抗修整第一节点处的阻抗。在第三阶段期间,可以相对于第二振荡信号的dc电平修整第一振荡信号的dc电平。在第一阶段期间,可以扫描第一dac以修整第一阶lo馈通。在第二阶段期间,可以扫描第二dac以修整第二阶lo馈通。在第三阶段期间,可以扫描第二dac和第三dac以抑制与混频器电路的二次谐波增益相关联的信号。

本文档来自技高网...

【技术保护点】

1.混频器电路,包括:

2.根据权利要求1所述的混频器电路,其中所述第二DAC包括:

3.根据权利要求2所述的混频器电路,还包括:

4.根据权利要求1所述的混频器电路,还包括:

5.根据权利要求4所述的混频器电路,其中所述第一DAC包括:

6.根据权利要求4所述的混频器电路,其中所述第三DAC包括:

7.根据权利要求6所述的混频器电路,还包括:

8.根据权利要求4所述的混频器电路,还包括:

9.根据权利要求4所述的混频器电路,其中:

10.根据权利要求4所述的混频器电路,还包括控制电路,所述控制电路被配置为:

11.混频器电路,包括:

12.根据权利要求11所述的混频器电路,还包括:

13.根据权利要求11所述的混频器电路,其中所述第一DAC包括:

14.根据权利要求11所述的混频器电路,还包括控制电路,所述控制电路被配置为:

15.根据权利要求11所述的混频器电路,还包括控制电路,所述控制电路被配置为:

<p>16.一种操作混频器电路的方法,包括:

17.根据权利要求16所述的方法,还包括:

18.根据权利要求17所述的方法,还包括:

19.根据权利要求17所述的方法,还包括:

20.根据权利要求17所述的方法,还包括:

...

【技术特征摘要】

1.混频器电路,包括:

2.根据权利要求1所述的混频器电路,其中所述第二dac包括:

3.根据权利要求2所述的混频器电路,还包括:

4.根据权利要求1所述的混频器电路,还包括:

5.根据权利要求4所述的混频器电路,其中所述第一dac包括:

6.根据权利要求4所述的混频器电路,其中所述第三dac包括:

7.根据权利要求6所述的混频器电路,还包括:

8.根据权利要求4所述的混频器电路,还包括:

9.根据权利要求4所述的混频器电路,其中:

10.根据权利要求4所述的混频器电路,还包括控制电路,所述控制电路被配置为:

...

【专利技术属性】
技术研发人员:O·E·埃拉萨S·何G·张A·克拉巴尔蒂
申请(专利权)人:苹果公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1