LED驱动电路制造技术

技术编号:4358101 阅读:163 留言:0更新日期:2012-04-11 18:40
一种LED驱动电路包括一定时器、一第一三极管、一第二三极管、一第三三极管、一LED。第一三极管和第二三极管的基极与定时器的输出端相连,发射极接地,集电极通过一上拉电阻与一电源相连;第三三极管的基极与第二三极管的集电极相连,发射极接地,集电极通过一上拉电阻与电源相连;LED电连接于所述一三极管的集电极和所述第三三极管的集电极之间。LED驱动电路通过调节定时器的输出频率,使所述第一三极管和第三三极管的集电极电压不停地改变,引起LED不停地点亮和熄灭,因此装配人员在安装LED的引脚时不用区分阳极引脚和阴极引脚,解决了装配人员将LED引脚接错的问题,降低了产品的不良率。

【技术实现步骤摘要】

本专利技术涉及一种LED驱动电路。
技术介绍
LED经常被用来作指示灯,以指示电子设备的工作状态。LED具有阳极引脚和阴极 引脚,只有在LED的阳极引脚接高电平,阴极引脚接低电平时,LED才能正常工作。如果正 负引脚接错则会导致LED不亮。但是只看LED的外观不容易区分阳极引脚和阴极引脚,这 样的话,在生产带有LED的电子设备时,装配人员容易将LED的引脚接反,从而导致产品不良率较高。
技术实现思路
鉴于以上内容,有必要提供一种避免因将LED阳极引脚和阴极引脚接错导致LED 不能显示的LED驱动电路。一种LED驱动电路,包括一定时器,其输出端以一频率交替输出一高电平及一低电平,所述频率大于或等 于 50HZ ;一第一三极管,所述第一三极管的基极与所述定时器的输出端相连,发射极接地, 集电极通过一上拉电阻与一电源相连;—第二三极管,所述第二三极管的基极与所述第一三极管的基极相连,发射极接 地,集电极通过一上拉电阻与所述电源相连;一第三三极管,所述第三三极管的基极与所述第二三极管的集电极相连,发射极 接地,集电极通过一上拉电阻与所述电源相连;一 LED,所述LED电连接于所述第一三极管的集电极和所述第三三极管的集电极 之间。本专利技术所述LED驱动电路通过调节所述定时器的输出频率,使所述第一三极管和 第三三极管的集电极电压不停地改变,引起所述LED不停地点亮和熄灭,因此装配人员在 安装LED的引脚时不用区分阳极引脚和阴极引脚,解决了装配人员将LED引脚接错的问题, 降低了产品的不良率。附图说明图1是本专利技术LED驱动电路的较佳实施方式的电路图。 具体实施例方式下面参照附图结合具体实施方式对本专利技术做进一步的描述。请参考图1,本专利技术LED驱动电路的较佳实施方式包括一定时器E1、一第一三极管 Q1、一第二三极管Q2、一第三三极管Q3及一 LED L1。所述定时器E1包括一接地端P1、一触发端P2、一输出端P3、一复位端P4、一控制 端P5、一阈值端P6、一放电端P7及一电源端P8,所述定时器E1的电源端P8与一 +5V电源 相连,接地端P1接地,放电端P7通过一电阻R4与所述+5V电源相连,所述复位端P4与电源 端P8相连,所述控制端P5通过一电容C1接地,所述触发端P2与阈值端P6相连并通过一 电容C2接地,所述阈值端P6通过一可变电阻R5与放电端P7相连。所述定时器E1用来输 出一方波脉冲信号,改变所述可变电阻R5的电阻值可以调节所述方波脉冲信号的频率F。所述第一三极管Q1的基极Qlb与所述定时器E1的输出端P3相连,发射极Qle接 地,集电极Qlc通过一上拉电阻R1与所述+5V电源相连;所述第二三极管Q2的基极Q2b与 所述第一三极管Q1的基极Qlb相连,发射极Q2e接地,集电极Q2c通过一上拉电阻R2与所 述+5V电源相连;所述第三三极管Q3的基极Q3b与所述第二三极管Q2的集电极Q2c相连, 发射极Q3e接地,集电极Q3c通过一上拉电阻R3与所述+5V电源相连。所述LED L1电连接于所述第一三极管Q1的集电极Qlc和所述第三三极管Q3的 集电极Q3c之间,其中,所述LED L1的阳极或阴极均可与所述第一三极管Q1的集电极Qlc 或所述第三三极管Q3的集电极Q3c相连。本专利技术LED驱动电路的工作原理如下本专利技术LED驱动电路通过快速改变所述LED L1两端的电压使得所述LED L1快速 地点亮和熄灭,当点亮和熄灭的变化频率大于或等于50HZ时,人眼就感觉所述LED L1常壳。定时器E1输出的方波脉冲信号的频率F与所述电阻R4、可变电阻R5及电容C2的 关系如下F = 1. 44+ ;本实施方式中改变所述可变电阻R5的电阻值来调节所述方波脉冲信号的频率F, 使得所述定时器E1输出的方波脉冲信号的频率F大于或等于50HZ。当所述LED L1的阳极引脚连接到所述第一三极管Q1的集电极Qlc,阴极引脚连接 到所述第三三极管Q3的集电极Q3c时所述定时器E1的输出端P3输出高电平时,所述第一三极管Q1和第二三极管Q2 均导通,此时第一三极管Q1的集电极Qlc和第二三极管Q2的集电极Q2c均为低电平。因为所述第三三极管Q3的基极Q3b与第二三极管Q2的集电极Q2c相连,所以所 述第三三极管Q3的基极Q3b为低电平,所述第三三极管Q3截止,此时所述第三三极管Q3 的集电极Q3c为高电平。所述LED L1连接到第一三极管Q1的集电极Qlc的阳极引脚为低电平,所述LED L1连接到第三三极管Q3的集电极Q3c的阴极引脚为高电平,此时,所述LED L1不亮。所述定时器E1的输出端P3输出低电平时,所述第一三极管Q1和第二三极管Q2 均截止,此时第一三极管Q1的集电极Qlc和第二三极管Q2的集电极Q2c均为高电平。第三三极管Q3的基极Q3b为高电平,所述第三三极管Q3导通,此时所述第三三极 管Q3的集电极Q3c为低电平。所述LED L1连接到第一三极管Q1的集电极Qlc的阳极引脚为高电平,所述LED L1连接到第三三极管Q3的集电极Q3c的阴极引脚为低电平,此时,所述LED L1点亮。由于所述定时器E1输出的方波脉冲信号的频率大于或等于50HZ,也就是说所述LED L1不亮或者被点亮的时间间隔小于人眼“视觉暂停”的时间,从而使得人眼看上去所述 LED L1常亮。当所述LED L1的阳极引脚连接到所述第三三极管Q3的集电极Q3c,阴极引脚连接 到所述第一三极管Q1的集电极Qlc时所述定时器E1的输出端P3输出高电平时,所述LED L1点亮,而当所述定时器El 的输出端P3输出低电平时,所述LED L1不亮。此时,由于所述定时器E1输出的方波脉冲 信号的频率大于或等于50HZ,从而使得人眼看上去所述LED L1常亮。本专利技术所述LED驱动电路通过调节所述定时器E1输出的方波脉冲信号的频率F, 使所述第一三极管Q1和第三三极管Q3的集电极电压不停地改变,引起所述LED L1不停地 点亮和熄灭,因此装配人员在安装LED L1的引脚时不用区分阳极引脚和阴极引脚,只要电 子设备正常工作,所述LED L1常亮,解决了装配人员将LED引脚接错的问题,降低了产品的 不良率。权利要求一种LED驱动电路,包括一定时器,其输出端以一大于或等于50HZ的频率交替输出一高电平及一低电平;一第一三极管,所述第一三极管的基极与所述定时器的输出端相连,发射极接地,集电极通过一上拉电阻与一电源相连;一第二三极管,所述第二三极管的基极与所述第一三极管的基极相连,发射极接地,集电极通过一上拉电阻与所述电源相连;一第三三极管,所述第三三极管的基极与所述第二三极管的集电极相连,发射极接地,集电极通过一上拉电阻与所述电源相连;一LED,所述LED电连接于所述第一三极管的集电极和所述第三三极管的集电极之间。2.如权利要求1所述的LED驱动电路,其特征在于所述LED的阳极与第一三极管的 集电极相连,阴极与第三三极管的集电极相连。3.如权利要求1所述的LED驱动电路,其特征在于所述LED的阳极与第三三极管的 集电极相连,阴极与第一三极管的集电极相连。4.如权利要求1所述的LED驱动电路,其特征在于所述定时器包括一电源端、一接地 端、一复位端、一输出端、一触发端、一控制端、一本文档来自技高网...

【技术保护点】
一种LED驱动电路,包括:一定时器,其输出端以一大于或等于50HZ的频率交替输出一高电平及一低电平;一第一三极管,所述第一三极管的基极与所述定时器的输出端相连,发射极接地,集电极通过一上拉电阻与一电源相连;一第二三极管,所述第二三极管的基极与所述第一三极管的基极相连,发射极接地,集电极通过一上拉电阻与所述电源相连;一第三三极管,所述第三三极管的基极与所述第二三极管的集电极相连,发射极接地,集电极通过一上拉电阻与所述电源相连;一LED,所述LED电连接于所述第一三极管的集电极和所述第三三极管的集电极之间。

【技术特征摘要】

【专利技术属性】
技术研发人员:陈晓竹吴弘毅刘磊
申请(专利权)人:鸿富锦精密工业深圳有限公司鸿海精密工业股份有限公司
类型:发明
国别省市:94[中国|深圳]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1