一种突波电流抑制电路,用于防止开机瞬间的突波电流,所述突波电流抑制电路包括直流电源、开关、分压电路、第一二极管、晶体管、稳压二极管、充电电容及第二二极管。其中,直流电源用于提供稳定的直流电压。开关的一端连接到所述直流电源。分压电路连接于开关的另一端与地之间。第一二极管的阳极连接于开关的另一端。晶体管的基极连接于第一二极管的阴极,集电极与第一二极管的阴极相连。稳压二极管的阴极与晶体管的基极相连,阳极接地。第二二极管的阳极与晶体管的发射极相连,阴极与第一晶体管的阴极相连。利用所述突波电流抑制电路,可以减小突波电流的大小,并可以缩短突波电流的持续时间,以防止开机瞬间的突波电流损坏回路上的组件。
【技术实现步骤摘要】
本专利技术涉及直流电源保护电路,尤其涉及一种突波电流抑制电路。
技术介绍
在现代电子设备中多采用直流电源开关。在开关过程中,常伴随几个到几十个毫 秒的触点回跳和抖动过程,单次抖跳的时间可达几十微秒到几毫秒,因此会引起被控电路 的多次失误。 目前的电子产品在支持故障提醒(Dying gasp)功能下,往往设计者会在直流电源 输入端放置一个大电容作为储能组件,用户开机瞬间由于电容回路阻抗很低形同短路,此 时回路上会产生很大的电流,且开机过程开关触点的回跳和抖动也会造成电流的不稳定。 因此,电子产品在开机过程中容易因为大电流损坏回路上的组件。
技术实现思路
有鉴于此,需提供一种突波电流抑制电路,可防止开机瞬间的突波电流损坏回路 上的组件。 —种突波电流抑制电路,用于防止开机瞬间的突波电流损坏回路上的组件,所述 突波电流抑制电路包括直流电源、分压电路、第一二极管、晶体管、充电电容、稳压二极管及 第二二极管。其中,直流电源用于提供稳定的直流电压。分压电路连接于直流电源与地之 间,用于分压直流电压。第一二极管的阳极连接于直流电源,用于防止电流回流。晶体管的 基极电性连接于第一二极管的阴极,其集电极与第一二极管的阴极相连。充电电容连接于 晶体管的发射极与地之间,用于储存能量。稳压二极管的阴极与晶体管的基极相连,其阳极 接地,用于箝住晶体管的基极与发射极的间的电压在一特定值。第二二极管的阳极与晶体 管的发射极相连,其阴极与第一晶体管的阴极相连。 利用所述突波电流抑制电路,可以减小突波电流的大小,并可以縮短突波电流的 持续时间,以防止开机瞬间的突波电流损坏回路上的组件。附图说明 图1是本专利技术突波电流抑制电路一实施方式的电路图。 图2是本专利技术突波电流抑制电路一实施方式的测试图。具体实施例方式图1所示是本专利技术突波电流抑制电路一实施方式的电路图。本专利技术的突波电流抑 制电路可应用于调制解调器等支持Dying Gasp功能的电子设备上。在本实施方式中,突波 电流抑制电路包括直流电源10、第一分压电阻R3、第二分压电阻R4、第一二极管D1、晶体管 Ql、第二二极管D2、稳压二极管D3及充电电容Cl。 直流电源IO提供稳定的直流电压,例如15V的直流电压。第一分压电阻R3与第二分压电阻R4串接于直流电源10与地之间,用于分压该直流电压以提供触发电压。第一二 极管D1的阳极连接于直流电源10,用于防止电流回流,充电电容C1用于储存能量以在直 流电源IO输入瞬间充电以抑制大电流。晶体管Q1的基极通过电阻R5连接至第一二极管 Dl的阴极,其集电极与第一二极管D1的阴极直接相连,其发射极经由充电电容C1接地。稳 压二极管D3的阴极与晶体管Q1的基极相连,其阳极接地,用于箝住晶体管Q1的基极与发 射极之间的电压在特定值。第二二极管D2的阳极与晶体管Q1的发射极相连,其阴极与第 一二极管D1的阴极相连。 作为本专利技术一实施方式的进一步改进,突波电流抑制电路还包括保险丝20、第一 滤波电阻Rl 、第二滤波电阻R2、开关30及偏压电阻R5。 保险丝20—端连接直流电源IO,另一端连接于第一滤波电阻RI的一端,用于保 护电路。第二滤波电阻R2—端连接至直流电源10,另一端连接至地。保险丝20与第一滤 波电阻R1串行连接后与第二滤波电阻R2并行连接至开关30。第一滤波电阻R1与第二 滤波电阻R2可滤除直流电源10所提供的直流电压信号中的电磁干扰(Flectro-Magnetic Interference, EMI)。 开关30的输入端连接于第一滤波电阻R1的另一端与第二滤波电阻R2的另一端, 开关30的输出端连接于第一二极管D1的阳极,用于控制电路接通或断开。当开关30闭合 后,滤除电磁干扰后的直流电压信号被传送至电路中的各组件。 第一分压电阻R3与第二分压电阻R4串形连接于开关30的输出端与地之间,这两 个分压电阻的交接点用于输出触发电压(dying gasp)信号,通过第一分压电阻R3与第二 分压电阻R4的电阻值可以调整该触发电压。在实施方式中,所需触发电压的大小由输入电 压禾口中央处理单元(central processing unit, CPU)决定。 偏置电阻R5为晶体管Ql的偏置电阻。偏置电阻R5的一端连接于晶体管Ql的基 极,另一端连接于晶体管Q1的集电极,用于减小晶体管Q1的基极的电流。偏置电阻R5的 参考阻值为10K欧姆。根据晶体管的工作原理,晶体管Ql的基极电流为IB,晶体管Ql的集 电极电流为Ic,晶体管Ql的发射极电流为k,则Ic = P IB, IE = IC+IB = (1+P)Ib,其中由 于IB的电流很小,因此Ie也被限制在一个狡小的惶。在本实施方式中,直流电压信号输入 时稳压二极管D3将直流电压信号电压箝住,使晶体管Ql的偏置电阻R5两端压差很小,流 经偏置电阻R5的电流也很小。由于晶体管Ql的基极电流IB等于流经电阻R5的电流IK5, 晶体管Q1的集电极电流1。= PIB= PI^也不会太大,又由于充电电容C1的充电瞬间电 流为I"故其充电瞬间不会产生大电流。第二二极管D2的阳极与晶体管Q1的发射极相连, 其阴极与晶体管Q1的集电极相连。 直流电源10的输入端与稳压二极管D3以及晶体管Ql组成共射放大电路,在出现 突波电流时,稳压二极管D3将晶体管Q1的基极电压箝住,且第一二极管D1防止电流从晶 体管Ql回流,使晶体管Ql工作在放大区,则晶体管Ql的集电极电流减小,且第二二极管D2 防止电流从负载回流,从而使得充电电容Cl充电的瞬间电流减小。 本实施方式中,该突波电流抑制电路还可在电路突然断电后,由充电电容Cl放电 以维持负载约48ms的电路正常工作。 图2所示是图1中突波电流抑制电路的电流测试图。Tl时刻产生突波电流,通 过所述突波电流抑制电路,所述突波电流减小至23. 1A,较习知抑制电路的34. 9A减少了11. 8A,并在T2时刻恢复至正常。在本实施方式中,Tl时刻与T2时刻的时间间隔大约为203. 52ii s-2. 20ii s = 201. 32 y s,较习知抑制电路的354. 4 y s减少了约153 y s。因此,所述突波电流抑制电路减小了突波电流的大小,并縮短了突波电流的持续时间。 本专利技术实施方式所提供的突波电流抑制电路,可以减小突波电流的大小,并可以縮短突波电流的持续时间,以防止开机瞬间的突波电流损坏回路上的组件。权利要求一种突波电流抑制电路,用于防止开机瞬间产生突波电流,其特征在于,所述突波电流抑制电路包括直流电源,提供稳定的直流电压;开关,一端连接至所述直流电源;分压电路,连接于所述开关的另一端与地之间,用于分压所述直流电压以生成触发电压信号;第一二极管,阳极连接于所述开关的另一端,用于防止电流回流;晶体管,其基极电性连接于所述第一二极管的阴极,其集电极与所述第一二极管的阴极相连;稳压二极管,其阴极与所述晶体管的基极相连,其阳极接地,用于箝住所述晶体管的基极与发射极之间的电压在特定值;充电电容,连接于所述晶体管的发射极与地之间,用于储存能量;及第二二极管,其阳极与所述晶体管的发射极相连,其阴极与所述晶体管的集电极相连。2. 如权利要求1所述的突波电流抑制电路,还包括保险丝,一端本文档来自技高网...
【技术保护点】
一种突波电流抑制电路,用于防止开机瞬间产生突波电流,其特征在于,所述突波电流抑制电路包括:直流电源,提供稳定的直流电压;开关,一端连接至所述直流电源;分压电路,连接于所述开关的另一端与地之间,用于分压所述直流电压以生成触发电压信号;第一二极管,阳极连接于所述开关的另一端,用于防止电流回流;晶体管,其基极电性连接于所述第一二极管的阴极,其集电极与所述第一二极管的阴极相连;稳压二极管,其阴极与所述晶体管的基极相连,其阳极接地,用于箝住所述晶体管的基极与发射极之间的电压在特定值;充电电容,连接于所述晶体管的发射极与地之间,用于储存能量;及第二二极管,其阳极与所述晶体管的发射极相连,其阴极与所述晶体管的集电极相连。
【技术特征摘要】
【专利技术属性】
技术研发人员:熊振华,何会会,
申请(专利权)人:鸿富锦精密工业深圳有限公司,鸿海精密工业股份有限公司,
类型:发明
国别省市:94[中国|深圳]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。