System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本公开涉及显示,尤其涉及一种像素驱动电路及显示装置。
技术介绍
1、随着科学技术的不断发展,越来越多的显示产品,诸如手机、平板电脑、笔记本电脑以及智能穿戴设备等,被广泛的应用于人们的日常生活以及工作当中,为人们的日常生活以及工作带来了巨大的便利,成为当今人们不可或缺的重要工具。
2、现阶段,如何降低显示产品的功耗,成为亟待解决的技术问题之一。
技术实现思路
1、为了解决上述技术问题,本公开提供了一种像素驱动电路及显示装置,旨在降低产品功耗。
2、第一方面,本公开提供了一种像素驱动电路,包括电连接的脉冲幅度调制电路和脉冲宽度调制电路,其中,所述脉冲幅度调制电路与发光元件电连接,用于向所述发光元件提供驱动电流;所述脉冲幅度调制电路被配置为控制所述驱动电流的幅度,所述脉冲宽度调制电路被配置为控制所述驱动电流的脉冲宽度;
3、所述脉冲幅度调制电路包括与发光元件连接的发光支路,所述发光支路包括第一驱动晶体管和至少一个开关晶体管,所述发光支路中的至少一个晶体管为双栅双沟道型晶体管。
4、第二方面,基于同一专利技术构思,本公开还提供一种显示装置,包括本公开第一方面所提供的像素驱动电路。
5、本公开实施例提供的技术方案与现有技术相比具有如下优点:
6、本公开所提供的像素驱动电路和显示装置中,像素驱动电路包括脉冲幅度调制电路和脉冲宽度调制电路,其中,脉冲宽度调制电路的输出端与脉冲幅度调制电路电连接,脉冲幅度调制电路的输出端与发光
本文档来自技高网...【技术保护点】
1.一种像素驱动电路,其特征在于,包括电连接的脉冲幅度调制电路和脉冲宽度调制电路,其中,所述脉冲幅度调制电路与发光元件电连接,用于向所述发光元件提供驱动电流;所述脉冲幅度调制电路被配置为控制所述驱动电流的幅度,所述脉冲宽度调制电路被配置为控制所述驱动电流的脉冲宽度;
2.根据权利要求1所述的像素驱动电路,其特征在于,在所述发光支路中,所述开关晶体管包括第一开关晶体管和第二开关晶体管,所述第一驱动晶体管串联于所述第一开关晶体管和所述第二开关晶体管之间,所述第一开关晶体管的栅极连接第一开关控制端,所述第二开关晶体管的栅极连接第二开关控制端,所述第二开关晶体管串联于所述第一驱动晶体管与所述发光元件之间;
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第二开关晶体管的宽长比大于所述第一开关晶体管的宽长比。
4.根据权利要求2所述的像素驱动电路,其特征在于,第一开关晶体管的宽长比为A1,第二开关晶体管的宽长比为A2,A2=K×A1,K≥2。
5.根据权利要求2所述的像素驱动电路,其特征在于,所述第一开关控制端和所述第二开关控制端为同一
6.根据权利要求2所述的像素驱动电路,其特征在于,所述脉冲宽度调制电路的输出端连接所述第一驱动晶体管的栅极,或者,所述脉冲宽度调制电路的输出端通过电容连接所述第一驱动晶体管的栅极。
7.根据权利要求2所述的像素驱动电路,其特征在于,所述发光支路还包括第三晶体管,所述第三晶体管串联在所述第一驱动晶体管和所述发光元件之间,所述第三晶体管的栅极连接所述脉冲宽度调制电路的输出端。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述第三晶体管串联在所述第一驱动晶体管和所述第二开关晶体管之间;所述第三晶体管的宽长比为A3,所述第一开关晶体管的宽长比为A1,所述第二开关晶体管的宽长比为A2,其中,A1<A3<A2。
9.根据权利要求8所述的像素驱动电路,其特征在于,所述第三晶体管为双栅双沟道型晶体管。
10.根据权利要求7所述的像素驱动电路,其特征在于,所述第三晶体管串联在所述第二开关晶体管和所述发光元件之间;所述第三晶体管的宽长比为A3,所述第一开关晶体管的宽长比为A1,所述第二开关晶体管的宽长比为A2,其中,A1<A2<A3。
11.根据权利要求10所述的像素驱动电路,其特征在于,所述第三晶体管为四栅四沟道型晶体管。
12.根据权利要求2所述的像素驱动电路,其特征在于,所述脉冲幅度调制电路还包括第一数据写入晶体管,所述第一数据写入晶体管串联于所述第一数据信号端和所述第一驱动晶体管的第一极之间,所述第一驱动晶体管的第一极连接所述第一开关晶体管;所述第一数据写入晶体管为双栅双沟道型晶体管。
13.根据权利要求1所述的像素驱动电路,其特征在于,所述双栅双沟道型晶体管包括基底以及位于所述基底同一侧的有源层、底栅和顶栅,沿第一方向,所述底栅和所述顶栅分别位于所述有源层的两侧,且所述底栅位于所述有源层和所述基底之间,所述第一方向垂直于所述基底所在平面;
14.根据权利要求13所述的像素驱动电路,其特征在于,所述第一边缘和所述第二边缘之间的距离为D0,D0≥1μm。
15.根据权利要求2所述的像素驱动电路,其特征在于,所述像素驱动电路包括第一像素驱动电路和第二像素驱动电路,所述第一像素驱动电路用于与第一颜色发光元件电连接,所述第二像素驱动电路用于与第二颜色发光元件电连接,所述第一颜色发光元件的发光效率小于所述第二颜色发光元件的发光效率;
16.根据权利要求15所述的像素驱动电路,其特征在于,A11=K1×A12,K1≥1.5;和/或,A12=K2×A22,K2≥1.5。
17.根据权利要求15所述的像素驱动电路,其特征在于,所述发光支路还包括第三晶体管,所述第三晶体管串联在所述第一驱动晶体管和所述发光元件之间,所述第三晶体管的栅极连接所述脉冲宽度调制电路的输出端;所述第一像素驱动电路中,所述第三晶体管的宽长比为A31;所述第二像素驱动电路中,所述第三晶体管的宽长比为A32;其中,A31>A32。
18.根据权利要求1所述的像素驱动电路,其特征在于,所述脉冲宽度调制电路包括输出支路,所述输出支路包括第二驱动晶体管和至少一个开关晶体管,所述输出支路中的至少一个晶体管为双栅双沟道型晶体管。
19.根据权利要求18所述的像素驱动电路,其特征在于,所述脉冲宽度调制电路中的开关晶体管包括第三开关晶体管和第四开关晶体管,所述第二驱动晶体管串联于所述第三开关晶体管和所述第四开关晶体管之间,所述第三开关晶...
【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括电连接的脉冲幅度调制电路和脉冲宽度调制电路,其中,所述脉冲幅度调制电路与发光元件电连接,用于向所述发光元件提供驱动电流;所述脉冲幅度调制电路被配置为控制所述驱动电流的幅度,所述脉冲宽度调制电路被配置为控制所述驱动电流的脉冲宽度;
2.根据权利要求1所述的像素驱动电路,其特征在于,在所述发光支路中,所述开关晶体管包括第一开关晶体管和第二开关晶体管,所述第一驱动晶体管串联于所述第一开关晶体管和所述第二开关晶体管之间,所述第一开关晶体管的栅极连接第一开关控制端,所述第二开关晶体管的栅极连接第二开关控制端,所述第二开关晶体管串联于所述第一驱动晶体管与所述发光元件之间;
3.根据权利要求2所述的像素驱动电路,其特征在于,所述第二开关晶体管的宽长比大于所述第一开关晶体管的宽长比。
4.根据权利要求2所述的像素驱动电路,其特征在于,第一开关晶体管的宽长比为a1,第二开关晶体管的宽长比为a2,a2=k×a1,k≥2。
5.根据权利要求2所述的像素驱动电路,其特征在于,所述第一开关控制端和所述第二开关控制端为同一开关控制端。
6.根据权利要求2所述的像素驱动电路,其特征在于,所述脉冲宽度调制电路的输出端连接所述第一驱动晶体管的栅极,或者,所述脉冲宽度调制电路的输出端通过电容连接所述第一驱动晶体管的栅极。
7.根据权利要求2所述的像素驱动电路,其特征在于,所述发光支路还包括第三晶体管,所述第三晶体管串联在所述第一驱动晶体管和所述发光元件之间,所述第三晶体管的栅极连接所述脉冲宽度调制电路的输出端。
8.根据权利要求7所述的像素驱动电路,其特征在于,所述第三晶体管串联在所述第一驱动晶体管和所述第二开关晶体管之间;所述第三晶体管的宽长比为a3,所述第一开关晶体管的宽长比为a1,所述第二开关晶体管的宽长比为a2,其中,a1<a3<a2。
9.根据权利要求8所述的像素驱动电路,其特征在于,所述第三晶体管为双栅双沟道型晶体管。
10.根据权利要求7所述的像素驱动电路,其特征在于,所述第三晶体管串联在所述第二开关晶体管和所述发光元件之间;所述第三晶体管的宽长比为a3,所述第一开关晶体管的宽长比为a1,所述第二开关晶体管的宽长比为a2,其中,a1<a2<a3。
11.根据权利要求10所述的像素驱动电路,其特征在于,所述第三晶体管为四栅四沟道型晶体管。
12.根据权利要求2所述的像素驱动电路,其特征在于,所述脉冲幅度调制电路还包括第一数据写入晶体管,所述第一数据写入晶体管串联于所述第一数据信号端和所述第一驱动晶体管的第一极之间,所述第一驱动晶体管的第一极连接所述第一开关晶体管;所述第一数据写入晶体管为双栅双沟道型晶体管。
13.根据权利要求1所述的像素驱动电路,其特征在于,所述双栅双沟道型晶体管包括基底以及位于所述基底同一侧的有源层、底...
【专利技术属性】
技术研发人员:陈鑫,柳家娴,
申请(专利权)人:湖北长江新型显示产业创新中心有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。