System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 斩波电路制造技术_技高网

斩波电路制造技术

技术编号:43503700 阅读:4 留言:0更新日期:2024-11-29 17:08
本公开的实施例提供一种斩波电路,斩波电路包括:八个斩波开关,四个时钟信号控制电路,八个斩波开关分别构成四组背靠背开关;其中,第一输入电压、第二输入电压经过四组背靠背开关后得到第一输出电压、第二输出电压;时钟信号控制电路为斩波开关提供高边时钟信号,时钟信号控制电路被配置为根据自举开关、浮动稳压器、电平转换电路将低边时钟信号转换为基于第一输入电压或第二输入电压或第一输出电压或第二输出电压的高边时钟信号,浮动稳压器和电平转换电路由内部电源电压供电。解决了现有的一种斩波器在高共模电压和宽差分输入范围的应用中无法正常工作的问题。

【技术实现步骤摘要】

本公开的实施例涉及集成电路,具体地,涉及斩波电路


技术介绍

1、斩波器是动态匹配技术(dynamic element matching,dem)中不可或缺的一环,在各种采样电路、运算放大器中有应用需求,其中一种应用需求是高共模电压和宽差分输入范围的采样电路。

2、现有的一种斩波器在高共模电压和宽差分输入范围的采样应用,如图1所示,是由两个反串联电容性耦合的斩波器,其中mn1-mn4、mn11-mn14为8个斩波晶体管,mn5-mn6、mn7-mn8、mn15-mn16、mn17-mn18为四个锁存器。专利技术人在应用图2所示的斩波器的过程中发现,对于右侧的两个锁存器mn15-mn16、mn17-mn18,如果需要正常工作,则需要由voutp和voutn端提供能量来源,但是在mn11-mn14四个斩波开关未完全导通时,voutp和voutn都是高阻节点,因此无法为mn15-mn16、mn17-mn18提供能量来源,因此两个锁存器mn15-mn16、mn17-mn18无法正常工作。以vinp为43和vinn为37v,输入共模电压为40v,输入差模电压为6v,低边逻辑电平为3v,对图1中的电路进行了电路仿真,得到的对应的波形图如图2所示,从图2中可以看到,voutp和voutn仅能输出差分信号中较低的信号37v,而无法输出较高的信号43v,即无法输出正常的输出电压,无法正常工作。

3、综上,现有的一种斩波器在高共模电压和宽差分输入范围的应用中无法正常工作。


技术实现思路p>

1、本文中描述的实施例提供了一种斩波电路,为了解决现有的一种斩波器在高共模电压和宽差分输入范围的应用中无法正常工作的问题。

2、根据本公开的第一方面,提供了一种斩波电路,所述斩波电路包括:八个斩波开关,四个时钟信号控制电路,第一个斩波开关和第二个斩波开关、第三个斩波开关和第四个斩波开关、第五个斩波开关和第六个斩波开关、第七个斩波开关和第八个斩波开关分别构成第一至四组背靠背开关;其中,第一输入电压分别经过第一组背靠背开关、第二组背靠背开关后得到对应的第一输出电压和第二输出电压,第二输入电压分别经过第三组背靠背开关、第四组背靠背开关后得到对应的所述第一输出电压和所述第二输出电压;时钟信号控制电路为斩波开关提供高边时钟信号,所述时钟信号控制电路被配置为根据自举开关、浮动稳压器、电平转换电路将低边时钟信号转换为基于第一输入电压或第二输入电压或第一输出电压或第二输出电压的高边时钟信号,所述浮动稳压器和电平转换电路由内部电源电压供电。

3、可选的,第一个时钟信号控制电路的一端耦接所述第一输入电压,所述第一个时钟信号控制电路的另一端分别耦接所述第一个斩波开关、所述第三个斩波开关,所述第一个时钟信号控制电路输出控制所述第一个斩波开关和所述第三个斩波开关分别对应的高边时钟信号;第二个时钟信号控制电路的一端耦接所述第二输入电压,所述第二个时钟信号控制电路的另一端分别耦接所述第五个斩波开关、所述第七个斩波开关,所述第二个时钟信号控制电路输出控制所述第五个斩波开关和所述第七个斩波开关分别对应的高边时钟信号;第三个时钟信号控制电路的一端耦接所述第一输出电压,所述第三个时钟信号控制电路的另一端分别耦接所述第二个斩波开关、所述第六个斩波开关,所述第三个时钟信号控制电路输出控制所述第二个斩波开关和所述第六个斩波开关分别对应的高边时钟信号;第四个时钟信号控制电路的一端耦接所述第二输出电压,所述第四个时钟信号控制电路的另一端分别耦接所述第四个斩波开关、所述第八个斩波开关,所述第四个时钟信号控制电路输出控制所述第四个斩波开关和所述第八个斩波开关分别对应的高边时钟信号。

4、可选的,所述自举开关、所述浮动稳压器、所述电平转换电路依次耦接,其中,所述自举开关,被配置为将第一输入电压或第二输入电压或第一输出电压或第二输出电压进行电压上移并为所述浮动稳压器提供参考地电压;所述浮动稳压器,被配置为基于所述参考地电压、所述内部电源电压输出调节电压,所述调节电压为所述电平转换电路供电;所述电平转换电路,被配置为通过第一锁存器将所述低边时钟信号转换为中间时钟信号,通过第二锁存器将所述中间时钟信号转换为斩波开关对应的高边时钟信号。

5、可选的,所述自举开关的控制极耦接第一输入电压或第二输入电压或第一输出电压或第二输出电压,所述自举开关的第一极耦接所述浮动稳压器,所述自举开关的第二极耦接接地端。

6、可选的,所述浮动稳压器包括:第一晶体管、第二晶体管、第三晶体管、电流源,其中,所述第一晶体管的第一极分别耦接所述自举开关的第一极、所述第二晶体管的第一极,所述第一晶体管的第二极分别耦接所述第三晶体管的控制极、电流源的一端,所述第一晶体管的控制极分别耦接所述第二晶体管的控制极、所述第二晶体管的第二极、所述第三晶体管的第一极;所述第三晶体管的第二极耦接所述内部电源电压,所述第三晶体管的第一极还耦接所述电平转换电路并输出所述调节电压;所述电流源的另一端耦接所述内部电源电压。

7、可选的,所述电平转换电路包括:第一电平转换模块、第二电平转换模块,其中,所述第一电平转换模块,被配置为将所述低边时钟信号通过耦合电容、所述第一锁存器将所述低边时钟信号耦合至所述调节电压对应的电压域内,得到所述中间时钟信号;所述第二电平转换模块,被配置为将所述中间时钟信号通过第二锁存器、反相器转换为斩波开关对应的高边时钟信号。

8、可选的,所述第一电平转换模块包括:第一耦合电容、第二耦合电容、第四晶体管和第五晶体管组成的所述第一锁存器、第六至九晶体管,其中,所述第一耦合电容的一端、所述第二耦合电容的一端分别耦接第一低边时钟信号、第二低边时钟信号,所述第一耦合电容的另一端分别耦接所述第四晶体管的第二极、所述第五晶体管的控制极、第七晶体管的第二极、所述第七晶体管的控制极,所述第二耦合电容的另一端分别耦接所述第五晶体管的第二极、所述第四晶体管的控制极、第九晶体管的第二极、所述第九晶体管的控制极,所述第一耦合电容的另一端、所述第二耦合电容的另一端还分别输出第一中间时钟信号、第二中间时钟信号;所述第四晶体管的第一极、所述第五晶体管的第一极都耦接所述调节电压;第六晶体管的第一极耦接所述调节电压,所述第六晶体管的第二极分别耦接所述第六晶体管的控制极、所述第七晶体管的第一极;第八晶体管的第一极耦接所述调节电压,所述第八晶体管的第二极分别耦接所述第九晶体管的控制极、所述第九晶体管的第一极。

9、可选的,所述第二电平转换模块包括:第十至第十三晶体管组成的所述第二锁存器、第一反相器、第二反相器,其中,第十晶体管的控制极、第十一晶体管的控制极分别耦接第一中间时钟信号、第二中间时钟信号,所述第十晶体管的第一极、所述第十一晶体管的第一极都耦接所述调节电压,所述第十晶体管的第二极分别耦接第十二晶体管的第二极、所述第十三晶体管的控制极、所述第一反相器的输入端,所述第十一晶体管的第二极分别耦接第十三晶体管的第二极、所述第十二晶体管的控制极、所述第二反相器的输入本文档来自技高网...

【技术保护点】

1.一种斩波电路,其特征在于,所述斩波电路包括:八个斩波开关,四个时钟信号控制电路,第一个斩波开关和第二个斩波开关、第三个斩波开关和第四个斩波开关、第五个斩波开关和第六个斩波开关、第七个斩波开关和第八个斩波开关分别构成第一至四组背靠背开关;

2.根据权利要求1所述的斩波电路,其特征在于,第一个时钟信号控制电路的一端耦接所述第一输入电压,所述第一个时钟信号控制电路的另一端分别耦接所述第一个斩波开关、所述第三个斩波开关,所述第一个时钟信号控制电路输出控制所述第一个斩波开关和所述第三个斩波开关分别对应的高边时钟信号;

3.根据权利要求2所述的斩波电路,其特征在于,所述自举开关、所述浮动稳压器、所述电平转换电路依次耦接,

4.根据权利要求3所述的斩波电路,其特征在于,所述自举开关的控制极耦接第一输入电压或第二输入电压或第一输出电压或第二输出电压,所述自举开关的第一极耦接所述浮动稳压器,所述自举开关的第二极耦接接地端。

5.根据权利要求3所述的斩波电路,其特征在于,所述浮动稳压器包括:第一晶体管、第二晶体管、第三晶体管、电流源,

6.根据权利要求3所述的斩波电路,其特征在于,所述电平转换电路包括:第一电平转换模块、第二电平转换模块,

7.根据权利要求6所述的斩波电路,其特征在于,所述第一电平转换模块包括:第一耦合电容、第二耦合电容、第四晶体管和第五晶体管组成的所述第一锁存器、第六至九晶体管,

8.根据权利要求6所述的斩波电路,其特征在于,所述第二电平转换模块包括:第十至第十三晶体管组成的所述第二锁存器、第一反相器、第二反相器,

9.一种斩波电路,其特征在于,所述斩波电路包括:八个斩波开关,四个时钟信号控制电路,第一个斩波开关和第二个斩波开关、第三个斩波开关和第四个斩波开关、第五个斩波开关和第六个斩波开关、第七个斩波开关和第八个斩波开关分别构成第一至四组背靠背开关;

10.根据权利要求9所述的斩波电路,其特征在于,所述电容耦合锁存器包括:第三耦合电容、第四耦合电容、第十四晶体管、第十五晶体管,

...

【技术特征摘要】

1.一种斩波电路,其特征在于,所述斩波电路包括:八个斩波开关,四个时钟信号控制电路,第一个斩波开关和第二个斩波开关、第三个斩波开关和第四个斩波开关、第五个斩波开关和第六个斩波开关、第七个斩波开关和第八个斩波开关分别构成第一至四组背靠背开关;

2.根据权利要求1所述的斩波电路,其特征在于,第一个时钟信号控制电路的一端耦接所述第一输入电压,所述第一个时钟信号控制电路的另一端分别耦接所述第一个斩波开关、所述第三个斩波开关,所述第一个时钟信号控制电路输出控制所述第一个斩波开关和所述第三个斩波开关分别对应的高边时钟信号;

3.根据权利要求2所述的斩波电路,其特征在于,所述自举开关、所述浮动稳压器、所述电平转换电路依次耦接,

4.根据权利要求3所述的斩波电路,其特征在于,所述自举开关的控制极耦接第一输入电压或第二输入电压或第一输出电压或第二输出电压,所述自举开关的第一极耦接所述浮动稳压器,所述自举开关的第二极耦接接地端。

5.根据权利要求3所述的斩波电路,其特征...

【专利技术属性】
技术研发人员:卫梦昭
申请(专利权)人:杭州深谙微电子科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1