System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术涉及大动态采集,具体而言,涉及一种采集板内dither源的产生电路及方法。
技术介绍
1、现有ad主流厂商为提高sfdr(spurious-free dynamic range,无杂散动态范围),一般采用校正技术或片内dither技术。校正技术使ad的量化曲线尽量接近线性,减小dnl(differential nonlinearity,差分非线性)的幅度;片内dither技术在ad芯片内置dither数模转换da源,dither信号与采集信号模拟相加,信号转换完成后再用数字方法减去添加dither信号,从而将原较差的dnl曲线打散平滑,并恢复原信号。
2、图1为采用校正技术的ad9625的dnl和inl曲线。图2为采用片内dither技术的ad9625的dnl和inl曲线。可见,采用这两种技术的ad,一般dnl幅度均比较小,但是inl(integral nonlinearity,积分非线性)对动态影像仍然有较大影响,使用中存在改进空间。
技术实现思路
1、针对上述存在的问题,本专利技术旨在提供一种采集板内dither源的产生电路及方法。
2、本专利技术提供的一种采集板内dither源的产生电路,包括fpga和带通滤波器;
3、所述fpga中seders的tx作为dither源连接带通滤波器。
4、进一步地,还包括巴伦-平衡非平衡转换器;
5、所述fpga中seders的tx作为dither源经巴伦-平衡非平衡转换
6、进一步地,所述带通滤波器经信号耦合器连接ad,所述信号耦合器还输入被采信号,所述带通滤波器用于将收到的dither信号滤除被采信号的带内部分,使dither信号只作用在带外,得到窄带dither信号。
7、进一步地,所述信号耦合器采用模拟加法器替换。
8、进一步地,所述所述带通滤波器经功分器连接信号耦合器。
9、本专利技术还提供一种采集板内dither源的产生方法,包括:
10、fpga中seders的tx作为dither源向带通滤波器输出dither信号;
11、带通滤波器将收到的dither信号滤除被采信号的带内部分,使dither信号只作用在带外,得到窄带dither信号。
12、进一步地,把fpga的seders当作单比特da,用逻辑组合成单比特dds,dds产生单比特并行序列,并通过seders的tx并行串出为dither信号。
13、进一步地,所述dds产生单比特并行序列包括调相和调频两种手段:
14、调相时,首先将dds的输出频率瞄准dither信号的带通中心,然后使用限幅的伪随机序列作为相位控制字对dds输出的信号进行相位调制,通过选择合适相位调制限幅控制dds输出的信号带宽,使之与dither信号带宽需求相匹配;
15、调频时,使用常规的线性调制或伪随机频率调制,当用伪随机频率调制时,与调相方法同理,不同的是将限幅的伪随机序列作为频率控制字用于频率调制。
16、进一步地,所述伪随机序列为长序列的伪随机测试码型。
17、进一步地,单比特dds的相位控制字设定为10位,当相位控制字最高位为1则当前相位控制字控制的bit输出为1,否则为0;seders的tx并行串出的输出位宽设定为32位,则有32个并行相位控制字与之对应;频率控制字分别乘以常0~31,截取第10位的每个相位控制字的频率相位值,加上频率控制字和相位控制字联合计算得到的dds输出相位,取32个最终10位相位控制字的最高位输出。
18、综上所述,由于采用了上述技术方案,本专利技术的有益效果是:
19、本专利技术成本低,体积小,幅度可根据使用ad的inl曲线在线可调。
本文档来自技高网...【技术保护点】
1.一种采集板内dither源的产生电路,其特征在于,包括FPGA和带通滤波器;
2.根据权利要求1所述的采集板内dither源的产生电路,其特征在于,还包括巴伦-平衡非平衡转换器;
3.根据权利要求1所述的采集板内dither源的产生电路,其特征在于,所述带通滤波器经信号耦合器连接AD,所述信号耦合器还输入被采信号,所述带通滤波器用于将收到的dither信号滤除被采信号的带内部分,使dither信号只作用在带外,得到窄带dither信号。
4.根据权利要求3所述的采集板内dither源的产生电路,其特征在于,所述信号耦合器采用模拟加法器替换。
5.根据权利要求3所述的采集板内dither源的产生电路,其特征在于,所述所述带通滤波器经功分器连接信号耦合器。
6.一种采集板内dither源的产生方法,其特征在于,包括:
7.根据权利要求6所述的采集板内dither源的产生方法,其特征在于,把FPGA的seders当作单比特DA,用逻辑组合成单比特DDS,DDS产生单比特并行序列,并通过seders的TX并行串出
8.根据权利要求7所述的采集板内dither源的产生方法,其特征在于,所述DDS产生单比特并行序列包括调相和调频两种手段:
9.根据权利要求8所述的采集板内dither源的产生方法,其特征在于,所述伪随机序列为长序列的伪随机测试码型。
10.根据权利要求8所述的采集板内dither源的产生方法,其特征在于,每次的并行串出需要当前相位控制字与频率控制字共同控制产生。
...【技术特征摘要】
1.一种采集板内dither源的产生电路,其特征在于,包括fpga和带通滤波器;
2.根据权利要求1所述的采集板内dither源的产生电路,其特征在于,还包括巴伦-平衡非平衡转换器;
3.根据权利要求1所述的采集板内dither源的产生电路,其特征在于,所述带通滤波器经信号耦合器连接ad,所述信号耦合器还输入被采信号,所述带通滤波器用于将收到的dither信号滤除被采信号的带内部分,使dither信号只作用在带外,得到窄带dither信号。
4.根据权利要求3所述的采集板内dither源的产生电路,其特征在于,所述信号耦合器采用模拟加法器替换。
5.根据权利要求3所述的采集板内dither源的产生电路,其特征在于,所述所述带通滤波器经功分器连接信号耦合器...
【专利技术属性】
技术研发人员:刘建高,黄霞,李和平,周俊,李侃,李强斌,孙盼杰,哈章,沈妮,张伟,王磊,刘江,侯官茂,武路杰,陈森,李皓宇,邱成忠,李永超,
申请(专利权)人:中国电子科技集团公司第二十九研究所,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。