【技术实现步骤摘要】
本申请涉及液晶显示面板,具体涉及一种阵列基板。
技术介绍
1、tri-gate(三栅极)架构的液晶阵列基板包括横向阵列排布的多个红色子像素r、绿色子像素g以及蓝色子像素b,每行子像素连接一条扫描线,每三行子像素连接一条数据线,如此能够减少液晶阵列基板中cof(英文全称:chip on film,中文简称:覆晶薄膜)的数量,从而体现出较强的成本优势。但是在现有tri-gate架构的pixel(像素)设计中,pixelito(像素电极)与gate(栅极)不重叠,并且本行的gate(栅极)打开薄膜晶体管给本行的pixel(像素)进行充电,从而使得tri-gate架构虽然具备较强的成本优势,但是tri-gate架构的液晶阵列基板品味低,用户体验感差。
技术实现思路
1、本申请实施例提供一种阵列基板,能够提高阵列基板的开口率,降低cgs(寄生电容),进而解决阵列基板出现flicker(闪屏)的问题。
2、第一方面,本申请实施例提供一种阵列基板,包括呈纵横交错设置的多条数据线和多条扫描线,用以限定出呈阵列排布的多个像素区域,每一所述像素区域内对应设置有一个子像素;
3、所述子像素包括:
4、薄膜晶体管,所述薄膜晶体管包括栅极、源极和漏极,所述栅极电性连接所述扫描线,所述源极电性连接于所述数据线;以及,
5、像素电极,所述像素电极设置于所述薄膜晶体管的上方,且位于所述薄膜晶体管在行向上的一侧,所述像素电极在列向上的至少一侧边缘与对应侧的所述扫描线部
6、其中,每一所述子像素的所述像素电极电性连接于相邻所述子像素的所述薄膜晶体管的所述漏极。
7、在一实施例中,所述像素电极在列向上具有相对的第一侧边和第二侧边,所述第一侧边与其对应侧的所述扫描线部分重叠,所述第二侧边与其对应侧的所述扫描线部分重叠。
8、在一实施例中,所述第一侧边与其对应侧的所述扫描线的重叠区域在列向上的尺寸设置为第一重叠宽度;
9、所述第二侧边与其对应侧的所述扫描线的重叠区域在列向上的尺寸设置为第二重叠宽度;
10、所述第一重叠宽度与所述第二重叠宽度相等。
11、在一实施例中,所述第一重叠宽度设置为d1,d1>2μm;
12、所述第二重叠宽度设置为d2,d2>2μm;
13、所述第一侧边与所述第二侧边之间的距离大于4μm。
14、在一实施例中,每一所述子像素的所述像素电极均包括电极主体和电极连接线,所述电极主体位于对应的所述薄膜晶体管在行向上的一侧,所述电极连接线的一端与所述电极主体电性连接,所述电极连接线的另一端跨行与相邻所述子像素上所述薄膜晶体管的所述漏极电性连接。
15、在一实施例中,每一所述电极连接线均避开所述数据线设置。
16、在一实施例中,相邻的两个所述子像素包括在列向上并排设置的第一子像素和第二子像素,所述第一子像素的所述电极连接线跨行与所述第二子像素上所述薄膜晶体管的所述漏极电性连接;
17、所述第一子像素的所述电极连接线越过所述第一子像素和所述第二子像素之间的所述扫描线,并避开所述第二子像素上所述薄膜晶体管的所述栅极设置。
18、在一实施例中,每一所述电极连接线均避开相邻所述子像素的所述像素电极。
19、在一实施例中,所述源极呈u型设置,所述源极的开口沿列向设置;
20、所述漏极呈条形且沿列向设置,且插置于所述源极的开口处。
21、在一实施例中,每一所述子像素的长侧边沿行向设置,每一所述子像素的短侧边沿列向设置;
22、所述扫描线沿行向设置,所述数据线沿列向设置;
23、每行所述子像素连接一条所述扫描线,每行所述子像素的像素颜色相同;
24、每列所述子像素连接一条所述数据线,每列所述子像素的像素颜色依次以第一颜色、第二颜色以及第三颜色交替布设。
25、有益效果:本申请提供的阵列基板中,多个所述子像素呈阵列排布,每一所述子像素包括薄膜晶体管和像素电极,所述薄膜晶体管的栅极与扫描线电性连接,所述薄膜晶体管的源极与数据线电性连接;所述像素电极的侧边与对应侧的所述扫描线部分重叠,通过将所述像素电极与所述扫描线重叠,扩大所述像素电极的占用面积,从而提高所述阵列基板的开口率和穿透率,进而在整机成本中可以减少背光膜片的使用,降低成本。可以知道的是,如果采用现有的本行栅极打开的薄膜晶体管给本行像素进行充电,那么在所述像素电极与所述扫描线重叠后,所述像素电极与所述扫描线耦合增加,从而导致所述像素电极与本行的所述栅极之间的cgs(寄生电容)增大;通过将每一所述子像素的所述像素电极电性连接于相邻所述子像素的所述薄膜晶体管的所述漏极,实现本行栅极打开的薄膜晶体管给前一行的像素进行充电,即隔行充电设计会让打开所述薄膜晶体管的本行所述栅极与充电的下一行所述像素电极不在同一个所述像素区域内,如此,能够避免同一所述像素区域内的所述像素电极与所述栅极耦合增加,从而降低cgs(寄生电容),进而解决所述阵列基板出现flicker(闪屏)的问题,进而提高所述阵列基板的品味,提升用户体验感。
本文档来自技高网...【技术保护点】
1.一种阵列基板,其特征在于,包括呈纵横交错设置的多条数据线和多条扫描线,用以限定出呈阵列排布的多个像素区域,每一所述像素区域内对应设置有一个子像素,所述子像素包括:
2.如权利要求1所述的阵列基板,其特征在于,所述像素电极在列向上具有相对的第一侧边和第二侧边,所述第一侧边与其对应侧的所述扫描线部分重叠,所述第二侧边与其对应侧的所述扫描线部分重叠。
3.如权利要求2所述的阵列基板,其特征在于,所述第一侧边与其对应侧的所述扫描线的重叠区域在列向上的尺寸为第一重叠宽度;
4.如权利要求3所述的阵列基板,其特征在于,所述第一重叠宽度设置为D1,D1>2μm;
5.如权利要求1所述的阵列基板,其特征在于,每一所述子像素的所述像素电极均包括电极主体和电极连接线,所述电极主体位于对应的所述薄膜晶体管在行向上的一侧,所述电极连接线的一端与所述电极主体电性连接,所述电极连接线的另一端跨行与相邻所述子像素的所述薄膜晶体管的所述漏极电性连接。
6.如权利要求5所述的阵列基板,其特征在于,每一所述电极连接线均避开所述数据线设置。
8.如权利要求5所述的阵列基板,其特征在于,每一所述电极连接线均避开相邻所述子像素的所述像素电极。
9.如权利要求1所述的阵列基板,其特征在于,所述源极呈U型设置,所述源极的开口沿列向设置;
10.如权利要求1所述的阵列基板,其特征在于,每一所述子像素的长侧边沿行向设置,每一所述子像素的短侧边沿列向设置;
...【技术特征摘要】
1.一种阵列基板,其特征在于,包括呈纵横交错设置的多条数据线和多条扫描线,用以限定出呈阵列排布的多个像素区域,每一所述像素区域内对应设置有一个子像素,所述子像素包括:
2.如权利要求1所述的阵列基板,其特征在于,所述像素电极在列向上具有相对的第一侧边和第二侧边,所述第一侧边与其对应侧的所述扫描线部分重叠,所述第二侧边与其对应侧的所述扫描线部分重叠。
3.如权利要求2所述的阵列基板,其特征在于,所述第一侧边与其对应侧的所述扫描线的重叠区域在列向上的尺寸为第一重叠宽度;
4.如权利要求3所述的阵列基板,其特征在于,所述第一重叠宽度设置为d1,d1>2μm;
5.如权利要求1所述的阵列基板,其特征在于,每一所述子像素的所述像素电极均包括电极主体和电极连接线,所述电极主体位于对应的所述薄膜晶体管在行向上的一侧,所述电极...
【专利技术属性】
技术研发人员:杨柳,
申请(专利权)人:TCL华星光电技术有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。