【技术实现步骤摘要】
本技术涉及时统信号处理,尤其公开了一种基于cpu和cpld的时统信号处理模块。
技术介绍
1、时统信号作为一种非常重要的“心跳”信号,传统的时统信号是用数十个二进制计数器ic(integrated circuit,集成电路)对晶体时钟源进行计数分频和逻辑组合,从而产生不同周期的脉冲信号,要实现时统信号(一般是20ms)需要大量的计算器ic,非常复杂,占用的pcb(printed circuit board,线路板)板面积大,且电路一旦确定,就无法对时统信号的脉冲宽度、脉冲周期、脉冲时延等参数进行二次修改,采用传统的计数器ic方法具有很强的局限性,电路复杂,修改困难,占用板幅空间大,通用性差。
2、因此,现有时统信号处理模块存在的电路复杂,修改困难;占用板幅空间大,通用性差,是目前亟待解决的技术问题。
技术实现思路
1、本技术提供了一种基于cpu和cpld的时统信号处理模块,旨在解决现有时统信号处理模块存在的电路复杂,修改困难,占用板幅空间大,通用性差的技术问题。
2、本技术涉及一种基于cpu和cpld的时统信号处理模块,包括cpu模块、cpld模块、桥片模块和gpu模块,cpu模块分别与cpld模块、桥片模块和gpu模块相连接。
3、进一步地,cpu模块包括cpu,cpu采用飞腾ft2000/4,cpld模块通过gpio与cpu相连接。
4、进一步地,cpld包括cpld芯片,cpld芯片的型号为pgc4kd。
5、进一步
6、进一步地,桥片模块采用兆芯公司的zx-200桥片。
7、进一步地,gpu模块包括gpu,gpu为国产的gpu芯片。
8、进一步地,gpu连接有dvi接口。
9、本技术所取得的有益效果为:
10、本技术提供了一种基于cpu和cpld的时统信号处理模块,采用cpu模块、cpld模块、桥片模块和gpu模块,cpu模块分别与cpld模块、桥片模块和gpu模块相连接,基于cpu和cpld的时统信号处理模块用于对外部输入的时统信号进行计数,采用cpu模块为控制单元,cpld模块接收时统输入信号,用于在接收到cpu模块的控制信号后,开始对每秒内收到的时统信号进行计数,并产生中断信号给cpu模块,cpu模块内部对中断信号个数进行计数,gpu模块用于对时统信号进行图像信息处理;桥片模块用于集成各种接口电路控制器,成为cpu模块和各种板卡及外部设备交换数据的桥梁。本技术提供的基于cpu和cpld的时统信号处理模块,对输入时统信号的精确计数,实现本系统与上级时统信号完全同步,以达到整个大系统的时统信号完全同步的目的;采用复杂可编程逻辑器件cpld可容易解决内、外时统时序同步及多路分发等问题,具有电路简单、编程灵活、控制精度高、可靠性高等特点,可根据不同系统应用场景,采用多个设备可灵活拓展,提高了信息处理设备的适用性和扩展性。
本文档来自技高网...【技术保护点】
1.一种基于CPU和CPLD的时统信号处理模块,其特征在于,包括CPU模块(10)、CPLD模块(20)、桥片模块(30)和GPU模块(40),所述CPU模块(10)分别与所述CPLD模块(20)、所述桥片模块(30)和所述GPU模块(40)相连接。
2.如权利要求1所述的基于CPU和CPLD的时统信号处理模块,其特征在于,所述CPU模块(10)包括CPU,所述CPU采用飞腾FT2000/4,所述CPLD模块(20)通过GPIO与所述CPU相连接。
3.如权利要求2所述的基于CPU和CPLD的时统信号处理模块,其特征在于,所述CPLD包括CPLD芯片,所述CPLD芯片的型号为PGC4KD。
4.如权利要求3所述的基于CPU和CPLD的时统信号处理模块,其特征在于,所述CPLD还包括RS422芯片、电容、第一电阻和第二电阻,所述RS422芯片的第一引脚分两路,一路与工作电源电相连接,另一路通过所述电容接地;所述RS422芯片的第二引脚通过第一电阻与所述CPU的RS422接收引脚相连接,所述RS422芯片的第三引脚通过第二电阻与所述CPU的RS42
5.如权利要求1所述的基于CPU和CPLD的时统信号处理模块,其特征在于,所述桥片模块(30)采用兆芯公司的ZX-200桥片。
6.如权利要求1所述的基于CPU和CPLD的时统信号处理模块,其特征在于,所述GPU模块(40)包括GPU,所述GPU为国产的GPU芯片。
7.如权利要求6所述的基于CPU和CPLD的时统信号处理模块,其特征在于,所述GPU连接有DVI接口。
...【技术特征摘要】
1.一种基于cpu和cpld的时统信号处理模块,其特征在于,包括cpu模块(10)、cpld模块(20)、桥片模块(30)和gpu模块(40),所述cpu模块(10)分别与所述cpld模块(20)、所述桥片模块(30)和所述gpu模块(40)相连接。
2.如权利要求1所述的基于cpu和cpld的时统信号处理模块,其特征在于,所述cpu模块(10)包括cpu,所述cpu采用飞腾ft2000/4,所述cpld模块(20)通过gpio与所述cpu相连接。
3.如权利要求2所述的基于cpu和cpld的时统信号处理模块,其特征在于,所述cpld包括cpld芯片,所述cpld芯片的型号为pgc4kd。
4.如权利要求3所述的基于cpu和cpld的时统信号处理模块,其特征在于,所述cpld还包括rs422芯片、电容、第一电阻和第二电阻,所述rs422芯片的第一引脚分两路,一路与工作电源电相连接,另一路通过所述电容接地;所述rs422芯片的第二引脚通...
【专利技术属性】
技术研发人员:何嘉慧,李雪,
申请(专利权)人:湖南泽天智航电子技术有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。