System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术属于模拟集成电路设计领域,具体涉及一种用于电机驱动的电荷泵电路。
技术介绍
1、电荷泵是一种利用电容存储电荷的dc—dc变换器,常作为各种直流电机和交流电机驱动电路的电源。在电机驱动电路中,常采用h桥驱动电机,为了减小导通电阻,驱动电机的h桥通常采用n型ldmos功率器件,所以上桥臂n型功率管需要一个比电机电源电压高的栅极电压来驱动。
2、在高压电机驱动电路中,常采用电荷泵进行升压,从而为上桥臂提供一个比电机电源电压高的驱动电压,该电压需要保证功率管完全导通且不能超过功率管的栅源耐压值(薄栅氧器件栅源耐压约5.5v)。现有高压电荷泵电路中存在较多高压器件,同时,为了保证电荷泵输出电压具有较小的纹波,泵电容的容值一般较大,而耐高压的电容一般单位容值较小,因此该电容的面积较大,增加电路的成本。常用电荷泵的简化结构如图1所示:图1主要包括pmos管pm1、pm2,nmos管nm1、nm2,泵电容c。pmos管和nmos管均为高压器件。vm为电机电源,vdd为逻辑电源(不超过5.5v),vcp为电荷泵输出。clk1~clk4为vdd电压域的非交叠时钟信号。
3、电平转换电路101~103分别对时钟信号clk1、clk2、clk4进行电压域转换,实现mos管pm1、pm2、nm2完全导通或关断。
4、mos管pm1、pm2和nm1、nm2作为电荷泵的开关器件,在时钟信号clk1~clk4的控制下交替导通,实现升压功能,电荷泵输出为vm+vdd。
5、传统电荷泵工作过程:当clk1~
6、在现有的电荷泵电路中,通过时钟控制mos开关管的交替导通实现升压功能。而要使开关mos管能完全导通和关断,且其栅源压差不超过器件耐压,其栅极控制信号的高低电平需要满足一定的要求。对于pm1来说,栅极控制信号的高电平为vm,低电平为vm-δv;对于pm2来说,栅极控制信号的高电平为vcp,低电平为vcp-δv;对于nm1来说,高电平为vdd,低电平为gnd;对于nm2来说,高电平为vdd+δv,低电平为vdd。其中δv不超过5.5v。因此,非交叠时钟信号需经过电平转换电路101~103分别进行不同电压域的转换,电路复杂度较高。且mos管nm1、nm2和pm1、pm2均为高压器件,会增大电路面积。另外传统电荷泵只有半个时钟周期对泵电容c进行充电,另外半个周期输出,效率较低。为了减小输出纹波,需要在输出端vcp与电机电源vm之间连接较大容值的电容,该电容通常采用片外电容,因此需要增加输出管脚。综上,电平转换电路、高压开关mos管和vcp输出管脚均会增加电荷泵电路的面积,进而提高的电机驱动类芯片的设计成本。同时,还需要片外电容,增加了外围电路复杂度。
技术实现思路
1、针对现有技术的不足,本专利技术提供了一种用于电机驱动的电荷泵电路以期能解决现有电荷泵中使用高压器件较多,电路面积较大,电路设计成本高的问题,拓宽电荷泵在高压电路系统中的应用。
2、本专利技术的技术方案如下:一种用于电机驱动的电荷泵电路,包括浮动地产生电路、时钟产生电路及泵电路,所述的浮动地产生电路,包括常压器件pm1和pm2、高压器件hpm1、电阻r1和r2、电容c1~c3以及恒流源i0。电源vm与pmos管pm1、pm2源极相连,pm1栅极与其漏极短接,电阻r1一端与pm1漏极连接,另一端与恒流源i0正端连接,恒流源负端连接gnd。pm2栅极与pm1栅极连接,漏极与hpm1源极连接,hpm1栅极与恒流源i0正端连接,漏极与gnd相连,电容c1上极板与电源vm连接,下极板与pm1栅极及漏极连接;电容c2上极板与电容c1下极板连接,下极板与hpm1栅极连接;电容c3上极板与电源vm连接,下极板与pm2漏极连接;电阻r2一端与电源vm连接,另一端与pm2漏极相连,相交于gnd_f,浮动地产生电路产生一个随电机电源vm变化的浮动地gnd_f,电机电源vm和浮动地gnd_f分别作为时钟产生电路的电源和地,时钟产生电路包括振荡器和非交叠电路,振荡器产生一个高电平为vm,低电平为gnd_f的时钟信号clk,经非交叠电路产生四路非交叠时钟clk1~clk4,提供给泵电路。
3、作为优选,所述泵电路包括四个nmos开关器件nm1~nm4和两个pmos开关器件pm1、pm2,四个泵电容c1~c4和一个输出电容c5,非交叠时钟clk1~clk4用于控制泵电路工作,pm1、nm1、nm4和pm2、nm2、nm3在时钟的控制下交替导通。电荷泵输出电压vcp与pmos管pm1、pm2的源极相连,pm1栅极与pm2的漏极、nm2的栅极、nm4的漏极以及电容c2的上极板连接至b点,pm1漏极与pm2栅极、nm1栅极、nm3漏极以及电容c1上极板连接至a点;nm1、nm2、nm3、nm4的源极与电机电源vm相连。nm1的漏极与nm3的栅极及c3的上极板连接至c点,nm2的漏极与nm4的栅极及c4的上极板连接至d点;电容c1、c2、c3、c4的下极板分别与时钟控制信号clk1、clk2、clk3和clk4相连,电容c5上极板与电荷泵输出电压vcp连接,下极板与电机电源vm相连。
4、作为优选,所述pmos管pm1、pm2,nmos管nm1~nm4均为常压器件,电容c1~c5为常压电容。
5、作为优选,所述电容c1~c5可选用mos电容。
6、本专利技术的用于电机驱动的电荷泵电路,采用浮动地产生电路,产生一个可随vm变化的浮动地gnd_f。vm和gnd_f分别作为时钟产生电路的电源和地,直接产生一个vm~gnd_f电压域的时钟信号,提供给泵电路用于控制电荷泵电路的开关,不需要经过电平转换电路。与传统使用电平转换电路对时钟信号进行升压相比,电路结构简单,可适用的电源电压范围更广,并且时钟信号不会出现较大延迟,减少了能量损耗,还可以使用更高频率的时钟,使电荷泵输出更稳定,具有较低的输出纹波。同时,由于vm与gnd_f的压差不超过5.5v,时钟产生电路可使用常压管进行设计。
7、本专利技术的电荷泵电路,在时钟信号的整个周期内对电荷泵输出vcp均有电荷补充,相比传统结构具有较小的输出纹波,输出端vcp与电机电源之间所需的电容容值较小,可使用片内电容实现,节省了输出管脚及片外电容。
8、本专利技术的电荷泵电路,泵电路仅采用6个常压开关mos管,4本文档来自技高网...
【技术保护点】
1.一种用于电机驱动的电荷泵电路,其特征在于,包括浮动地产生电路(100)、时钟产生电路(200)及泵电路(300),所述的浮动地产生电路(100),包括常压器件PM1和PM2、高压器件HPM1、电阻R1和R2、电容C1~C3以及恒流源I0,电源VM与PMOS管PM1、PM2源极相连,PM1栅极与其漏极短接,电阻R1一端与PM1漏极连接,另一端与恒流源I0正端连接,恒流源负端连接GND,PM2栅极与PM1栅极连接,漏极与HPM1源极连接,HPM1栅极与恒流源I0正端连接,漏极与GND相连,电容C1上极板与电源VM连接,下极板与PM1栅极及漏极连接;电容C2上极板与电容C1下极板连接,下极板与HPM1栅极连接;电容C3上极板与电源VM连接,下极板与PM2漏极连接;电阻R2一端与电源VM连接,另一端与PM2漏极相连,相交于GND_F,浮动地产生电路产生一个随电机电源VM变化的浮动地GND_F,电机电源VM和浮动地GND_F分别作为时钟产生电路(200)的电源和地,时钟产生电路(200)包括振荡器(201)和非交叠电路(202),振荡器(201)产生一个高电平为VM,低电平为GND_F
2.如权利要求1所述的用于电机驱动的电荷泵电路,其特征在于,所述泵电路(300)包括四个NMOS开关器件NM1~NM4和两个PMOS开关器件PM1、PM2,四个泵电容C1~C4和一个输出电容C5,非交叠时钟CLK1~CLK4用于控制泵电路工作,PM1、NM1、NM4和PM2、NM2、NM3在时钟的控制下交替导通,电荷泵输出电压VCP与PMOS管PM1、PM2的源极相连,PM1栅极与PM2的漏极、NM2的栅极、NM4的漏极以及电容C2的上极板连接至B点,PM1漏极与PM2栅极、NM1栅极、NM3漏极以及电容C1上极板连接至A点;NM1、NM2、NM3、NM4的源极与电机电源VM相连。NM1的漏极与NM3的栅极及C3的上极板连接至C点,NM2的漏极与NM4的栅极及C4的上极板连接至D点;电容C1、C2、C3、C4的下极板分别与时钟控制信号CLK1、CLK2、CLK3和CLK4相连,电容C5上极板与电荷泵输出电压VCP连接,下极板与电机电源VM相连。
3.如权利要求2所述的用于电机驱动的电荷泵电路,其特征在于,所述PMOS管PM1、PM2,NMOS管NM1~NM4均为常压器件,电容C1~C5为常压电容。
4.如权利要求3所述的用于电机驱动的电荷泵电路,其特征在于,所述电容C1~C5可选用MOS电容。
...【技术特征摘要】
1.一种用于电机驱动的电荷泵电路,其特征在于,包括浮动地产生电路(100)、时钟产生电路(200)及泵电路(300),所述的浮动地产生电路(100),包括常压器件pm1和pm2、高压器件hpm1、电阻r1和r2、电容c1~c3以及恒流源i0,电源vm与pmos管pm1、pm2源极相连,pm1栅极与其漏极短接,电阻r1一端与pm1漏极连接,另一端与恒流源i0正端连接,恒流源负端连接gnd,pm2栅极与pm1栅极连接,漏极与hpm1源极连接,hpm1栅极与恒流源i0正端连接,漏极与gnd相连,电容c1上极板与电源vm连接,下极板与pm1栅极及漏极连接;电容c2上极板与电容c1下极板连接,下极板与hpm1栅极连接;电容c3上极板与电源vm连接,下极板与pm2漏极连接;电阻r2一端与电源vm连接,另一端与pm2漏极相连,相交于gnd_f,浮动地产生电路产生一个随电机电源vm变化的浮动地gnd_f,电机电源vm和浮动地gnd_f分别作为时钟产生电路(200)的电源和地,时钟产生电路(200)包括振荡器(201)和非交叠电路(202),振荡器(201)产生一个高电平为vm,低电平为gnd_f的时钟信号clk,经非交叠电路(202)产生四路非交叠时钟clk1~clk4,提供给泵电路(300)。
2.如权利要...
【专利技术属性】
技术研发人员:刘浩,李文嘉,权磊,杨悦,罗晟,
申请(专利权)人:无锡中微爱芯电子有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。