音频编解码处理器由DSP芯片,FLASH存储器,高速同步动态随机存储器,8路专用音频采集芯片,以太网控制器,2路UART接口,PCI接口,以及ESAM硬件加密模块组成;8路音频采集芯片与DSP芯片采用McASP接口连接,2路UART模块通过EMIF总线接口同DSP连接,10/100M以太网接口通过DSP的EMAC接口相连接,ESAM模块通过GPIO接口与DSP相连接,PCI接口直接通过DSP的PCI总线扩展。本实用新型专利技术的优点在于采用了多路音频采集芯片,在DSP芯片的配合下,能够提高对音频数据的处理速度,同时解决多路音频数据的实时压缩与解压缩问题,利用MP3编解码算法实现音频数据的压缩与解压缩,利用DSP芯片的高性能和对算法进行优化,从而减少单路算法的执行时间,达到多路音频编解码的实时处理。(*该技术在2019年保护过期,可自由使用*)
【技术实现步骤摘要】
本技术涉及音频处理领域的处理器。该音频处理器可以广泛用于通讯、工厂、 电力、交通等有实时音频采集处理传输的需求行业。技术背景随着技术的不断进步和生活水准的不断提高,人们对音频的实时性以及声音品质 的要求越来越高,音频处理技术的发展为人们提供了高效的传输平台以及多种输入,处理 和输出手段。采用先进的音频处理技术,可以实时,形象、真实的反映出采集对象的特征,现 在音频处理技术广泛的应用于监控,通讯,娱乐等方面。但目前的的芯片处理器大多存在数 据速度慢的问题。本技术采用专用的音频处理芯片,可以同时处理8路音频,极大提高了音频 数据处理速度,满足了用户需求
技术实现思路
针对目前现有技术的不足,本技术的目的在于提供一种可以同时处理多路音 频,并具有较高速度的音频编解码处理器。为实现上述目的,本技术所述的音频编解码处理器是这样是实现的音频编解码处理器由DSP芯片,FLASH存储器,高速同步动态随机存储器,8路专用 音频采集芯片,以太网控制器,2路UART (UniversalAsynchronous Receiver/Transmitter, 通用异步接收/发送装置)接口,PCI接口,以及ESAM(Embedded Secure Access Module, 嵌入式安全控制模块)硬件加密模块组成;8路音频采集芯片与DSP芯片采用McASP接口 连接,2路UART模块通过EMIF总线接口同DSP连接,10/100M以太网接口通过DSP的EMAC 接口相连接,ESAM模块通过GPIO(GeneralPurpose Input Output,通用输入/输出)接口 与DSP相连接,PCI接口直接通过DSP的PCI总线扩展。本技术所述的DSP芯片采用高性能、低功耗型号为TMS320DM642的DSP芯片。本技术所述的音频采集芯片使用8片TLV320AIC23芯片,实现音频信号的采 集,其中第4路采用主模式工作,为其它7路及DSP芯片提供BCLK (Bus Clock,总线时钟)。本技术所述的FLASH存储器存储系统程序,用于系统上电自启动。本技术所述的以太网控制器用于实现音频信号的传输。本技术所述的音频编解码处理器采用了 UART接口,接口标准为RS232/ RS422/RS485 可配置。本技术所述的音频编解码处理器采用ESAM硬件加密模块,支持DES/3DES密 匙算法,2KX8位加密保护的EEPR0M,可存放密匙、设备序列号、或其他重要的代码或数据。本技术所述的音频编解码处理器设置PCI接口,实现与计算机的快速数据交换。本技术所述的音频编解码处理器的优点在于采用了多路音频采集芯片,在DSP芯片的配合下,能够提高对音频数据的处理速度,同时解决多路音频数据的实时压缩与 解压缩问题,利用MP3编解码算法实现音频数据的压缩与解压缩,利用DSP芯片的高性能和 对算法进行优化,从而减少单路算法的执行时间,达到多路音频编解码的实时处理。附图说明图1为音频编解码处理器硬件拓扑图具体实施方式如图1所示,本技术所述的音频编解码处理器由DSP芯片,FLASH存储器,高 速同步动态随机存储器,8路专用音频采集芯片,1路以太网控制器,2路UART接口,1路PCI 接口,以及ESAM硬件加密模块组成。DSP通过8路专用音频采集芯片获取音频信号,同时通过同步串口与其他模块进 行通讯,然后通过以太网将处理完毕的数据传输给上层处理模块;或者通过PCI接口实现 与计算机的快速数据传输,FLASH存储器存放处理软件,用于系统上电自启动。权利要求音频编解码处理器由DSP芯片,FLASH存储器,高速同步动态随机存储器,8路专用音频采集芯片,以太网控制器,UART接口,PCI接口,以及ESAM硬件加密模块组成;8路音频采集芯片与DSP芯片采用McASP接口连接,UART模块通过EMIF总线接口同DSP连接,10/100M以太网接口通过DSP的EMAC接口相连接,ESAM模块通过GPIO接口与DSP相连接,PCI接口直接通过DSP的PCI总线扩展。2.如权利要求1所述的音频编解码处理器,其特征在于DSP芯片采用型号为 TMS320DM642 的 DSP 芯片。3.如权利要求1所述的音频编解码处理器,其特征在于音频采集芯片使用8片 TLV320AIC23芯片,实现音频信号的采集,其中第4路为其它7路及DSP芯片提供总线时钟。4.如权利要求1所述的音频编解码处理器,其特征在于FLASH存储器存储系统程序,用 于系统上电自启动。5.如权利要求1所述的音频编解码处理器,其特征在于音频编解码处理器采用了UART 接口,接口标准为RS232/RS422/RS485可配置。6.如权利要求1所述的音频编解码处理器,其特征在于音频编解码处理器采用ESAM硬 件加密模块,支持DES/3DES密匙算法,2KX 8位加密保护的EEPR0M,可存放密匙、设备序列 号及数据。7.如权利要求1所述的音频编解码处理器,其特征在于音频编解码处理器设置PCI接 口,实现与计算机的快速数据交换。专利摘要音频编解码处理器由DSP芯片,FLASH存储器,高速同步动态随机存储器,8路专用音频采集芯片,以太网控制器,2路UART接口,PCI接口,以及ESAM硬件加密模块组成;8路音频采集芯片与DSP芯片采用McASP接口连接,2路UART模块通过EMIF总线接口同DSP连接,10/100M以太网接口通过DSP的EMAC接口相连接,ESAM模块通过GPIO接口与DSP相连接,PCI接口直接通过DSP的PCI总线扩展。本技术的优点在于采用了多路音频采集芯片,在DSP芯片的配合下,能够提高对音频数据的处理速度,同时解决多路音频数据的实时压缩与解压缩问题,利用MP3编解码算法实现音频数据的压缩与解压缩,利用DSP芯片的高性能和对算法进行优化,从而减少单路算法的执行时间,达到多路音频编解码的实时处理。文档编号G10L19/00GK201689673SQ20092027762公开日2010年12月29日 申请日期2009年11月25日 优先权日2009年11月25日专利技术者李洪帅, 陈湘和 申请人:北京合众达电子技术有限责任公司本文档来自技高网...
【技术保护点】
音频编解码处理器由DSP芯片,FLASH存储器,高速同步动态随机存储器,8路专用音频采集芯片,以太网控制器,UART接口,PCI接口,以及ESAM硬件加密模块组成;8路音频采集芯片与DSP芯片采用McASP接口连接,UART模块通过EMIF总线接口同DSP连接,10/100M以太网接口通过DSP的EMAC接口相连接,ESAM模块通过GPIO接口与DSP相连接,PCI接口直接通过DSP的PCI总线扩展。
【技术特征摘要】
【专利技术属性】
技术研发人员:李洪帅,陈湘和,
申请(专利权)人:北京合众达电子技术有限责任公司,
类型:实用新型
国别省市:11[中国|北京]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。