System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素电路、像素驱动方法和显示装置制造方法及图纸_技高网

像素电路、像素驱动方法和显示装置制造方法及图纸

技术编号:43130300 阅读:13 留言:0更新日期:2024-10-29 17:37
本发明专利技术提供一种像素电路、像素驱动方法和显示装置。像素电路包括发光元件、驱动电路、显示控制电路、控制数据写入电路、第一储能电路和置位电路;所述驱动电路在显示数据电压的控制下,产生驱动电流;显示控制电路在第一控制节点的电位的控制下,控制驱动电路的第二端与第二电压端之间连通或断开;控制数据写入电路在控制电压的控制下,控制控制数据线与第一控制节点之间连通或断开;置位电路在扫描信号的控制下,控制第三电压端与第一控制节点之间连通或断开。本发明专利技术实施例规避低电流区电流值不稳定带来的发光亮度不稳定,及色坐标偏移的问题,改善低灰阶显示不稳定的现象,改善纯脉冲幅度控制驱动控制发热及功耗大的问题。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种像素电路、像素驱动方法和显示装置


技术介绍

1、相关的像素电路存在在低电流区电流值不稳定带来的发光亮度不稳定,及色坐标偏移的问题,并且,相关的像素电路在低灰阶显示时不稳定,并纯pam(脉冲幅度调制)驱动控制发热及功耗大。


技术实现思路

1、本专利技术的主要目的在于提供一种像素电路、像素驱动方法和显示装置,解决相关的像素电路在低电流区电流值不稳定带来的发光亮度不稳定,及色坐标偏移的问题,并解决相关的像素电路低灰阶显示不稳定,并纯pam(脉冲幅度调制)驱动控制发热及功耗大的问题。

2、在一个方面中,本专利技术实施例提供一种像素电路,包括发光元件、驱动电路、显示控制电路、控制数据写入电路、第一储能电路和置位电路;

3、所述发光元件的第一极与第一电压端电连接;

4、所述驱动电路的控制端与显示数据线电连接,所述驱动电路的第一端与所述发光元件的第二极电连接,所述驱动电路的第二端与所述显示控制电路的第一端电连接,所述驱动电路用于在所述显示数据线提供的显示数据电压的控制下,产生驱动所述发光元件的驱动电流;

5、所述显示控制电路的控制端与第一控制节点电连接,所述显示控制电路的第二端与第二电压端电连接,所述显示控制电路用于在所述第一控制节点的电位的控制下,控制所述驱动电路的第二端与所述第二电压端之间连通或断开;

6、所述控制数据写入电路分别与控制电压线、控制数据线和所述第一控制节点电连接,用于在所述控制电压线提供的控制电压的控制下,控制所述控制数据线与所述第一控制节点之间连通或断开;

7、所述第一储能电路与所述第一控制节点电连接,用于维持所述第一控制节点的电位;

8、所述置位电路分别与扫描线、第三电压端和所述第一控制节点电连接,用于在所述扫描线提供的扫描信号的控制下,控制所述第三电压端与所述第一控制节点之间连通或断开。

9、可选的,所述控制数据写入电路包括第一数据写入电路、开关控制电路和第二储能电路;

10、所述第一数据写入电路分别与所述扫描线、控制电压线和第二控制节点电连接,用于在所述扫描信号的控制下,控制所述控制电压线与所述第二控制节点之间连通或断开;

11、所述开关控制电路分别与所述第二控制节点、所述控制数据线和所述第一控制节点电连接,用于在所述第二控制节点的电位的控制下,控制所述控制数据线与所述第一控制节点之间连通或断开;

12、所述第二储能电路与所述第二控制节点电连接,用于维持所述第二控制节点的电位。

13、可选的,本专利技术至少一实施例所述的像素电路还包括第二数据写入电路和第三储能电路;

14、所述第二数据写入电路分别与所述扫描线、显示数据线和所述驱动电路的控制端电连接,用于在所述扫描信号的控制下,控制所述显示数据线与所述驱动电路的控制端之间连通或断开;

15、所述第三储能电路与所述驱动电路的控制端电连接,用于维持所述驱动电路的控制端的电位。

16、可选的,本专利技术至少一实施例所述的像素电路还包括第二数据写入电路、补偿控制电路和第三储能电路;

17、所述第二数据写入电路分别与扫描线、显示数据线和所述驱动电路的第二端电连接,用于在所述扫描线提供的扫描信号的控制下,控制所述显示数据线与所述驱动电路的第二端之间连通或断开;

18、所述补偿控制电路分别与所述扫描线、所述驱动电路的控制端和所述驱动电路的第一端电连接,用于在所述扫描信号的控制下,控制所述驱动电路的控制端与所述驱动电路的第一端之间连通或断开;

19、所述第三储能电路与所述驱动电路的控制端电连接,用于维持所述驱动电路的控制端的电位。

20、可选的,本专利技术至少一实施例所述的像素电路还包括复位电路;

21、所述复位电路分别与复位控制线、第四电压端和所述驱动电路的控制端电连接,用于在所述复位控制线提供的复位控制信号的控制下,控制所述第四电压端与所述驱动电路的控制端之间连通或断开。

22、可选的,本专利技术至少一实施例所述的像素电路还包括第一发光控制电路;

23、所述第一发光控制电路分别与发光控制线、所述发光元件的第二极与所述驱动电路的第一端电连接,用于在所述发光控制线提供的发光控制信号的控制下,控制所述发光元件的第二极与所述驱动电路的第一端之间连通或断开。

24、可选的,本专利技术至少一实施例所述的像素电路还包括第二发光控制电路;

25、所述第二发光控制电路分别与所述发光控制线、所述驱动电路的第二端和所述显示控制电路的第一端电连接,用于在所述发光控制信号的控制下,控制所述驱动电路的第二端与所述显示控制电路的第一端之间连通或断开。

26、可选的,所述驱动电路包括驱动晶体管,所述置位电路包括第一晶体管,所述显示控制电路包括第二晶体管,所述控制数据写入电路包括第三晶体管;所述第一储能电路包括第一电容;

27、所述驱动晶体管的栅极与所述显示数据线电连接,所述驱动晶体管的第一极与所述发光元件的第二极电连接,所述驱动晶体管的第二极与所述第二晶体管的第一极电连接;

28、所述第一晶体管的栅极与所述扫描线电连接,所述第一晶体管的第一极与所述第三电压端电连接,所述第一晶体管的第二极与所述第一控制节点电连接;

29、所述第二晶体管的栅极与所述第一控制节点电连接,所述第二晶体管的第二极与所述第二电压端电连接;

30、所述第三晶体管的栅极与所述控制电压线电连接,所述第三晶体管的第一极与所述控制数据线电连接,所述第三晶体管的第二极与所述第一控制节点电连接;

31、所述第一电容的第一端与所述第一控制节点电连接,所述第一电容的第二端与直流电压端电连接。

32、可选的,所述第一数据写入电路包括第四晶体管,所述开关控制电路包括第五晶体管,所述第二储能电路包括第二电容;

33、所述第四晶体管的栅极与所述扫描线电连接,所述第四晶体管的第一极与所述控制电压线电连接,所述第四晶体管的第二极与所述第二控制节点电连接;

34、所述第五晶体管的栅极与所述第二控制节点电连接,所述第五晶体管的第一极与所述控制数据线电连接,所述第五晶体管的第二极与所述第一控制节点电连接;

35、所述第二电容的第一端与所述第二控制节点电连接,所述第二电容的第二端与直流电压端电连接。

36、可选的,所述第二数据写入电路包括第六晶体管,所述第三储能电路包括第三电容;

37、所述第六晶体管的栅极与所述扫描线电连接,所述第六晶体管的第一极与所述显示数据线电连接,所述第六晶体管的第二极与所述驱动电路的控制端电连接;

38、所述第三电容的第一端与所述驱动电路的控制端电连接,所述第三电容的第二端与直流电压端电连接。

39、可选的,所述补偿控制电路包括第七晶体管,所述第二数据写入电路包括第八晶体管,所述本文档来自技高网...

【技术保护点】

1.一种像素电路,其特征在于,包括发光元件、驱动电路、显示控制电路、控制数据写入电路、第一储能电路和置位电路;

2.如权利要求1所述的像素电路,其特征在于,所述控制数据写入电路包括第一数据写入电路、开关控制电路和第二储能电路;

3.如权利要求2所述的像素电路,其特征在于,还包括第二数据写入电路和第三储能电路;

4.如权利要求2所述的像素电路,其特征在于,还包括第二数据写入电路、补偿控制电路和第三储能电路;

5.如权利要求4所述的像素电路,其特征在于,还包括复位电路;

6.如权利要求2至5中任一权利要求所述的像素电路,其特征在于,还包括第一发光控制电路;

7.如权利要求6所述的像素电路,其特征在于,还包括第二发光控制电路;

8.如权利要求1所述的像素电路,其特征在于,所述驱动电路包括驱动晶体管,所述置位电路包括第一晶体管,所述显示控制电路包括第二晶体管,所述控制数据写入电路包括第三晶体管;所述第一储能电路包括第一电容;

9.如权利要求2所述的像素电路,其特征在于,所述第一数据写入电路包括第四晶体管,所述开关控制电路包括第五晶体管,所述第二储能电路包括第二电容;

10.如权利要求3所述的像素电路,其特征在于,所述第二数据写入电路包括第六晶体管,所述第三储能电路包括第三电容;

11.如权利要求4所述的像素电路,其特征在于,所述补偿控制电路包括第七晶体管,所述第二数据写入电路包括第八晶体管,所述第三储能电路包括第三电容;

12.如权利要求5所述的像素电路,其特征在于,所述复位电路包括第九晶体管;

13.如权利要求6所述的像素电路,其特征在于,所述第一发光控制电路包括第十晶体管;

14.如权利要求7所述的像素电路,其特征在于,所述第二发光控制电路包括第十一晶体管;

15.一种像素驱动方法,应用于如权利要求1至14中任一权利要求所述的像素电路;其特征在于,显示周期包括复位时间段;所述像素驱动方法包括:

16.如权利要求15所述的像素驱动方法,其特征在于,所述显示周期包括N个显示阶段;N为大于1的整数;

17.一种显示装置,其特征在于,包括如权利要求1至14中任一权利要求所述的像素电路。

18.如权利要求17所述的显示装置,其特征在于,还包括多列控制数据线和多个数据电压提供电路;

19.如权利要求18所述的显示装置,其特征在于,所述数据电压提供电路包括N个数据提供单元;N为大于1的整数;m为小于N的正整数;

20.如权利要求19所述的显示装置,其特征在于,第m复位单元包括第m复位晶体管,所述第m控制单元包括第m个第一控制晶体管和第m个第二控制晶体管,所述第m提供单元包括第m提供晶体管;所述第m储能单元包括第m存储电容;

21.如权利要求19所述的显示装置,其特征在于,第N复位单元包括第N复位晶体管,所述第N控制单元包括第N个第一控制晶体管和第N个第二控制晶体管,所述第N提供单元包括第N提供晶体管;所述第N储能单元包括第N存储电容;

...

【技术特征摘要】

1.一种像素电路,其特征在于,包括发光元件、驱动电路、显示控制电路、控制数据写入电路、第一储能电路和置位电路;

2.如权利要求1所述的像素电路,其特征在于,所述控制数据写入电路包括第一数据写入电路、开关控制电路和第二储能电路;

3.如权利要求2所述的像素电路,其特征在于,还包括第二数据写入电路和第三储能电路;

4.如权利要求2所述的像素电路,其特征在于,还包括第二数据写入电路、补偿控制电路和第三储能电路;

5.如权利要求4所述的像素电路,其特征在于,还包括复位电路;

6.如权利要求2至5中任一权利要求所述的像素电路,其特征在于,还包括第一发光控制电路;

7.如权利要求6所述的像素电路,其特征在于,还包括第二发光控制电路;

8.如权利要求1所述的像素电路,其特征在于,所述驱动电路包括驱动晶体管,所述置位电路包括第一晶体管,所述显示控制电路包括第二晶体管,所述控制数据写入电路包括第三晶体管;所述第一储能电路包括第一电容;

9.如权利要求2所述的像素电路,其特征在于,所述第一数据写入电路包括第四晶体管,所述开关控制电路包括第五晶体管,所述第二储能电路包括第二电容;

10.如权利要求3所述的像素电路,其特征在于,所述第二数据写入电路包括第六晶体管,所述第三储能电路包括第三电容;

11.如权利要求4所述的像素电路,其特征在于,所述补偿控制电路包括第七晶体管,所述第二数据写入电路包括第八晶体管,所述第三储能电路包括第三电容...

【专利技术属性】
技术研发人员:任锦宇张方振王新星王锦谦牛亚男
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1