System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本公开实施例涉及芯片领域,特别涉及一种信号传输电路及芯片。
技术介绍
1、随着电子技术的不断发展,集成电路内部的电路也越来越复杂。
2、由于相同芯片的不同corner(工艺角),导致时钟源在不同芯片下时延不同,导致输出时序不同。
技术实现思路
1、本公开提供一种信号传输电路及芯片,至少可以降低第二时钟信号与第二数据信号之间的时钟偏斜。
2、本公开一方面提供一种信号传输电路,包括:信号生成模块,所述信号生成模块生成第一时钟信号和第一复位信号;传输模块,所述传输模块接收所述第一时钟信号及所述第一复位信号,并对所述第一复位信号进行延时以生成第二复位信号;数据生成模块,所述数据生成模块接收所述传输模块传输的所述第一时钟信号以及所述第二复位信号,并在所述第二复位信号解复位时调整所述第一时钟信号的频率,并以调整后的所述第一时钟信号为基础生成第一数据信号;输入输出模块,所述输入输出模块接收所述第一数据信号,并对所述第一数据信号进行延时生成第二数据信号,接收所述第二复位信号以及所述第一时钟信号,对所述第二复位进行延时以生成第三复位信号,并在所述第三复位信号解复位时调整所述第一时钟信号的频率,并以调整后的所述第一时钟信号为基础生成第二时钟信号,所述第二时钟信号与所述第二数据信号同频同相,所述第一时钟信号的频率大于所述第二时钟信号的频率,所述第三复位信号相较于所述第二复位信号的延时周期与所述第二数据信号的相较于所述第一数据信号的延时周期相等。
3、所述数据生成模块包
4、所述数据生成模块还包括:第一延时模块,所述第一延时模块与所述数据转换模块连接,接收所述第三数据信号,并对所述第三数据信号进行延时,以生成所述第一数据信号。
5、第一延时模块,所述第一延时模块与所述数据转换模块连接,接收所述第三数据信号,并对所述第三数据信号进行延时,以生成所述第一数据信号。
6、所述输入输出模块包括:第二延时模块,所述第二延时模块接收所述第一数据信号,并对所述第一数据信号进行延时,以生成所述第二数据信号;第三延时模块,所述第三延时模块接收所述第二复位信号,并对所述第二复位信号进行延时,以生成第三复位信号。
7、所述第三延时模块的延时周期等于所述第二延时模块的延时周期与所述第一延时模块的延时周期之和。
8、所述输入输出模块还包括:第二分频模块,所述第二分频模块接收所述第三复位信号,对所述第一时钟信号进行分频,以生成所述第二时钟信号。
9、所述输入输出模块还包括:移相模块,所述移相模块接收所述第二时钟信号,并对所述第二时钟信号延时至少一个相位。
10、所述移相模块位于所述输入输出模块的尾联。
11、本公开另一方面还提供一种芯片,包括如上述信号传输电路。
12、本公开提供的技术方案至少具有以下优点:
13、一方面,通过信号生成模块生成第一时钟信号和第一复位信号,传输模块用于与数据生成模块以及输入输出模块建立传输通道,以将第一时钟信号传输至数据生成模块及输入输出模块中,同时,传输模块还接收第一复位信号延时并生成第二复位信号,以确保第二复位信号传输的准确性,数据生成模块用于接收第一时钟信号和第二复位信号,并在第二复位信号解复位时调整第一时钟信号的频率,并以调整后的第一时钟信号为基础生成第一数据信号,第一数据信号作为后续生成第二数据信号的基础,此时,第一数据信号已经转换为所需频率的数据信号,通过输入输出模块在第三复位信号解复位时调整第一时钟信号的频率,并以调整后的第一时钟信号为基础生成第二时钟信号,此时生成的第二时钟信号也转换为了所需频率,通过以频率更大的第一时钟信号为基础,生成频率小的第二数据信号和第二时钟信号可以提高时钟沿对齐的精度。
14、另一方面,第二数据信号以第一数据信号为基础,第一数据信号是以第一时钟信号和第二复位信号为基础,第二时钟信号同样是以第二复位信号以及第一时钟信号为基础,使得生成的第二时钟信号和第二数据信号是以相同的信号为基础生成的,且第三复位信号相较于第二复位信号的延时周期与第二数据信号相较于第一数据信号的延时周期相等,以使生成的第二数据信号和第二时钟信号同频同相,从而可以降低第二时钟信号与第二数据信号之间的时钟偏斜。
本文档来自技高网...【技术保护点】
1.一种信号传输电路,其特征在于,包括:
2.根据权利要求1所述的信号传输电路,其特征在于,所述数据生成模块包括:
3.根据权利要求2所述的信号传输电路,其特征在于,所述数据生成模块还包括:
4.根据权利要求3所述的信号传输电路,其特征在于,所述第一延时模块位于所述数据生成模块的尾联。
5.根据权利要求3所述的信号传输电路,其特征在于,所述输入输出模块包括:
6.根据权利要求5所述的信号传输电路,其特征在于,所述第三延时模块的延时周期等于所述第二延时模块的延时周期与所述第一延时模块的延时周期之和。
7.根据权利要求6所述的信号传输电路,其特征在于,所述输入输出模块还包括:
8.根据权利要求1所述的信号传输电路,其特征在于,所述输入输出模块还包括:移相模块,所述移相模块接收所述第二时钟信号,并对所述第二时钟信号延时至少一个相位。
9.根据权利要求8所述的信号传输电路,其特征在于,所述移相模块位于所述输入输出模块的尾联。
10.一种芯片,其特征在于,包括如上述权利要求1~9中任
...【技术特征摘要】
1.一种信号传输电路,其特征在于,包括:
2.根据权利要求1所述的信号传输电路,其特征在于,所述数据生成模块包括:
3.根据权利要求2所述的信号传输电路,其特征在于,所述数据生成模块还包括:
4.根据权利要求3所述的信号传输电路,其特征在于,所述第一延时模块位于所述数据生成模块的尾联。
5.根据权利要求3所述的信号传输电路,其特征在于,所述输入输出模块包括:
6.根据权利要求5所述的信号传输电路,其特征在于,所述第三延时模块的延时周期等于所述第二...
【专利技术属性】
技术研发人员:请求不公布姓名,
申请(专利权)人:南京云程半导体有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。