一种交错时钟驱动信号电路、功率转换PWM控制电路制造技术

技术编号:42993243 阅读:15 留言:0更新日期:2024-10-15 13:23
本技术涉及一种交错时钟驱动信号电路,包括时钟振荡电路和时钟信号调制电路,时钟信号调制电路包括一个单正边触发器、一个第一非门器和两个与门器,基础时钟信号输入单边触发器后输出第一信号,第一信号输入第一非门器后输出第二信号;所述第一信号和所述基础时钟信号输入其中一个与门器后输出第一驱动信号,所述第二信号和所述基础时钟信号输入另一个与门器后输出第二驱动信号;且所述第一驱动信号和第二驱动信号交错180°。本技术仅需利用一个时钟振荡器,再利用简易的时钟信号调制电路,便可将一个基础时钟信号转换成两路相互交错180°的第一驱动信号和第二驱动信号;电路结构简单,两个驱动信号稳定错开。

【技术实现步骤摘要】

本技术涉及控制电路领域,具体的说,是涉及一种交错时钟驱动信号电路、功率转换pwm控制电路。


技术介绍

1、pwm(pulse width modulation)简称脉宽调制,是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术,广泛应用在测量、通信、工控等方面。pwm信号特点是输出高电平或者低电平,常用作时钟信号。pwm的频率是指在1秒钟内,信号从高电平到低电平再回到高电平的次数,也表示1秒钟有多少个周期;pwm占空比,是一个周期内,高电平的时间与整个周期时间的比例。因此,pwm芯片是能够提供周而复始的时钟驱动信号,以实现对应用电路中信号发送开关的控制。

2、受国际形势影响,国外高端pwm芯片供应无法满足需求,各类功率拓扑pwm驱动控制设备的需求迫切。现有的pwm芯片,输出的时钟驱动信号单一,仅一路高低切换的驱动信号,若功率输出电路涉及两个开关管,则需要设置两个时钟振荡器来输出两个不同的驱动信号,以获得将两个高/低电平错开的驱动信号。导致现有时钟驱动信号电路设计复杂、成本高,且稳定性欠佳。


技术实现思路

1、为了解决现有时钟驱动信号电路结构复杂,两路交错的驱动信号稳定性欠佳的的问题,本技术提供一种交错时钟驱动信号电路、功率转换pwm控制电路。

2、本技术技术方案如下所述:

3、一种交错时钟驱动信号电路,包括时钟振荡电路和时钟信号调制电路,所述时钟振荡电路用于输出基础时钟信号给所述时钟信号调制电路;所述时钟信号调制电路包括一个单正边触发器、一个第一非门器和两个与门器,所述基础时钟信号输入所述单正边触发器后输出第一信号,所述第一信号输入所述第一非门器后输出第二信号;所述第一信号和所述基础时钟信号输入其中一个与门器后输出第一驱动信号,所述第二信号和所述基础时钟信号输入另一个与门器后输出第二驱动信号;且所述第一驱动信号和第二驱动信号交错180°。

4、根据上述方案的本技术,所述第一驱动信号和第二驱动信号的占空比均小于50%。

5、根据上述方案的本技术,所述时钟信号调制电路还包括第二非门器和第三非门器,所述第一驱动信号输入所述第二非门器后,输出第三驱动信号;所述第二驱动信号输入所述第三非门器后,输出第四驱动信号;且所述第三驱动信号和第四驱动信号交错180°。

6、进一步的,所述第三驱动信号和第四驱动信号的占空比均大于50%。

7、根据上述方案的本技术,所述时钟振荡电路包括运算放大器,所述运算放大器的正输入端连接分压支路,所述运算放大器的负输入端连接充放电支路,所述运算放大器的输出端输出所述基础时钟信号,且所述输出端经过反馈支路连接所述正输入端。

8、进一步的,所述分压支路包括第二电阻、第四电阻,所述充放电支路包括第一电阻、充电电容、第五电阻,所述反馈支路包括第三电阻;

9、所述正输入端连接所述第二电阻、所述第三电阻和所述第四电阻,所述负输入端连接所述充电电容、所述第一电阻和所述第五电阻;所述第一电阻的另一端和所述第二电阻的另一端均连接基准电压端;所述第三电阻的另一端和所述第五电阻的另一端均连接所述输出端。

10、进一步的,所述充电电容的另一端和所述第四电阻的另一端均接地;所述第五电阻和所述输出端之间设有第一二极管;所述运算放大器的驱动端连接基准电压端。

11、进一步的,所述充放电支路的充电时长等于所述基础时钟信号的高电平时间;所述充放电支路的放电时长等于所述基础时钟信号的低电平时间。

12、本技术还提供一种功率转换pwm控制电路,包括上述方案所述交错时钟驱动信号电路,还包括两个pwm控制电路和一个推挽功率电路;所述交错时钟驱动信号电路输出的第一驱动信号和第二驱动信号分别输入两个pwm控制电路,且两个pwm控制电路的输出端分别连接所述推挽功率电路输入端处的两个开关管。

13、进一步的,所述推挽功率电路包括两个所述开关管,两个电流采样器,所述pwm控制电路的输出端设有驱动放大器,所述驱动放大器连接开关管的驱动端,所述开关管的导通端连接所述电流采样器。

14、根据上述方案的本技术,其有益效果在于:

15、本技术的交错时钟驱动信号电路仅需利用一个时钟振荡器,再利用简易的时钟信号调制电路,便可将一个基础时钟信号转换成两路相互交错180°的第一驱动信号和第二驱动信号;电路结构简单,两个驱动信号稳定错开,能够确保在功率转换pwm控制电路的应用过程中,能够两个开关管稳定、有序地交替开启。

本文档来自技高网...

【技术保护点】

1.一种交错时钟驱动信号电路,其特征在于,包括时钟振荡电路和时钟信号调制电路,所述时钟振荡电路用于输出基础时钟信号给所述时钟信号调制电路;

2.根据权利要求1所述的交错时钟驱动信号电路,其特征在于,所述第一驱动信号和第二驱动信号的占空比均小于50%。

3.根据权利要求1所述的交错时钟驱动信号电路,其特征在于,所述时钟信号调制电路还包括第二非门器和第三非门器,所述第一驱动信号输入所述第二非门器后,输出第三驱动信号;所述第二驱动信号输入所述第三非门器后,输出第四驱动信号;且所述第三驱动信号和第四驱动信号交错180°。

4.根据权利要求3所述的交错时钟驱动信号电路,其特征在于,所述第三驱动信号和第四驱动信号的占空比均大于50%。

5.根据权利要求1所述的交错时钟驱动信号电路,其特征在于,所述时钟振荡电路包括运算放大器,所述运算放大器的正输入端连接分压支路,所述运算放大器的负输入端连接充放电支路,所述运算放大器的输出端输出所述基础时钟信号,且所述输出端经过反馈支路连接所述正输入端。

6.根据权利要求5所述的交错时钟驱动信号电路,其特征在于,所述分压支路包括第二电阻、第四电阻,所述充放电支路包括第一电阻、充电电容、第五电阻,所述反馈支路包括第三电阻;

7.根据权利要求6所述的交错时钟驱动信号电路,其特征在于,所述充电电容的另一端和所述第四电阻的另一端均接地;所述第五电阻和所述输出端之间设有第一二极管;所述运算放大器的驱动端连接基准电压端。

8.根据权利要求5所述的交错时钟驱动信号电路,其特征在于,所述充放电支路的充电时长等于所述基础时钟信号的高电平时间;所述充放电支路的放电时长等于所述基础时钟信号的低电平时间。

9.一种功率转换PWM控制电路,其特征在于,包括如权利要求1至8任一项所述交错时钟驱动信号电路,还包括两个PWM控制电路和一个推挽功率电路;

10.根据权利要求9所述的功率转换PWM控制电路,其特征在于,所述推挽功率电路包括两个所述开关管,两个电流采样器,所述PWM控制电路的输出端设有驱动放大器,所述驱动放大器连接开关管的驱动端,所述开关管的导通端连接所述电流采样器。

...

【技术特征摘要】

1.一种交错时钟驱动信号电路,其特征在于,包括时钟振荡电路和时钟信号调制电路,所述时钟振荡电路用于输出基础时钟信号给所述时钟信号调制电路;

2.根据权利要求1所述的交错时钟驱动信号电路,其特征在于,所述第一驱动信号和第二驱动信号的占空比均小于50%。

3.根据权利要求1所述的交错时钟驱动信号电路,其特征在于,所述时钟信号调制电路还包括第二非门器和第三非门器,所述第一驱动信号输入所述第二非门器后,输出第三驱动信号;所述第二驱动信号输入所述第三非门器后,输出第四驱动信号;且所述第三驱动信号和第四驱动信号交错180°。

4.根据权利要求3所述的交错时钟驱动信号电路,其特征在于,所述第三驱动信号和第四驱动信号的占空比均大于50%。

5.根据权利要求1所述的交错时钟驱动信号电路,其特征在于,所述时钟振荡电路包括运算放大器,所述运算放大器的正输入端连接分压支路,所述运算放大器的负输入端连接充放电支路,所述运算放大器的输出端输出所述基础时钟信号,且所述输出端经过反馈支路连接所述正输入端。

6....

【专利技术属性】
技术研发人员:纪清锋白福生孙凤俊
申请(专利权)人:众兴华电源洛阳有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1