System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 内存信号传输系统、信号线布置方法、产品、设备及介质技术方案_技高网

内存信号传输系统、信号线布置方法、产品、设备及介质技术方案

技术编号:42880096 阅读:7 留言:0更新日期:2024-09-30 15:04
本申请实施例涉及硬件开发技术领域,具体涉及内存信号传输系统、信号线布置方法、产品、设备及介质,旨在减少DDR5信号传输时的串扰值。所述方法包括:根据目标链路的链路参数,建立所述对应的链路模型;对所述链路模型中的多个模块分别进行串扰分析,得到串扰允许值与所述目标链路的串扰关系公式;根据所述串扰关系公式,对所述链路模型的信号线布置进行调整,确定所述链路模型中的所述内存与所述处理器之间的每个引脚的连接关系;根据每个所述引脚的连接关系,得到调整信号线连接后的所述目标链路,所述目标链路的串扰值被调整至最小值。

【技术实现步骤摘要】

本申请实施例涉及硬件开发,具体而言,涉及一种内存信号传输系统、信号线布置方法、产品、设备及介质


技术介绍

1、在服务器主板中,ddr(double data rate,双倍速率同步动态随机存储器)信号是非常重要的并行信号,ddr信号线布置在pcb(printed circuit board,印刷电路板)设计中也是需要重点考虑的问题,ddr信号线在pcb中会受到信号串扰的影响,由于传输速率的提升,这种串扰随速率的提升急剧增加,对于ddr5来说,串扰已经成为影响设计成功与否的关键因素。

2、相关技术中,由于pcb板随着设计需求不断加厚,pcb板上的过孔长度增加,导致串扰值急剧增加,影响了ddr5信号的传输。


技术实现思路

1、本申请实施例提供一种内存信号传输系统、信号线布置方法、产品、设备及介质,旨在减少ddr5信号传输时的串扰值。

2、本申请实施例第一方面提供一种内存信号传输系统,所述系统包括:

3、内存,用于存储数据;

4、处理器,用于对所述内存进行数据存储或数据读取;

5、电路板,用于安装所述内存以及所述处理器;

6、所述内存与所述处理器通过多根信号线连接,每根所述信号线从所述电路板上的对应过孔中穿过;

7、在所述电路板的内层中,所述信号线的长度越长,对应的过孔长度越短。

8、可选地,所述电路板上存在处理器区域过孔以及内存区域过孔;

9、每个所述处理器区域过孔与所述处理器的一个引脚对应;

10、每个所述内存区域过孔与所述内存对应的一个引脚对应。

11、本申请实施例第二方面提供一种信号线布置方法,所述方法包括:

12、根据目标链路的链路参数,建立所述目标链路对应的链路模型,所述目标链路包括电路板、内存、处理器,所述内存以及所述处理器在所述电路板上通过信号线连接,所述链路模型处于极限连接状态;

13、对所述链路模型中的多个模块分别进行串扰分析,得到串扰允许值与所述目标链路的串扰关系公式;

14、根据所述串扰关系公式,对所述链路模型的信号线布置进行调整,确定所述链路模型中的所述内存与所述处理器电路板之间的每个引脚的连接关系;

15、根据每个所述引脚的连接关系,得到调整信号线连接后的所述目标链路,所述目标链路的串扰值被调整至最小值。

16、可选地,在根据目标链路的链路参数,建立所述目标链路对应的链路模型之前,所述方法还包括:

17、制作包含所述内存以及所述处理器电路板的模型测试板;

18、对所述模型测试板进行极限测试以及误码测试,得到极限状态下的所述目标链路;

19、从所述模型测试板中的所述目标链路中获取所述链路参数。

20、可选地,所述方法还包括:

21、将所述模型测试板上的设备去除,得到所述目标链路对应的无源测试板;

22、通过网路分析仪对所述无源测试板的串扰值进行检测,得到所述目标链路对应的串扰允许值。

23、可选地,所述根据目标链路的链路参数,建立所述目标链路对应的链路模型,包括:

24、根据所述链路参数,确定所述处理器电路板对应的电路板的层数、过孔数量,以及,确定所述内存对应的连接器的过孔数量;

25、根据预先配置的叠层文件,在仿真软件中建立所述处理器电路板的模拟叠层;

26、在所述电路板上的所述处理器对应的区域建立第一信号过孔矩阵;

27、在所述电路板上的所述内存对应的区域建立第二信号过孔矩阵;

28、建立所述目标链路对应的传输线模型,得到所述链路模型。

29、可选地,所述方法还包括:

30、对所述目标链路以及所述链路模型进行拟合测试;

31、在所述拟合测试通过时,确定所述链路模型创建成功。

32、可选地,所述对所述目标链路以及所述链路模型进行拟合测试,包括:

33、通过所述仿真软件确定所述链路模型的串扰允许值;

34、将所述链路模型的串扰允许值与所述目标链路的串扰允许值进行对比,确定所述链路模型的串扰允许值与所述目标链路的串扰允许值之间的误差;

35、在所述误差不超过预设的误差阈值的情况下,确定所述链路模型与所述目标链路拟合成功。

36、可选地,所述对所述链路模型中的多个模块分别进行串扰分析,得到串扰允许值与所述目标链路的串扰关系公式,包括:

37、对所述链路模型的处理器过孔模块以及内存过孔模块进行串扰分析,得到单位过孔长度与串扰值之间的关系;

38、对所述链路模型的传输线进行串扰分析,得到所述传输线长度与串扰值之间的关系;

39、对所述链路模型的过孔对传输线的串扰进行分析,得到不同层面的所述传输线与过孔之间的串扰关系;

40、对所述链路模型的传输线对过孔的串扰进行分析,得到过孔在传输线不同位置时的串扰关系;

41、根据对各个模块的分析结果,确定所述串扰允许值与所述目标链路之间的所述串扰关系公式。

42、可选地,所述对所述链路模型的处理器过孔模块以及内存过孔模块进行串扰分析,得到过孔长度与过孔串扰值之间的关系,包括:

43、对所述链路模型的处理器过孔模块进行串扰分析,得到所述处理器过孔模块的各个过孔长度的第一过孔串扰值;

44、对所述链路模型的内存区域过孔模块进行串扰分析,得到所述内存区域过孔模块的各个过孔长度的第二过孔串扰值;

45、根据所述第一过孔串扰值与所述第二过孔串扰值,确定所述过孔长度与所述过孔串扰值之间的关系。

46、可选地,所述对所述链路模型的处理器过孔模块进行串扰分析,得到所述处理器过孔模块的各个过孔长度的第一过孔串扰值,包括:

47、在预先建立的第一信号过孔矩阵中选择相邻过孔最多的一个过孔为目标过孔;

48、仿真所述目标过孔周围的过孔对所述目标过孔的串扰值,得到所述处理器过孔模块的各个过孔长度的所述第一过孔串扰值。

49、可选地,所述对所述链路模型的内存区域过孔模块进行串扰分析,得到所述内存区域过孔模块的各个过孔长度的第二过孔串扰值,包括:

50、在预先建立的第二信号过孔矩阵中选择相邻过孔最多的一个过孔为目标过孔;

51、仿真所述目标过孔周围的过孔对所述目标过孔的串扰值,得到所述处理器过孔模块的各个过孔长度的过孔串扰值。

52、可选地,所述仿真所述目标过孔周围的过孔对所述目标过孔的串扰值,包括:

53、确定所述目标过孔在所述处理器对应的电路板上的每个传输线层;

54、仿真所述目标过孔在每个所述传输线层的串扰值。

55、可选地,所述对所述链路模型的传输线进行串扰分析,得到所述传输线长度与串扰值之间的关系,包括:

56、测量预本文档来自技高网...

【技术保护点】

1.一种内存信号传输系统,其特征在于,所述内存信号传输系统包括:

2.根据权利要求1所述的内存信号传输系统,其特征在于,所述电路板上存在处理器区域过孔以及内存区域过孔;

3.一种信号线布置方法,其特征在于,所述方法包括:

4.根据权利要求3所述的信号线布置方法,其特征在于,在根据目标链路的链路参数,建立所述目标链路对应的链路模型之前,所述方法还包括:

5.根据权利要求4所述的信号线布置方法,其特征在于,所述方法还包括:

6.根据权利要求3所述的信号线布置方法,其特征在于,所述根据目标链路的链路参数,建立所述目标链路对应的链路模型,包括:

7.根据权利要求6所述的信号线布置方法,其特征在于,所述方法还包括:

8.根据权利要求7所述的信号线布置方法,其特征在于,所述对所述目标链路以及所述链路模型进行拟合测试,包括:

9.根据权利要求3所述的信号线布置方法,其特征在于,所述对所述链路模型中的多个模块分别进行串扰分析,得到串扰允许值与所述目标链路的串扰关系公式,包括:

10.根据权利要求9所述的信号线布置方法,其特征在于,所述对所述链路模型的处理器过孔模块以及内存过孔模块进行串扰分析,得到过孔长度与过孔串扰值之间的关系,包括:

11.根据权利要求10所述的信号线布置方法,其特征在于,所述对所述链路模型的处理器过孔模块进行串扰分析,得到所述处理器过孔模块的各个过孔长度的第一过孔串扰值,包括:

12.根据权利要求10所述的信号线布置方法,其特征在于,所述对所述链路模型的内存区域过孔模块进行串扰分析,得到所述内存区域过孔模块的各个过孔长度的第二过孔串扰值,包括:

13.根据权利要求11-12任一所述的信号线布置方法,其特征在于,所述仿真所述目标过孔周围的过孔对所述目标过孔的串扰值,包括:

14.根据权利要求9所述的信号线布置方法,其特征在于,所述对所述链路模型的传输线进行串扰分析,得到所述传输线长度与串扰值之间的关系,包括:

15.根据权利要求9所述的信号线布置方法,其特征在于,所述对所述链路模型的过孔对传输线的串扰进行分析,得到不同层面的所述传输线与过孔之间的串扰关系,包括:

16.根据权利要求9所述的信号线布置方法,其特征在于,所述对所述链路模型的传输线对过孔的串扰进行分析,得到过孔在传输线不同位置时的串扰关系,包括:

17.根据权利要求3所述的信号线布置方法,其特征在于,所述根据所述串扰关系公式,对所述链路模型的信号线布置进行调整,确定所述链路模型中的所述内存与所述处理器电路板之间的每个引脚的连接关系,包括:

18.根据权利要求3所述的信号线布置方法,其特征在于,所述根据每个所述引脚的连接关系,得到调整信号线连接后的所述目标链路,所述目标链路的串扰值被调整至最小值,包括:

19.根据权利要求3所述的信号线布置方法,其特征在于,所述方法还包括:

20.一种计算机程序产品,包括计算机程序/指令,其特征在于,该计算机程序/指令被处理器执行时实现如权利要求3至19任一所述方法中的步骤。

21.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,该计算机程序被处理器执行时,实现如权利要求3至19任一所述的方法中的步骤。

22.一种电子设备,包括存储器、处理器及存储在存储器上并可在处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时,实现如权利要求3至19任一所述的方法的步骤。

...

【技术特征摘要】

1.一种内存信号传输系统,其特征在于,所述内存信号传输系统包括:

2.根据权利要求1所述的内存信号传输系统,其特征在于,所述电路板上存在处理器区域过孔以及内存区域过孔;

3.一种信号线布置方法,其特征在于,所述方法包括:

4.根据权利要求3所述的信号线布置方法,其特征在于,在根据目标链路的链路参数,建立所述目标链路对应的链路模型之前,所述方法还包括:

5.根据权利要求4所述的信号线布置方法,其特征在于,所述方法还包括:

6.根据权利要求3所述的信号线布置方法,其特征在于,所述根据目标链路的链路参数,建立所述目标链路对应的链路模型,包括:

7.根据权利要求6所述的信号线布置方法,其特征在于,所述方法还包括:

8.根据权利要求7所述的信号线布置方法,其特征在于,所述对所述目标链路以及所述链路模型进行拟合测试,包括:

9.根据权利要求3所述的信号线布置方法,其特征在于,所述对所述链路模型中的多个模块分别进行串扰分析,得到串扰允许值与所述目标链路的串扰关系公式,包括:

10.根据权利要求9所述的信号线布置方法,其特征在于,所述对所述链路模型的处理器过孔模块以及内存过孔模块进行串扰分析,得到过孔长度与过孔串扰值之间的关系,包括:

11.根据权利要求10所述的信号线布置方法,其特征在于,所述对所述链路模型的处理器过孔模块进行串扰分析,得到所述处理器过孔模块的各个过孔长度的第一过孔串扰值,包括:

12.根据权利要求10所述的信号线布置方法,其特征在于,所述对所述链路模型的内存区域过孔模块进行串扰分析,得到所述内存区域过孔模块的各个过孔长度的第二过孔串扰值,包括:

13.根据权利要求11-1...

【专利技术属性】
技术研发人员:梁磊李艳军
申请(专利权)人:苏州元脑智能科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1