System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 一种显示面板和显示装置制造方法及图纸_技高网

一种显示面板和显示装置制造方法及图纸

技术编号:42722512 阅读:0 留言:0更新日期:2024-09-13 12:09
本发明专利技术公开了一种显示面板和显示装置。显示面板包括像素电路、发光元件和多条信号走线;像素电路包括幅值调制子电路和脉宽调制子电路,幅值调制子电路分别与脉宽调制子电路和发光元件电连接;像素电路包括第一模块和第二模块,信号走线包括第一信号线,第一信号线与第一模块电连接,为第一模块提供第一电信号;第一信号线与第二模块电连接,为第二模块提供第二电信号;其中,幅值调制子电路包括第一模块和第二模块中的至少一者;和/或,脉宽调制子电路包括第一模块和第二模块中的至少一者。如此,可利用第一信号线向不同模块传输电信号,实现信号走线的复用,从而可减少信号走线的数量,降低信号走线的布设密度和布线难度,提高PPI。

【技术实现步骤摘要】

本专利技术实施例涉及显示,尤其涉及一种显示面板和显示装置


技术介绍

1、为了满足高分辨率显示面板的驱动要求,目前有些技术使用脉冲幅度调制(pulseamplitude modulation,pam)和脉冲宽度调制(pulse width modulation,pwm)结合的像素电路,控制驱动电流强度和驱动电流的持续时长,以控制发光元件的发光状态。对于脉冲幅度调制和脉冲宽度调制结合的像素电路来说,由于像素电路包括脉冲幅度调制和脉冲宽度调制两个子电路,像素电路所需电信号较多,显示面板中需布设数量较多的信号走线,既增加了走线布设难度还会降低像素密度(pixels per inch,ppi)。


技术实现思路

1、有鉴于此,本专利技术提供了一种显示面板和显示装置,在保证像素电路性能的基础上减少显示面板走线数量,降低走线布设难度,提升ppi。

2、第二方面,本专利技术实施例提供了一种显示面板,包括像素电路、发光元件和多条信号走线;

3、所述像素电路包括幅值调制子电路和脉宽调制子电路,所述幅值调制子电路分别与所述脉宽调制子电路和所述发光元件电连接;

4、所述像素电路包括第一模块和第二模块,所述信号走线包括第一信号线,所述第一信号线与所述第一模块电连接,为所述第一模块提供第一电信号;所述第一信号线与所述第二模块电连接,为所述第二模块提供第二电信号;其中,

5、所述幅值调制子电路包括所述第一模块和所述第二模块中的至少一者;和/或,所述脉宽调制子电路包括所述第一模块和所述第二模块中的至少一者。

6、第二方面,本专利技术实施例提供了一种显示装置,包括本专利技术第二方面所述的显示面板。

7、本专利技术实施例中,通过设置第一信号线分别与第一模块和第二模块电连接,第一信号线可向分别第一模块提供第一电信号、向第二模块提供第二电信号,如此,可利用第一信号线向不同模块传输电信号,实现信号走线的复用,从而可取消部分信号走线,减少信号走线的数量,进而降低信号走线的布设密度,降低布线难度,提高ppi。

本文档来自技高网...

【技术保护点】

1.一种显示面板,其特征在于,包括像素电路、发光元件和多条信号走线;

2.根据权利要求1所述的显示面板,其特征在于,所述第一电信号为V1,所述第二电信号为V2,其中,|V1-V2|>0。

3.根据权利要求2所述的显示面板,其特征在于,所述第一模块开启的时段为第一信号写入时段,所述第二模块开启的时段为第二信号写入时段;

4.根据权利要求3所述的显示面板,其特征在于,所述第一信号写入时段和所述第二信号写入时段之间还包括间隔时段,所述第一电信号和所述第二电信号的跳变时刻位于所述间隔时段内。

5.根据权利要求4所述的显示面板,其特征在于,所述第一信号写入时段位于所述第二信号写入时段之前;

6.根据权利要求1所述的显示面板,其特征在于,所述第一信号线包括第一子信号线,所述第一模块包括第一子模块,所述第二模块包括第二子模块;所述第一子信号线分别与所述第一子模块和所述第二子模块电连接;

7.根据权利要求6所述的显示面板,其特征在于,所述幅值调制子电路包括第一驱动晶体管,所述第一子模块与所述第一驱动晶体管的栅极连接,所述第二子模块与所述第一驱动晶体管的第一极连接;

8.根据权利要求7所述的显示面板,其特征在于,所述第一子模块包括第一栅极初始化晶体管,所述第一栅极初始化晶体管的第一极与所述第一子信号线连接,所述第一栅极初始化晶体管的第二极与所述第一驱动晶体管的栅极连接;所述第一电信号包括第一栅极初始化电压信号,在所述第一时段,所述第一栅极初始化晶体管导通,所述第一栅极初始化电压信号传输至所述第一驱动晶体管的栅极;

9.根据权利要求1所述的显示面板,其特征在于,所述第一信号线包括第二子信号线,所述第一模块包括第三子模块,所述第二模块包括第四子模块,所述第二子信号线分别与所述第三子模块电连接和所述第四子模块电连接;

10.根据权利要求9所述的显示面板,其特征在于,所述脉宽调制子电路包括第二驱动晶体管,所述第三子模块包括第二发光控制晶体管,所述第二发光控制晶体管的第一极与所述第二子信号线连接,所述第二发光控制晶体管的第二极与所述第二驱动晶体管的第一极连接,所述第二驱动晶体管的栅极连接第二发光控制信号线;所述第四子模块与所述第二驱动晶体管的栅极或者所述第二驱动晶体管的第一极连接;

11.根据权利要求1所述的显示面板,其特征在于,所述第一信号线包括第三子信号线,所述第一模块包括第五子模块,所述第二模块包括第六子模块,所述第三子信号线分别与所述第五子模块电连接和所述第六子模块电连接;

12.根据权利要求11所述的显示面板,其特征在于,所述幅值调制子电路包括第一驱动晶体管,所述第五子模块与所述第一驱动晶体管的栅极连接,所述脉宽调制子电路包括第二驱动晶体管,所述第六子模块与所述第二驱动晶体管的栅极或者所述第二驱动晶体管的第一极连接;

13.根据权利要求12所述的显示面板,其特征在于,所述第二模块还包括第七子模块,所述第七子模块与所述第三子信号线电连接,所述第七子模块与所述第一驱动晶体管的第一极电连接;

14.根据权利要求11所述的显示面板,其特征在于,所述幅值调制子电路包括第一驱动晶体管,所述第五子模块与所述第一驱动晶体管的第一极连接,所述脉宽调制子电路包括第二驱动晶体管,所述第六子模块与所述第二驱动晶体管的栅极或者所述第二驱动晶体管的第一极连接;

15.根据权利要求12所述的显示面板,其特征在于,在时间维度上,所述第五时段为一帧显示画面时间中的第一个驱动时段。

16.根据权利要求1所述的显示面板,其特征在于,所述第一信号线包括第四子信号线,所述第一模块包括第一复位晶体管,所述第二模块包括第二栅极初始化晶体管,所述第四子信号线分别与所述第一复位晶体管的栅极和所述第二栅极初始化晶体管的栅极电连接;

17.根据权利要求1所述的显示面板,其特征在于,所述第一信号线为全局信号线。

18.一种显示装置,其特征在于,包括如权利要求1-17任一项所述的显示面板。

...

【技术特征摘要】

1.一种显示面板,其特征在于,包括像素电路、发光元件和多条信号走线;

2.根据权利要求1所述的显示面板,其特征在于,所述第一电信号为v1,所述第二电信号为v2,其中,|v1-v2|>0。

3.根据权利要求2所述的显示面板,其特征在于,所述第一模块开启的时段为第一信号写入时段,所述第二模块开启的时段为第二信号写入时段;

4.根据权利要求3所述的显示面板,其特征在于,所述第一信号写入时段和所述第二信号写入时段之间还包括间隔时段,所述第一电信号和所述第二电信号的跳变时刻位于所述间隔时段内。

5.根据权利要求4所述的显示面板,其特征在于,所述第一信号写入时段位于所述第二信号写入时段之前;

6.根据权利要求1所述的显示面板,其特征在于,所述第一信号线包括第一子信号线,所述第一模块包括第一子模块,所述第二模块包括第二子模块;所述第一子信号线分别与所述第一子模块和所述第二子模块电连接;

7.根据权利要求6所述的显示面板,其特征在于,所述幅值调制子电路包括第一驱动晶体管,所述第一子模块与所述第一驱动晶体管的栅极连接,所述第二子模块与所述第一驱动晶体管的第一极连接;

8.根据权利要求7所述的显示面板,其特征在于,所述第一子模块包括第一栅极初始化晶体管,所述第一栅极初始化晶体管的第一极与所述第一子信号线连接,所述第一栅极初始化晶体管的第二极与所述第一驱动晶体管的栅极连接;所述第一电信号包括第一栅极初始化电压信号,在所述第一时段,所述第一栅极初始化晶体管导通,所述第一栅极初始化电压信号传输至所述第一驱动晶体管的栅极;

9.根据权利要求1所述的显示面板,其特征在于,所述第一信号线包括第二子信号线,所述第一模块包括第三子模块,所述第二模块包括第四子模块,所述第二子信号线分别与所述第三子模块电连接和所述第四子模块电连接;

10.根据权利要求9所述的显示面板,其特征在于,所述脉宽调制子电路包括第二驱动晶体管,所述第三子模块包括第二发光...

【专利技术属性】
技术研发人员:焦旸翟应腾秦锋彭旭辉
申请(专利权)人:天马新型显示技术研究院厦门有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1