System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素电路及其驱动方法和显示面板技术_技高网

像素电路及其驱动方法和显示面板技术

技术编号:42654157 阅读:8 留言:0更新日期:2024-09-06 01:46
本发明专利技术实施例公开了一种像素电路及其驱动方法和显示面板,像素电路包括驱动模块、阈值电压补偿模块、第二初始化单元和发光模块;阈值电压补偿模块与驱动模块的第一端连接,阈值电压补偿模块用于向驱动模块的第一端传输第一初始化电压;第二初始化单元与发光模块的第一端连接,第二初始化单元用于向发光模块的第一端传输第二初始化电压;驱动模块用于产生驱动电流以驱动发光模块发光;其中,第一初始化电压大于第二初始化电压。本方案有利于降低第一电源电压经驱动模块流向第一初始化电压的复位电流,避免较大的复位电流造成第一电源电压波动大的问题,从而改善因电源电压波动导致的显示不均的现象,有利于提高显示效果。

【技术实现步骤摘要】

本专利技术实施例涉及显示,尤其涉及一种像素电路及其驱动方法和显示面板


技术介绍

1、随着显示技术的快速发展,人们对显示面板的性能要求越来越高。

2、显示面板通常包括像素电路和扫描电路,扫描电路用于向像素电路输出扫描信号以驱动像素电路工作。但现有的像素电路难以满足用户的需求。


技术实现思路

1、本专利技术实施例提供了一种像素电路及其驱动方法和显示面板,以简化像素电路的驱动信号,减小边框宽度。

2、根据本专利技术的一方面,提供了一种像素电路,包括:驱动模块、阈值电压补偿模块、第二初始化单元和发光模块;

3、阈值电压补偿模块与驱动模块的第一端连接,阈值电压补偿模块用于向驱动模块的第一端传输第一初始化电压;

4、第二初始化单元与发光模块的第一端连接,第二初始化单元用于向发光模块的第一端传输第二初始化电压;

5、驱动模块用于产生驱动电流以驱动发光模块发光;

6、其中,第一初始化电压大于第二初始化电压。

7、可选地,像素电路还包括数据写入模块,数据写入模块用于在数据写入阶段经其输出端向驱动模块的第一端传输数据电压;

8、可选地,阈值电压补偿模块还与驱动模块的第一控制端和第二端连接,阈值电压补偿模块用于在初始化阶段向驱动模块的第一端传输第一初始化电压,以及在阈值电压补偿阶段对驱动模块进行阈值电压补偿;

9、可选地,驱动模块和发光模块连接于第一电源线和第二电源线之间,驱动模块用于在发光阶段驱动发光模块发光。

10、可选地,数据写入模块包括第一电压写入单元;

11、第一电压写入单元的第一端连接数据线,第一电压写入单元的第二端作为数据写入模块的输出端,第一电压写入单元的控制端连接第一扫描线,用于响应第一扫描线上的第一扫描信号导通,以在数据写入阶段向驱动模块的第一端传输数据电压;

12、可选地,数据写入模块还包括第二电压写入单元;

13、第二电压写入单元连接于第一初始化信号线和驱动模块的第二控制端之间,第二电压写入单元的控制端连接第二扫描线,用于响应第二扫描线上的第二扫描信号导通,以在初始化阶段和阈值电压补偿阶段将第一初始化信号线上的第一初始化电压传输至驱动模块的第二控制端;

14、可选地,数据写入模块还包括第一存储单元;

15、第一存储单元连接于驱动模块的第二控制端和第一电压写入单元的第二端之间,第一存储单元用于存储第一电压写入单元的第二端输出的数据电压;

16、可选地,阈值电压补偿模块的控制端连接第二扫描线。

17、可选地,驱动模块包括第一晶体管,第一晶体管为双栅晶体管;

18、第一电压写入单元包括第二晶体管,第二电压写入单元包括第三晶体管,第一存储单元包括第一电容;第二晶体管的栅极连接第一扫描线,第二晶体管的第一极连接数据线,第二晶体管的第二极作为数据写入模块的输出端,第三晶体管的栅极连接第二扫描线,第三晶体管的第一极连接第一初始化信号线,第三晶体管的第二极连接第一晶体管的第二栅极,第一晶体管的第一栅极连接阈值电压补偿模块;

19、第一电容的第一极连接第二晶体管的第二极,第一电容的第二极连接第一晶体管的第二栅极;

20、可选地,第一晶体管的第一栅极为顶栅,第一晶体管的第二栅极为底栅;或者,第一晶体管的第一栅极为底栅,第一晶体管的第二栅极为顶栅。

21、可选地,像素电路还包括辅助模块,数据写入模块的输出端与第一节点连接,辅助模块连接于第一节点和驱动模块的第一端之间,辅助模块用于在阈值电压补偿阶段之后将第一节点的数据电压传输至驱动模块的第一端;

22、可选地,在一显示周期内,初始化阶段位于阈值电压补偿阶段之前,数据写入阶段位于发光阶段之前;

23、可选地,数据写入阶段至少部分与初始化阶段重合,或者,数据写入阶段至少部分位于阈值电压补偿阶段之内或与阈值电压补偿阶段重合。

24、可选地,像素电路还包括第一发光控制模块和第二发光控制模块;

25、第一发光控制模块连接于第一电源线和驱动模块的第二端之间,第一发光控制模块的控制端连接第一发光控制信号线,第二发光控制模块连接于驱动模块的第一端和发光模块的第一端之间,发光模块的第二端连接第二电源线,第二发光控制模块的控制端连接第二发光控制信号线;

26、可选地,第一发光控制模块用于响应第一发光控制信号线上的第一发光控制信号在初始化阶段和发光阶段导通,并在阈值电压补偿阶段关断;第二发光控制模块用于响应第二发光控制信号线上的第二发光控制信号在发光阶段导通;

27、可选地,在一显示周期内,第一发光控制信号的波形和第二发光控制信号的波形相同,第二发光控制信号的无效电平的起始时刻早于第一发光控制信号的无效电平的起始时刻;

28、可选地,在一显示周期内,第二发光控制信号的无效电平的起始时刻与第一发光控制信号的无效电平的起始时刻的时间差与第一扫描信号的有效电平脉宽相同;

29、可选地,第一发光控制信号和第二发光控制信号由同组栅极驱动电路产生;

30、可选地,第二发光控制信号由第m级栅极驱动电路产生,第一发光控制信号由第m+1级栅极驱动电路产生,第m级栅极驱动电路和第m+1级栅极驱动电路同组;m为大于等于1的整数;

31、可选地,辅助模块的控制端连接第二发光控制信号线;

32、可选地,第一发光控制模块包括第四晶体管,第二发光控制模块包括第五晶体管,辅助模块包括第六晶体管,发光模块包括发光二极管,第四晶体管的栅极连接第一发光控制信号线,第四晶体管的第一极连接第一电源线,第四晶体管的第二极连接驱动模块的第二端,第五晶体管的栅极和第六晶体管的栅极均连接第二发光控制信号线,第五晶体管的第一极连接驱动模块的第一端,第五晶体管的第二极连接发光二极管的第一极,发光二极管的第二极连接第二电源线,第六晶体管的第一极连接第一节点,第六晶体管的第二极连接驱动模块的第一端。

33、可选地,阈值电压补偿模块包括第一初始化单元;

34、第一初始化单元连接于第一初始化信号线和驱动模块的第一端之间,第一初始化单元的控制端连接第二扫描线,第一初始化单元用于在初始化阶段响应第二扫描线上的第二扫描信号导通,将第一初始化信号线上的第一初始化电压传输至驱动模块的第一端;

35、可选地,第一初始化单元包括第七晶体管,第七晶体管的栅极与第二扫描线连接,第七晶体管的第一极连接第一初始化信号线,第七晶体管的第二极连接驱动模块的第一端;

36、可选地,阈值电压补偿模块还包括阈值电压补偿单元和第二存储单元;

37、第二存储单元连接于驱动模块的第一控制端和第一端之间;

38、阈值电压补偿单元连接于驱动模块的第一控制端和第二端之间,阈值电压补偿单元的控制端连接第二扫描线,阈值电压补偿单元用于响应第二扫描信号导通,以在初始化阶段将本文档来自技高网...

【技术保护点】

1.一种像素电路,其特征在于,包括:驱动模块、阈值电压补偿模块、第二初始化单元和发光模块;

2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括数据写入模块,所述数据写入模块用于在数据写入阶段经其输出端向所述驱动模块的第一端传输数据电压;

3.根据权利要求2所述的像素电路,其特征在于,所述数据写入模块包括第一电压写入单元;

4.根据权利要求3所述的像素电路,其特征在于,所述驱动模块包括第一晶体管,所述第一晶体管为双栅晶体管;

5.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括辅助模块,所述数据写入模块的输出端与第一节点连接,所述辅助模块连接于所述第一节点和所述驱动模块的第一端之间,所述辅助模块用于在所述阈值电压补偿阶段之后将所述第一节点的所述数据电压传输至所述驱动模块的第一端;

6.根据权利要求5所述的像素电路,其特征在于,所述像素电路还包括第一发光控制模块和第二发光控制模块;

7.根据权利要求1所述的像素电路,其特征在于,所述阈值电压补偿模块包括第一初始化单元;

8.根据权利要求1所述的像素电路,其特征在于,所述第二初始化单元的控制端连接第三扫描线,所述第二初始化单元的第一端连接第二初始化信号线,所述第二初始化单元的第二端连接所述发光模块的第一端,所述第二初始化单元用于响应所述第三扫描线上的第三扫描信号将所述第二初始化信号线上的第二初始化电压传输至所述发光模块的第一端;

9.根据权利要求3所述的像素电路,其特征在于,所述第二初始化单元的控制端连接所述第一扫描线,所述第二初始化单元的第一端连接第二初始化信号线,所述第二初始化单元的第二端连接所述发光模块的第一端,所述第二初始化单元用于响应所述第一扫描线上的第一扫描信号将所述第二初始化信号线上的第二初始化电压传输至所述发光模块的第一端;

10.一种像素电路,其特征在于,包括:驱动模块、数据写入模块、阈值电压补偿模块和辅助模块;

11.根据权利要求10所述的像素电路,其特征在于,

12.根据权利要求11所述的像素电路,其特征在于,所述像素电路还包括发光模块,所述驱动模块和所述发光模块连接于第一电源线和第二电源线之间,所述驱动模块用于在发光阶段驱动所述发光模块发光;

13.根据权利要求10所述的像素电路,其特征在于,所述数据写入模块包括第一电压写入单元;

14.根据权利要求13所述的像素电路,其特征在于,所述驱动模块包括第一晶体管,所述第一晶体管为双栅晶体管;

15.根据权利要求10所述的像素电路,其特征在于,所述阈值电压补偿模块包括第一初始化单元;

16.根据权利要求13所述的像素电路,其特征在于,所述像素电路还包括第一发光控制模块和第二发光控制模块;

17.根据权利要求13所述的像素电路,其特征在于,所述像素电路还包括第二初始化单元,所述第二初始化单元的控制端连接所述第一扫描线,所述第二初始化单元的第一端连接第二初始化信号线,所述第二初始化单元的第二端连接发光模块的第一端,所述第二初始化单元用于响应所述第一扫描线上的第一扫描信号将所述第二初始化信号线上的第二初始化电压传输至所述发光模块的第一端;

18.一种像素电路的驱动方法,其特征在于,用于驱动如权利要求1-9任一项所述的像素电路;

19.一种像素电路的驱动方法,其特征在于,用于驱动如权利要求10-17任一项所述的像素电路;

20.一种显示面板,其特征在于,包括权利要求1-17任一项所述的像素电路。

...

【技术特征摘要】

1.一种像素电路,其特征在于,包括:驱动模块、阈值电压补偿模块、第二初始化单元和发光模块;

2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括数据写入模块,所述数据写入模块用于在数据写入阶段经其输出端向所述驱动模块的第一端传输数据电压;

3.根据权利要求2所述的像素电路,其特征在于,所述数据写入模块包括第一电压写入单元;

4.根据权利要求3所述的像素电路,其特征在于,所述驱动模块包括第一晶体管,所述第一晶体管为双栅晶体管;

5.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括辅助模块,所述数据写入模块的输出端与第一节点连接,所述辅助模块连接于所述第一节点和所述驱动模块的第一端之间,所述辅助模块用于在所述阈值电压补偿阶段之后将所述第一节点的所述数据电压传输至所述驱动模块的第一端;

6.根据权利要求5所述的像素电路,其特征在于,所述像素电路还包括第一发光控制模块和第二发光控制模块;

7.根据权利要求1所述的像素电路,其特征在于,所述阈值电压补偿模块包括第一初始化单元;

8.根据权利要求1所述的像素电路,其特征在于,所述第二初始化单元的控制端连接第三扫描线,所述第二初始化单元的第一端连接第二初始化信号线,所述第二初始化单元的第二端连接所述发光模块的第一端,所述第二初始化单元用于响应所述第三扫描线上的第三扫描信号将所述第二初始化信号线上的第二初始化电压传输至所述发光模块的第一端;

9.根据权利要求3所述的像素电路,其特征在于,所述第二初始化单元的控制端连接所述第一扫描线,所述第二初始化单元的第一端连接第二初始化信号线,所述第二初始化单元的第二端连接所述发光模块的第一端,所述第二初始化单元用于响应所述第一扫描线上的第...

【专利技术属性】
技术研发人员:郭恩卿盖翠丽李俊峰程芸
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1