System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 单指令多线程(SIMT)处理器、方法、系统和指令技术方案_技高网
当前位置: 首页 > 专利查询>英特尔公司专利>正文

单指令多线程(SIMT)处理器、方法、系统和指令技术方案

技术编号:42412147 阅读:6 留言:0更新日期:2024-08-16 16:29
本公开涉及单指令多线程(SIMT)处理器、方法、系统和指令。一个方面的处理器包括指令单元来接收单指令多线程(SIMT)指令。SIMT指令具有至少一个字段来提供至少一个值。至少一个值指示出要执行SIMT指令的多个线程。处理器还包括与指令单元耦合的SIMT处理器。SIMT处理器为多个线程的每一者执行SIMT指令。还公开了其他处理器、方法、系统和存储这种SIMT指令的机器可读介质。

【技术实现步骤摘要】

本文描述的实施例概括而言涉及处理器。具体地,本文描述的实施例概括而言涉及单指令多线程(single instruction,multiple thread,simt)处理器。


技术介绍

1、图形处理单元(graphics processing unit,gpu)和其他单指令多线程(simt)处理器通常用于图形处理以及通用计算。在gpu和其他simt处理器中,simt指令通常是在所有配置的线程上或者至少在所有初始化的线程上运行或执行的。


技术实现思路

1、根据本公开的一方面,提供了一种处理器,包括:指令单元,来接收单指令多线程(simt)指令,所述simt指令具有至少一个字段来提供至少一个值,所述至少一个值指示出要执行所述simt指令的多个线程;以及与所述指令单元耦合的simt处理器,所述simt处理器为所述多个线程的每一者执行所述simt指令。

2、根据本公开的一方面,提供了一种由单指令多线程(simt)处理器执行的方法,所述方法包括:接收单指令多线程(simt)指令,所述simt指令具有提供至少一个值的至少一个字段,所述至少一个值指示出要执行所述simt指令的多个线程;并且在所述simt处理器上为所述多个线程的每一者执行所述simt指令。

3、根据本公开的一方面,提供了一种计算机系统,包括:处理器,该处理器包括:指令单元,来接收单指令多线程(simt)指令,所述simt指令具有至少一个字段来提供至少一个值,所述至少一个值指示出要执行所述simt指令的多个线程;以及与所述指令单元耦合的simt处理器,所述simt处理器为所述多个线程的每一者执行所述simt指令;以及与所述处理器耦合的动态随机访问存储器(dram)。

本文档来自技高网...

【技术保护点】

1.一种处理器,包括:

2.如权利要求1所述的处理器,其中,所述至少一个值指示出所述多个线程只是为所述处理器配置的多个线程的子集。

3.如权利要求1所述的处理器,其中,所述至少一个值指示出所述多个线程只是被初始化来执行包括所述SIMT指令的代码的多个线程的子集。

4.如权利要求1所述的处理器,其中,所述SIMT处理器包括被初始化来并发地执行并行线程群组的多个线程的多个处理元件,并且其中,所述至少一个值指示出所述多个处理元件中只有某个子集要执行所述SIMT指令。

5.如权利要求4所述的处理器,其中,所述子集是以下之一:仅单个线程,所述多个处理元件的仅一半,所述多个处理元件的仅四分之一,或者所述多个处理元件的仅八分之一。

6.如权利要求4所述的处理器,其中,所述并行线程群组的多个线程是翘曲或波阵面。

7.如权利要求1至6中任一项所述的处理器,其中,所述SIMT处理器包括被初始化来并发地执行并行线程群组的多个线程的多个处理元件,并且其中,所述至少一个值指示出所述多个处理元件要顺序地执行所述SIMT指令的次数。>

8.如权利要求1至6中任一项所述的处理器,其中,所述至少一个值指示出翘曲中只有某个子集被初始化来执行包括所述SIMT指令的代码或者波阵面中只有某个子集被初始化来执行包括所述SIMT指令的代码。

9.如权利要求1至6中任一项所述的处理器,其中,所述指令单元接收第二SIMT指令,所述第二SIMT指令具有至少一个字段来提供源线程标识符,以及至少一个字段来提供源寄存器标识符。

10.如权利要求9所述的处理器,其中,所述SIMT处理器的处理元件为第一线程执行所述第二SIMT指令以从要由不同的第二线程的源寄存器标识符所标识的寄存器接收数据,所述不同的第二线程要由所述源线程标识符所标识。

11.如权利要求10所述的处理器,其中,所述第二SIMT指令具有至少一个字段来提供第二源线程标识符,以及至少一个字段来提供第二源寄存器标识符,并且其中,所述处理元件为所述第一线程执行所述第二SIMT指令以从要由不同的第三线程的第二源寄存器标识符所标识的第二寄存器接收数据,所述不同的第三线程要由所述第二源线程标识符所标识。

12.如权利要求10所述的处理器,其中,所述第二SIMT指令具有至少一个字段来提供目的地线程标识符,以及至少一个字段来提供目的地寄存器标识符,并且其中,所述处理元件为所述第一线程执行所述第二SIMT指令以将结果存储在要由不同的第三线程中的目的地寄存器标识符所标识的第三寄存器中,所述不同的第三线程要由所述目的地线程标识符所标识。

13.一种由单指令多线程(SIMT)处理器执行的方法,所述方法包括:

14.如权利要求13所述的方法,其中,所述至少一个值指示出所述多个线程只是被配置和初始化来执行包括所述SIMT指令的代码的多个线程的子集。

15.如权利要求13所述的方法,其中,所述至少一个值指示出只有被初始化来并发地执行并行线程群组的多个线程的多个处理元件的子集要并发地执行所述SIMT指令。

16.如权利要求13所述的方法,其中,所述至少一个值指示出要并发地执行线程群组的线程的多个处理元件要顺序地执行所述SIMT指令的次数。

17.如权利要求13所述的方法,还包括:

18.一种计算机系统,包括:

19.如权利要求18所述的系统,其中,所述SIMT处理器包括被初始化来并发地执行并行线程群组的多个线程的多个处理元件。

20.如权利要求19所述的系统,其中,所述至少一个值指示出所述多个处理元件中只有某个子集要执行所述SIMT指令。

21.如权利要求19所述的系统,其中,所述至少一个值指示出所述多个处理元件要顺序地执行所述SIMT指令的次数。

22.一种处理器,包括:

23.一种处理器,包括用于执行如权利要求13至17中任一项所述的方法的装置。

24.一种包括机器可读指令的机器可读介质,所述机器可读指令在被执行时使得机器执行如权利要求13至17中任一项所述的方法。

25.一种包括指令的计算机程序产品,所述指令在被处理器执行时使得所述处理器执行如权利要求13至17中任一项所述的方法。

...

【技术特征摘要】

1.一种处理器,包括:

2.如权利要求1所述的处理器,其中,所述至少一个值指示出所述多个线程只是为所述处理器配置的多个线程的子集。

3.如权利要求1所述的处理器,其中,所述至少一个值指示出所述多个线程只是被初始化来执行包括所述simt指令的代码的多个线程的子集。

4.如权利要求1所述的处理器,其中,所述simt处理器包括被初始化来并发地执行并行线程群组的多个线程的多个处理元件,并且其中,所述至少一个值指示出所述多个处理元件中只有某个子集要执行所述simt指令。

5.如权利要求4所述的处理器,其中,所述子集是以下之一:仅单个线程,所述多个处理元件的仅一半,所述多个处理元件的仅四分之一,或者所述多个处理元件的仅八分之一。

6.如权利要求4所述的处理器,其中,所述并行线程群组的多个线程是翘曲或波阵面。

7.如权利要求1至6中任一项所述的处理器,其中,所述simt处理器包括被初始化来并发地执行并行线程群组的多个线程的多个处理元件,并且其中,所述至少一个值指示出所述多个处理元件要顺序地执行所述simt指令的次数。

8.如权利要求1至6中任一项所述的处理器,其中,所述至少一个值指示出翘曲中只有某个子集被初始化来执行包括所述simt指令的代码或者波阵面中只有某个子集被初始化来执行包括所述simt指令的代码。

9.如权利要求1至6中任一项所述的处理器,其中,所述指令单元接收第二simt指令,所述第二simt指令具有至少一个字段来提供源线程标识符,以及至少一个字段来提供源寄存器标识符。

10.如权利要求9所述的处理器,其中,所述simt处理器的处理元件为第一线程执行所述第二simt指令以从要由不同的第二线程的源寄存器标识符所标识的寄存器接收数据,所述不同的第二线程要由所述源线程标识符所标识。

11.如权利要求10所述的处理器,其中,所述第二simt指令具有至少一个字段来提供第二源线程标识符,以及至少一个字段来提供第二源寄存器标识符,并且其中,所述处理元件为所述第一线程执行所述第二simt指令以从要由不同的第三线程的第二源寄...

【专利技术属性】
技术研发人员:马丁·朗格默
申请(专利权)人:英特尔公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1