System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
一个或多个示例总体上涉及确定在物理层处的延迟,该物理层包括具有可变或未知延迟的物理层。一个或多个示例总体上涉及确定在10spe物理层处的延迟。一个或多个示例总体上涉及向更高层设备(诸如媒体访问控制器)报告所确定的物理层的延迟,并且任选地涉及利用此类所报告的延迟来同步媒体访问控制器的时钟。
技术介绍
1、广泛地使用互连来促进网络的设备、子系统与系统之间的通信。一般来讲,电信号通过耦合到物理介质(例如,总线、同轴电缆或双绞线(非限制地,通常简称为″线路″或″总线″))的设备在该物理介质上传输。
2、根据开放系统互连模型(osi模型),基于以太网的计算机联网技术使用基带传输(即,电信号是离散的电脉冲)来传输数据分组并最终传输在网络设备之间传达的帧。根据osi模型,称为物理层(phy)设备的专用电路系统或控制器用于在线路的模拟域与数据链路层(本文中也仅称为″链路层″)的根据分组信令操作的数字域之间进行交互。虽然数据链路层可以包括一个或多个子层,但是在基于以太网的计算机联网中,数据链路层通常至少包括提供对物理层的控制抽象的介质访问控制(mac)层。举非限制性示例,当在网络上向另一个设备传输数据时,mac控制器可以为物理介质准备帧,添加纠错元素,并实施冲突避免。此外,当从另一个设备接收数据时,mac控制器可以确保接收数据的完整性并为更高层准备帧。
3、存在各种网络拓扑,所述网络拓扑实现物理层和链路层(并且可以包括不限于其他层)。自1990年代初期以来,外围部件互连(pci)标准和并行高级技术附件(并行ata)标准均可
4、典型的点到点总线拓扑可以实施每个设备之间的线路(例如,非限制地,专用点到点)或设备与交换机之间的线路(例如,非限制地,交换的点对点)。相比之下,在多站总线拓扑中,物理传输介质是共享总线,并且每个网络设备例如经由基于物理介质的类型(例如,不限于同轴电缆或双绞线)而选择的电路而耦合到共享总线。
5、点对点总线拓扑结构(诸如,专用点对点拓扑结构或交换点对点拓扑结构)需要比多点拓扑结构更多的电线和更昂贵的材料,部分原因在于设备之间的链路数量更多。在某些应用(诸如汽车)中,可能存在使得难以直接连接设备的物理约束,并且因此在网络或子网络中不需要直接连接或不需要那么多的直接连接的拓扑(例如,不限于多站拓扑)可能不太容易受到此类约束的影响或妨碍。
6、多站网络(不限于此)的基带网络上的装置共享相同的物理传输介质,并且通常使用该介质的整个带宽进行传输(换句话讲,用于基带传输的数字信号占用介质的整个带宽)。因此,基带网络上只有一个设备可在给定时刻传输。因此,有时使用介质访问控制方法来处置对此类共享传输介质的争用。
技术实现思路
本文档来自技高网...【技术保护点】
1.一种方法,包括:
2.根据权利要求1所述的方法,其中所述帧在所述PHY-MAC接口的所述预定参考平面与所述PHY-电缆接口的所述预定参考平面之间行进的所述时间段包括:
3.根据权利要求2所述的方法,包括:
4.根据权利要求3所述的方法,包括:
5.根据权利要求2所述的方法,包括:
6.根据权利要求2所述的方法,包括:
7.根据权利要求1所述的方法,其中所述帧在所述PHY-MAC接口的所述预定参考平面与所述PHY-电缆接口的所述预定参考平面之间行进的所述时间段包括:
8.根据权利要求7所述的方法,包括:
9.根据权利要求8所述的方法,包括:
10.根据权利要求7所述的方法,包括:
11.一种装置,包括:
12.根据权利要求11所述的装置,其中在所述PHY的所述数据路径处的所述帧在所述PHY-MAC接口的所述预定参考平面与所述PHY-电缆接口的所述预定参考平面之间行进的所述时间段包括:
13.根据权利要求12所述的装置,其中,所述逻辑电路
14.根据权利要求13所述的装置,其中,所述逻辑电路包括分别耦合以观察在所述PHY的发送路径处的帧的第一模式检测器逻辑和第二模式检测器逻辑;
15.根据权利要求14所述的装置,其中,所述帧是以太网帧,并且所述预定模式包括用于流起始定界符的模式。
16.根据权利要求12所述的装置,其中,所述逻辑电路包括门控电路,所述门控电路用于至少部分地响应于检测到所述帧的帧类型对应于预定帧类型而选择性地向所述PHY提供表示时钟周期的计数的值。
17.根据权利要求11所述的装置,其中在所述PHY的所述数据路径处的所述帧在所述PHY-MAC接口的所述预定参考平面与所述PHY-电缆接口的所述预定参考平面之间行进的所述时间段包括:
18.根据权利要求17所述的装置,其中,所述逻辑电路包括计数器逻辑,所述计数器逻辑用于:
19.根据权利要求18所述的装置,其中,所述逻辑电路包括分别耦合以观察在所述PHY的接收路径处的帧的第一模式检测器逻辑和第二模式检测器逻辑;
20.根据权利要求19所述的装置,其中,所述帧是以太网帧,并且所述预定模式包括用于流起始定界符的模式。
21.一种系统,包括:
22.根据权利要求21所述的系统,其中,所述媒体访问控制器经由所述PHY-MAC接口与所述物理层耦合以读取所述值。
23.根据权利要求21所述的系统,其中,所述媒体访问控制器用于实现精确时间协议,并且所述帧是SYNCHRONIZATION帧或DELAY_REQUEST帧中的一者。
24.根据权利要求21所述的系统,其中,在包括精确时间协议同步过程的主时钟的设备处提供所述媒体访问控制器和所述物理层。
25.根据权利要求21所述的系统,其中,在包括1588精确时间协议同步过程的从时钟的设备处提供所述媒体访问控制器和所述PHY-电缆接口。
26.根据权利要求21所述的系统,其中,在包括精确时间协议同步过程的时钟的设备处提供所述媒体访问控制器和所述物理层。
...【技术特征摘要】
1.一种方法,包括:
2.根据权利要求1所述的方法,其中所述帧在所述phy-mac接口的所述预定参考平面与所述phy-电缆接口的所述预定参考平面之间行进的所述时间段包括:
3.根据权利要求2所述的方法,包括:
4.根据权利要求3所述的方法,包括:
5.根据权利要求2所述的方法,包括:
6.根据权利要求2所述的方法,包括:
7.根据权利要求1所述的方法,其中所述帧在所述phy-mac接口的所述预定参考平面与所述phy-电缆接口的所述预定参考平面之间行进的所述时间段包括:
8.根据权利要求7所述的方法,包括:
9.根据权利要求8所述的方法,包括:
10.根据权利要求7所述的方法,包括:
11.一种装置,包括:
12.根据权利要求11所述的装置,其中在所述phy的所述数据路径处的所述帧在所述phy-mac接口的所述预定参考平面与所述phy-电缆接口的所述预定参考平面之间行进的所述时间段包括:
13.根据权利要求12所述的装置,其中,所述逻辑电路包括计数器逻辑,所述计数器逻辑用于:
14.根据权利要求13所述的装置,其中,所述逻辑电路包括分别耦合以观察在所述phy的发送路径处的帧的第一模式检测器逻辑和第二模式检测器逻辑;
15.根据权利要求14所述的装置,其中,所述帧是以太网帧,并且所述预定模式包括用于流起始定界符的模式。
16.根据权利要求12所述的装置,其中,所述逻辑电路包括门控电路,所述门控电路用于至少部分地响应...
【专利技术属性】
技术研发人员:陈强,余嘉池,杨新伟,V·艾耶,N·卡亚,
申请(专利权)人:微芯片技术股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。