System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本申请涉及时钟信号生成,具体涉及一种时钟电路、片上系统以及电子设备。
技术介绍
1、片上系统(soc:system-on-a-chip)指的是在单个芯片上集成一个完整的系统,对所有或部分必要的电子电路进行包分组的技术。
2、soc中,处理器工作时钟与一些应用模块(如蓝牙模块、wifi模块等)工作时钟需要保持同步并且时钟之间满足一定的相位关系。但是,在工作中,各个模块一般会基于不同的应用场景设置不同的时钟频率,在时钟频率调节后,各个模块的时钟信号往往不同保持相位同步,从而影响到整个soc的正常工作。
技术实现思路
1、本申请实施例提供一种时钟电路、片上系统以及电子设备,能够使两个模块的时钟信号相位同步。
2、本申请提供一种时钟电路,该时钟电路包括:处理器时钟模块,处理器时钟模块被配置为对输入的初始时钟信号进行分频处理,以输出第一时钟信号;应用时钟模块,应用时钟模块被配置为对输入的初始时钟信号进行分频处理,以输出第二时钟信号;其中,处理器时钟模块被配置为:基于第一分频系数和应用时钟模块发送的第二相位同步标志信号产生对应的时钟沿,以使第一时钟信号和第二时钟信号的相位同步;或应用时钟模块被配置为:基于第二分频系数和处理器时钟模块发送的第一相位同步标志信号产生对应的时钟沿,以使第二时钟信号和第一时钟信号的相位同步。
3、在一些实施例中,处理器时钟模块被配置为在应用时钟模块发送的第二相位同步标志信号翻转为比特1时,基于第一分频系数产生对应的上升时钟沿,以使第
4、在一些实施例中,处理器时钟模块被配置为:基于第一分频系数进行计数,在对应的第一计数值为第一分频系数的二分之一时停止计数,并控制第一相位同步标志信号翻转为比特1;以及在第二相位同步标志信号翻转为比特1时继续计数。
5、在一些实施例中,处理器时钟模块被配置为:在接收到输入的新的第一分频系数时,且新的第一分频系数与原始的第一分频系数不相同时,基于新的第一分频系数进行计数,在对应的第一计数值为新的第一分频系数的二分之一时停止计数,并控制第一相位同步标志信号翻转为比特1;以及在第二相位同步标志信号翻转为比特1时继续计数。
6、在一些实施例中,应用时钟模块被配置为:基于第二分频系数进行计数,在对应的第二计数值为第二分频系数的二分之一时停止计数,并控制第二相位同步标志信号翻转为比特1;以及在第一相位同步标志信号翻转为比特1时继续计数。
7、在一些实施例中,应用时钟模块被配置为:在接收到输入的新的第二分频系数时,且新的第二分频系数与原始的第二分频系数不相同时,基于新的第二分频系数进行计数,在对应的第二计数值为新的第二分频系数的二分之一时停止计数,并控制第二相位同步标志信号翻转为比特1;以及在第一相位同步标志信号翻转为比特1时继续计数。
8、在一些实施例中,第一分频系数是第二分频系数的m倍,m为大于或等于1的整数。
9、在一些实施例中,处理器时钟模块被配置为:基于应用时钟模块发送的第二相位同步标志信号输出对应的时钟门控信号,以使时钟门控信号控制第一时钟信号的输出;其中,时钟门控信号由第二相位同步标志信号和对应的展宽信号进行或逻辑运算得到。
10、本申请还提供一种片上系统,该片上系统包括:处理单元;蓝牙单元;时钟单元,时钟单元连接处理单元和蓝牙单元,时钟单元被配置为产生同步的第一时钟信号和第二时钟信号,第一时钟信号输入至处理单元,第二时钟信号输入至蓝牙单元;其中,时钟单元集成有如上述的时钟电路。
11、本申请还提供一种电子设备,该电子设备包括如上述的片上系统。
12、本申请实施例提供的时钟电路包括:处理器时钟模块,处理器时钟模块被配置为对输入的初始时钟信号进行分频处理,以输出第一时钟信号;应用时钟模块,应用时钟模块被配置为对输入的初始时钟信号进行分频处理,以输出第二时钟信号;其中,处理器时钟模块被配置为:基于第一分频系数和应用时钟模块发送的第二相位同步标志信号产生对应的时钟沿,以使第一时钟信号和第二时钟信号的相位同步;或应用时钟模块被配置为:基于第二分频系数和处理器时钟模块发送的第一相位同步标志信号产生对应的时钟沿,以使第二时钟信号和第一时钟信号的相位同步。通过上述方式,在两个时钟模块中通过一者向另一者发送同步标志信号的方式,使得另一者时钟模块在产生时钟信号时,使时钟信号的初始时钟沿与前一者时钟信号的时钟沿对应同步,从而使得两个时钟信号的相位同步,以便两个模块可以同步协同进行工作。
本文档来自技高网...【技术保护点】
1.一种时钟电路,其特征在于,所述时钟电路包括:
2.根据权利要求1所述的时钟电路,其特征在于,
3.根据权利要求2所述的时钟电路,其特征在于,
4.根据权利要求3所述的时钟电路,其特征在于,
5.根据权利要求2所述的时钟电路,其特征在于,
6.根据权利要求5所述的时钟电路,其特征在于,
7.根据权利要求1所述的时钟电路,其特征在于,
8.根据权利要求1所述的时钟电路,其特征在于,
9.一种片上系统,其特征在于,所述片上系统包括:
10.一种电子设备,其特征在于,所述电子设备包括如权利要求9所述的片上系统。
【技术特征摘要】
1.一种时钟电路,其特征在于,所述时钟电路包括:
2.根据权利要求1所述的时钟电路,其特征在于,
3.根据权利要求2所述的时钟电路,其特征在于,
4.根据权利要求3所述的时钟电路,其特征在于,
5.根据权利要求2所述的时钟电路,其特征在于,
6.根据...
【专利技术属性】
技术研发人员:许应新,陈乃军,张耀文,
申请(专利权)人:摩星半导体广东有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。