System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 用于高速有线发射器的基于定时器的边沿提升均衡器制造技术_技高网

用于高速有线发射器的基于定时器的边沿提升均衡器制造技术

技术编号:42058845 阅读:30 留言:0更新日期:2024-07-16 23:37
一种耦合到串行传输线的均衡发射器具有驱动器电路,该驱动器电路耦合在输入信号与该串行传输线之间,该驱动器电路被配置为接收处于第一电压电平的功率。该均衡发射器具有一个或多个辅助电路,每个辅助电路被配置为接收控制信号,并且当该控制信号中存在脉冲时将该串行传输线拉到第二电压电平。该第二电压电平能够大于该第一电压电平。该均衡发射器具有一个或多个脉冲生成电路,每个脉冲生成电路被配置为接收该输入信号和该输入信号的延迟版本,并且当在该输入信号与该输入信号的该延迟版本之间检测到电压状态的差异时在该控制信号中提供该脉冲。

【技术实现步骤摘要】
【国外来华专利技术】

本公开整体涉及高速接口上的均衡,并且更具体地,涉及在发射器中提供的均衡电路。


技术介绍

1、电子设备技术在过去几年中已经出现爆炸式增长。例如,更好的通信、硬件、更大的网络和更可靠的协议推动了蜂窝和无线通信技术的发展。无线服务提供商现在能够为他们的客户提供一系列不断扩展的特征和服务,并为用户提供前所未有的访问信息、资源和通信的水平。为了跟上这些服务增强的步伐,移动电子设备(例如,蜂窝电话、平板、膝上型计算机等)变得比以往任何时候都更强大和复杂。无线设备可包括用于硬件组件之间的信号通信的高速总线接口。

2、当例如在集成电路(ic)设备中需要降低的功率消耗和更小的占有面积时,高速串行总线提供优于并行通信链路的优点。在串行接口中,使用串行器将数据从并行字转换为串行位流,并且使用解串器在接收器处将数据转换回并行字。例如,高速总线接口可使用外围组件互连高速(pcie)总线、通用串行总线(usb)或串行高级技术附件(sata)等来实现。

3、ic设备可包括通过串行通信链路进行传输和接收的串行器/解串器(serdes)。在高速应用中,serdes的操作的定时可由一个或多个时钟信号控制。串行数据链路上支持或可用的数据率可能受到由该串行数据链路提供的通信信道的干扰、噪声、反射和其他特性的限制。serdes的性能、准确性或可靠性可能取决于均衡电路的可用性,这些均衡电路可减少所接收数据中由于信道缺陷导致的错误。传统系统通常使用均衡器,这些均衡器是复杂的,在ic设备内占据较大面积,并且可能消耗过多功率。存在对用于高速串行链路的新的和有效的均衡器的持续需要。


技术实现思路

1、本公开的某些方面涉及可在耦合到串行数据链路的发射器中的均衡电路中使用的系统、装置、方法和技术。某些方面提供均衡电路的灵活配置以实现不同的操作模式。该操作模式可包括高频、高数据率操作和低功率模式,该高频、高数据率操作和低功率模式可通过控制用于从该串行数据链路采样数据的时钟信号来配置。

2、在本公开的各个方面,一种耦合到串行传输线的均衡发射器包括驱动器电路,该驱动器电路耦合在输入信号与该串行传输线之间,该驱动器电路被配置为接收处于第一电压电平的功率。该均衡发射器包括一个或多个辅助电路,每个辅助电路被配置为接收控制信号并且当该控制信号中存在脉冲时将该串行传输线拉到第二电压电平,该第二电压电平大于该第一电压电平。该均衡发射器包括一个或多个脉冲生成电路,每个脉冲生成电路被配置为接收该输入信号和该输入信号的延迟版本,并且当在该输入信号与该输入信号的该延迟版本之间检测到电压状态的差异时在该控制信号中提供该脉冲。

3、在本公开的各个方面,一种装置包括:用于在串行传输线上传输数据信号的部件,该部件包括驱动器电路,该驱动器电路以第一电压电平操作并且被配置为根据输入信号驱动该串行传输线;用于生成脉冲的部件,该部件被配置为提供表示该输入信号与该输入信号的延迟版本之间的电压差的控制信号;以及用于提升该数据信号的部件,该部件包括一个或多个辅助电路,该一个或多个辅助电路被配置为当该控制信号中存在脉冲时将该串行传输线拉到第二电压电平,该第二电压电平大于该第一电压电平。

4、在本公开的各个方面,一种用于均衡在串行传输线上传输的数据信号的方法包括:响应于由驱动器电路接收的输入信号,将该串行传输线驱动到第一电压电平;当在该输入信号与该输入信号的延迟版本之间检测到电压状态的差异时,在控制信号中提供脉冲;以及当该控制信号中存在该脉冲时将该串行传输线拉到第二电压电平,该第二电压电平大于该第一电压电平。

5、在某些方面,延迟电路可被配置为通过向该输入信号施加延迟来提供该输入信号的该延迟版本。多位延迟选择信号可用于选择要施加到该输入信号的延迟,以便提供该输入信号的该延迟版本。

6、在某些方面,该一个或多个辅助电路中的每个辅助电路在该控制信号中存在该脉冲时减小呈现给该串行传输线的阻抗。在一个示例中,该一个或多个辅助电路被配置为当该控制信号中存在该脉冲时通过该串行传输线来供应或吸收不同电平的电流。每个辅助电路具有选通电路,该选通电路响应于指示均衡代码中的位的对应启用信号。该选通电路在由该对应启用信号接通时可启用其相关联的辅助电路,以将该串行传输线拉到该第二电压电平。当该控制信号中存在该脉冲时,该均衡代码的值配置流过该串行传输线的均衡电流的振幅。

7、在某些方面,使用nmos晶体管将该驱动器电路耦合到集成电路设备的输出。可以使用pmos晶体管将该一个或多个辅助电路耦合到该串行传输线。可以使用厚氧化物pmos晶体管将该一个或多个辅助电路耦合到该串行传输线。在一个方面,可以使用nmos晶体管和pmos晶体管的组合将该驱动器电路耦合到该串行传输线。

本文档来自技高网...

【技术保护点】

1.一种耦合到串行传输线的均衡发射器,包括:

2.根据权利要求1所述的均衡发射器,还包括:

3.根据权利要求2所述的均衡发射器,其中所述延迟电路被进一步配置为:

4.根据权利要求1所述的均衡发射器,其中所述一个或多个辅助电路中的每个辅助电路在所述控制信号中存在所述脉冲时减小呈现给所述串行传输线的阻抗。

5.根据权利要求1所述的均衡发射器,其中所述一个或多个辅助电路被配置为当所述控制信号中存在所述脉冲时通过所述串行传输线来供应或吸收不同电平的电流。

6.根据权利要求1所述的均衡发射器,其中每个辅助电路包括:

7.根据权利要求6所述的均衡发射器,其中当所述控制信号中存在所述脉冲时,所述均衡代码的值配置流过所述串行传输线的均衡电流的振幅。

8.根据权利要求1所述的均衡发射器,其中使用N型金属氧化物半导体(NMOS)晶体管将所述驱动器电路耦合到所述串行传输线,并且其中使用P型金属氧化物半导体(PMOS)晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

9.根据权利要求8所述的均衡发射器,其中使用厚氧化物PMOS晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

10.根据权利要求1所述的均衡发射器,其中使用NMOS晶体管和PMOS晶体管的组合将所述驱动器电路耦合到所述串行传输线,并且其中使用厚氧化物PMOS晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

11.一种装置,包括:

12.根据权利要求11所述的装置,还包括:

13.根据权利要求12所述的装置,其中所述延迟电路被配置为使用多位延迟选择信号来选择要施加到所述输入信号的延迟,以便提供所述输入信号的所述延迟版本。

14.根据权利要求11所述的装置,其中所述一个或多个辅助电路中的每个辅助电路在所述控制信号中存在所述脉冲时减小呈现给所述串行传输线的阻抗。

15.根据权利要求11所述的装置,其中所述一个或多个辅助电路被配置为当所述控制信号中存在所述脉冲时通过所述串行传输线来供应或吸收不同电平的电流。

16.根据权利要求11所述的装置,其中每个辅助电路包括:

17.根据权利要求16所述的装置,其中当所述控制信号中存在所述脉冲时,所述均衡代码的值配置流过所述串行传输线的均衡电流的振幅。

18.根据权利要求11所述的装置,其中使用N型金属氧化物半导体(NMOS)晶体管将所述驱动器电路耦合到所述串行传输线,并且其中使用P型金属氧化物半导体(PMOS)晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

19.根据权利要求18所述的装置,其中使用厚氧化物PMOS晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

20.根据权利要求11所述的装置,其中使用NMOS晶体管和PMOS晶体管的组合将所述驱动器电路耦合到所述串行传输线,并且其中使用厚氧化物PMOS晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

21.一种用于均衡在串行传输线上传输的数据信号的方法,包括:

22.根据权利要求21所述的方法,还包括:

23.根据权利要求22所述的方法,还包括:

24.根据权利要求21所述的方法,还包括:

25.根据权利要求21所述的方法,还包括:

26.根据权利要求25所述的方法,其中所述均衡电流具有基于用于控制一个或多个辅助电路的均衡代码的值所配置的电平,其中每个辅助电路被配置为接收所述控制信号,并且当所述控制信号中存在所述脉冲时将所述串行传输线拉到所述第二电压电平。

27.根据权利要求26所述的方法,其中每个辅助电路被配置为接收所述控制信号,并且当所述控制信号中存在所述脉冲时将所述串行传输线拉到所述第二电压电平。

28.根据权利要求26所述的方法,其中使用N型金属氧化物半导体(NMOS)晶体管将所述驱动器电路耦合到所述串行传输线,并且其中使用P型金属氧化物半导体(PMOS)晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

29.根据权利要求28所述的方法,其中使用厚氧化物PMOS晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

30.根据权利要求26所述的方法,其中使用NMOS晶体管和PMOS晶体管的组合将所述驱动器电路耦合到所述串行传输线,并且其中使用厚氧化物PMOS晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

...

【技术特征摘要】
【国外来华专利技术】

1.一种耦合到串行传输线的均衡发射器,包括:

2.根据权利要求1所述的均衡发射器,还包括:

3.根据权利要求2所述的均衡发射器,其中所述延迟电路被进一步配置为:

4.根据权利要求1所述的均衡发射器,其中所述一个或多个辅助电路中的每个辅助电路在所述控制信号中存在所述脉冲时减小呈现给所述串行传输线的阻抗。

5.根据权利要求1所述的均衡发射器,其中所述一个或多个辅助电路被配置为当所述控制信号中存在所述脉冲时通过所述串行传输线来供应或吸收不同电平的电流。

6.根据权利要求1所述的均衡发射器,其中每个辅助电路包括:

7.根据权利要求6所述的均衡发射器,其中当所述控制信号中存在所述脉冲时,所述均衡代码的值配置流过所述串行传输线的均衡电流的振幅。

8.根据权利要求1所述的均衡发射器,其中使用n型金属氧化物半导体(nmos)晶体管将所述驱动器电路耦合到所述串行传输线,并且其中使用p型金属氧化物半导体(pmos)晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

9.根据权利要求8所述的均衡发射器,其中使用厚氧化物pmos晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

10.根据权利要求1所述的均衡发射器,其中使用nmos晶体管和pmos晶体管的组合将所述驱动器电路耦合到所述串行传输线,并且其中使用厚氧化物pmos晶体管将所述一个或多个辅助电路耦合到所述串行传输线。

11.一种装置,包括:

12.根据权利要求11所述的装置,还包括:

13.根据权利要求12所述的装置,其中所述延迟电路被配置为使用多位延迟选择信号来选择要施加到所述输入信号的延迟,以便提供所述输入信号的所述延迟版本。

14.根据权利要求11所述的装置,其中所述一个或多个辅助电路中的每个辅助电路在所述控制信号中存在所述脉冲时减小呈现给所述串行传输线的阻抗。

15.根据权利要求11所述的装置,其中所述一个或多个辅助电路被配置为当所述控制信号中存在所述脉冲时通过所述串行传输线来供应或吸收不同电平的电流。

16.根据权利要求11所述的装置,其中每个辅助电路包括:

17.根据...

【专利技术属性】
技术研发人员:D·瓦莱P·伊萨卡尼安S·蒂鲁文加丹
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1