System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 快闪存储器控制器、快闪存储器装置及快闪存储器装置的方法制造方法及图纸_技高网

快闪存储器控制器、快闪存储器装置及快闪存储器装置的方法制造方法及图纸

技术编号:42031139 阅读:9 留言:0更新日期:2024-07-16 23:19
本发明专利技术涉及一种快闪存储器控制器、快闪存储器装置及快闪存储器装置的方法。该快闪存储器控制器用于储存装置中,并通过特定的通信接口耦接到储存装置的快闪存储器装置。快闪存储器控制器通过特定的通信接口向快闪存储器装置发送注入错误资讯的命令信号,以配置快闪存储器装置的除错电路的操作,使除错电路自动产生从快闪存储器控制器发出的注入错误资讯的命令信号的存取操作的除错资讯,将快闪存储器装置产生的除错资讯通过输入/输出控制电路和特定的通信接口传送给快闪存储器控制器,并且控制快闪存储器装置的储存单元阵列产生存取失败错误。

【技术实现步骤摘要】

本专利技术有关于一种快闪存储器控制机制,尤指一种快闪存储器控制器、快闪存储器装置及相应的方法。


技术介绍

1、一般而言,传统的快闪存储器控制器在进入一除错模式时会控制其硬体元件产生一编程失败测试(program failure test)、一缓冲编程失败测试(cache program failuretest)或一擦除失败测试(erase failure test)的除错资讯,并接着控制其固件元件检查该除错资讯以便执行一错误处理操作(error handle operation),也就是说,除错资讯的产生及检查的过程仅由现有的快闪存储器控制器自行处理,并不涉及外接于现有快闪存储器控制器的一快闪存储器装置,这样的测试结果会是不可靠的。


技术实现思路

1、因此本专利技术的目的之一在于提供一种快闪存储器控制器、快闪存储器装置及相应的方法,以解决上述的问题。

2、根据本专利技术的实施例,揭露了一种用于储存装置中并通过特定的通信接口耦接到储存装置的快闪存储器控制器的快闪存储器装置。快闪存储器装置包括输入/输出控制电路、命令暂存器、地址暂存器、储存单元阵列、至少一个地址解码器、状态暂存器、电压产生器和具有除错电路的控制电路。输入/输出控制电路通过特定的通信接口耦接到快闪存储器控制器。命令暂存器耦接于输入/输出控制电路,并用以缓冲快闪存储器控制器所传来的输入/输出控制电路所传送的命令资讯。地址暂存器耦接于输入/输出控制电路,并用以缓冲从快闪存储器控制器所传送并通过输入/输出控制电路的地址资讯。储存单元阵列至少具有第一平面以及不同于第一平面的第二平面。至少一地址解码器耦接至储存单元阵列。状态暂存器耦接于输入/输出控制电路。电压产生器耦接至储存单元阵列。控制电路耦接于逻辑控制电路、储存单元阵列、地址暂存器、命令暂存器与状态暂存器,并用以自动产生快闪存储器控制器所传送的一存取命令信号的一存取操作的除错资讯、将产生的除错资讯传送到状态暂存器以及控制状态暂存器通过输入/输出控制电路和特定的通信接口将除错资讯从快闪存储器装置传送到快闪存储器控制器,而不控制电压产生器使储存单元阵列产生存取失败错误。该存取操作为编程操作、缓冲编程操作或擦除操作;除错资讯系与模拟的编程失败、模拟的缓冲编程失败或模拟的擦除失败有相关联,而除错电路不控制储存单元阵列产生编程失败错误、缓冲编程失败错误或擦除失败错误。

3、根据本专利技术的实施例,揭露了一种用于储存装置中并通过特定的通信接口耦接到储存装置的快闪存储器控制器的快闪存储器装置的方法。该方法包括:提供输入/输出控制电路,通过特定的通信接口耦接到快闪存储器控制器;提供一命令暂存器,耦接输入/输出控制电路,用以缓冲快闪存储器控制器所传送并通过输入/输出控制电路的命令资讯;提供一地址暂存器,耦接输入/输出控制电路,用以缓冲快闪存储器控制器传送至输入/输出控制电路的地址资讯;提供一储存单元阵列,至少具有一第一平面以及一不同于第一平面的第二平面;提供至少一地址解码器,耦接至储存单元阵列;提供一状态暂存器,耦接至输入/输出控制电路;提供电压产生器,耦接至储存单元阵列;利用除错电路自动产生快闪存储器控制器发送的存取命令信号的存取操作的除错资讯,不控制电压产生器使储存单元阵列产生存取失败错误;以及将产生的除错资讯传送至状态暂存器,并控制状态暂存器通过输入/输出控制电路和特定的通信接口将除错资讯从快闪存储器装置传送至快闪存储器控制器。存取操作为编程操作、缓冲编程操作或擦除操作;除错资讯系与模拟的编程失败、模拟的缓冲编程失败或模拟的擦除失败有相关联,除错电路不控制储存单元阵列产生编程失败错误、缓冲编程失败错误或擦除失败错误。

4、根据本专利技术的实施例,揭露了一种用于储存装置中并通过特定的通信接口耦接到储存装置的快闪存储器装置的快闪存储器控制器。该快闪存储器控制器包括输入/输出电路和处理器。输入/输出电路通过特定的通信接口耦接至快闪存储器装置,并用以在快闪存储器装置与处理器之间传送命令与数据。处理器耦接于输入/输出电路,并用以控制输入/输出电路通过特定的通信接口传送一注入除错资讯的设置特征信号至快闪存储器装置,以配置快闪存储器装置的除错电路的操作,令该除错电路自动产生从该快闪存储器控制器所发送的一存取命令信号的一存取操作的除错资讯、将产生的除错资讯从快闪存储器装置通过输入/输出控制电路以及特定的通信接口传送至快闪存储器控制器,而不控制快闪存储器装置的储存单元阵列产生存取失败错误。存取操作为编程操作、缓冲编程操作或擦除操作;除错资讯系与模拟的编程失败、模拟的缓冲编程失败或模拟的擦除失败有相关联,除错电路不控制储存单元阵列产生编程失败错误、缓冲编程失败错误或擦除失败错误。

5、根据本专利技术的实施例,揭露了一种用于储存装置中并通过特定的通信接口耦接到储存装置的快闪存储器控制器的快闪存储器装置。快闪存储器装置包括输入/输出控制电路、命令暂存器、地址暂存器、储存单元阵列、至少一个地址解码器、状态暂存器、电压产生器和具有除错电路的控制电路。输入/输出控制电路通过特定的通信接口耦接到快闪存储器控制器。命令暂存器耦接输入/输出控制电路,并用以缓冲快闪存储器控制器所传来并通过输入/输出控制电路所传送的命令资讯。地址暂存器耦接于输入/输出控制电路,并用以缓冲快闪存储器控制器所传来并通过输入/输出控制电路所传送的地址资讯。储存单元阵列至少具有第一平面以及不同于第一平面的第二平面。至少一地址解码器耦接至储存单元阵列。状态暂存器耦接于输入/输出控制电路。电压产生器耦接至储存单元阵列。控制电路耦接于逻辑控制电路、储存单元阵列、地址暂存器、命令暂存器与状态暂存器,并用以自动产生快闪存储器所传送的一存取命令信号的一存取操作的除错资讯、将产生的除错资讯传送到状态暂存器以及并控制状态暂存器将快闪存储器装置的除错资讯通过输入/输出控制电路和特定的通信接口传送到快闪存储器控制器,并且实际控制电压产生器使储存单元阵列产生存取失败错误。存取操作为编程操作、缓冲编程操作或擦除操作;除错资讯系与真正的编程失败、真正的缓冲编程失败或真正的擦除失败有相关联,并且除错电路会控制储存单元阵列产生编程失败错误、缓冲编程失败错误或擦除失败错误。

6、根据本专利技术的实施例,揭露了一种用于储存装置中并通过特定的通信接口耦接到储存装置的快闪存储器控制器的快闪存储器装置的方法。该方法包括:提供输入/输出控制电路,通过特定的通信接口耦接到快闪存储器控制器;提供一命令暂存器,耦接于输入/输出控制电路,以缓冲快闪存储器控制器所传送并通过输入/输出控制电路的命令资讯;提供一地址暂存器,耦接于输入/输出控制电路,以缓冲快闪存储器控制器所传送并通过输入/输出控制电路的地址资讯;提供一储存单元阵列,至少具有一第一平面以及一不同于第一平面的第二平面;提供至少一地址解码器,耦接至储存单元阵列;提供一状态暂存器,耦接至输入/输出控制电路;提供电压产生器,耦接至储存单元阵列;利用除错电路自动产生快闪存储器控制器所发送的一存取命令信号的一存取操作的除错资讯,实际控制电压产生器使本文档来自技高网...

【技术保护点】

1.一种快闪存储器装置,用于一储存装置并通过一特定的通信接口连接到该储存装置的一快闪存储器控制器,以及该快闪存储器装置包括:

2.如权利要求1所述的快闪存储器装置,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令;该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一编程操作。

3.如权利要求2所述的快闪存储器装置,其特征在于,该特定的注入错误资讯的编程命令具有一页面编程命令的一编程功能并且不同于该页面编程命令,以取代该页面编程命令。

4.如权利要求1所述的快闪存储器装置,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的缓冲编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令,其中该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一缓冲编程操作。

5.如权利要求4所述的快闪存储器装置,其特征在于,该特定的注入错误资讯的缓冲编程命令具有一缓冲编程命令的一缓冲编程功能并且不同于该缓冲编程命令,以取代该缓冲编程命令。

6.如权利要求1所述的快闪存储器装置,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的擦除命令和一特定的平面的一区块地址资讯,其中该特定的平面的该区块地址资讯包括该特定的平面的一待擦除的数据区块的一逻辑地址。

7.如权利要求6所述的快闪存储器装置,其特征在于,该特定的注入错误资讯的擦除命令具有一擦除命令的一擦除功能并且不同于该擦除命令,以取代该擦除命令。

8.一种快闪存储器装置的方法,该快闪存储器装置用于一储存装置并通过一特定的通信接口耦接到该储存装置的一快闪存储器控制器,以及该方法包括:

9.如权利要求所述的方法,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令;该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一编程操作。

10.如权利要求9所述的方法,其特征在于,该特定的注入错误资讯的编程命令具有一页面编程命令的一编程功能并且不同于该页面编程命令,以取代该页面编程命令。

11.如权利要求8所述的方法,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的缓冲编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令,其中该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一缓冲编程操作。

12.如权利要求11所述的方法,其特征在于,该特定的注入错误资讯的缓冲编程命令具有一缓冲编程命令的一缓冲编程功能并且不同于该缓冲编程命令,以取代该缓冲编程命令。

13.如权利要求8所述的方法,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的擦除命令和一特定的平面的一区块地址资讯,其中该特定的平面的该区块地址资讯包括该特定的平面的一待擦除的数据区块的一逻辑地址。

14.如权利要求13所述的方法,其特征在于,该特定的注入错误资讯的擦除命令具有一擦除命令的一擦除功能并且不同于该擦除命令,以取代该擦除命令。

15.一种快闪存储器控制器,该快闪存储器控制器用于一储存装置并通过一特定的通信接口耦接到该储存装置的一快闪存储器装置,以及该快闪存储器控制器包括:

16.如权利要求15所述的快闪存储器控制器,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令;该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一编程操作。

17.如权利要求16所述的快闪存储器控制器,其特征在于,该特定的注入错误资讯的编程命令具有一页面编程命令的一编程功能并且不同于该页面编程命令,以取代该页面编程命令。

18.如权利要求15所述的快闪存储器控制器,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的缓冲编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令,其中该特定的平面的该...

【技术特征摘要】

1.一种快闪存储器装置,用于一储存装置并通过一特定的通信接口连接到该储存装置的一快闪存储器控制器,以及该快闪存储器装置包括:

2.如权利要求1所述的快闪存储器装置,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令;该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一编程操作。

3.如权利要求2所述的快闪存储器装置,其特征在于,该特定的注入错误资讯的编程命令具有一页面编程命令的一编程功能并且不同于该页面编程命令,以取代该页面编程命令。

4.如权利要求1所述的快闪存储器装置,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的缓冲编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令,其中该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一缓冲编程操作。

5.如权利要求4所述的快闪存储器装置,其特征在于,该特定的注入错误资讯的缓冲编程命令具有一缓冲编程命令的一缓冲编程功能并且不同于该缓冲编程命令,以取代该缓冲编程命令。

6.如权利要求1所述的快闪存储器装置,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的擦除命令和一特定的平面的一区块地址资讯,其中该特定的平面的该区块地址资讯包括该特定的平面的一待擦除的数据区块的一逻辑地址。

7.如权利要求6所述的快闪存储器装置,其特征在于,该特定的注入错误资讯的擦除命令具有一擦除命令的一擦除功能并且不同于该擦除命令,以取代该擦除命令。

8.一种快闪存储器装置的方法,该快闪存储器装置用于一储存装置并通过一特定的通信接口耦接到该储存装置的一快闪存储器控制器,以及该方法包括:

9.如权利要求所述的方法,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的编程命令、一特定的平面的一地址资讯、该特定的平面的一待编程页面数据以及一改变写入命令或一确认命令;该特定的平面的该地址资讯包括一页面地址、一区块地址、一祼晶或芯片地址以及一平面地址;以及,该存取操作是一编程操作。

10.如权利要求9所述的方法,其特征在于,该特定的注入错误资讯的编程命令具有一页面编程命令的一编程功能并且不同于该页面编程命令,以取代该页面编程命令。

11.如权利要求8所述的方法,其特征在于,该注入错误资讯的命令信号依序包括一特定的注入错误资讯的缓冲编程命令、一特定的平面的一地址资讯、该特定的平面的一待...

【专利技术属性】
技术研发人员:吕祖汉颜孝昌
申请(专利权)人:慧荣科技股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1