System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 像素驱动电路、显示设备及驱动方法技术_技高网

像素驱动电路、显示设备及驱动方法技术

技术编号:41729823 阅读:7 留言:0更新日期:2024-06-19 12:51
本公开实施例中提供像素驱动电路、显示设备及驱动方法,像素驱动电路包括:数据写入电路、第一补偿电路、第一电容、第二电容、第一复位电路、驱动晶体管和发光器件;第一电容和第二电容的第一端均耦接于第一电源端,第一电容的第二端耦接于驱动晶体管的栅极;第一补偿电路耦接于驱动晶体管的栅极和第二极之间;第一复位电路用于在第二刷新率场景下将第二电容的第二端和驱动晶体管的栅极连通以使第一电容和第二电容并联;驱动晶体管的第二极与发光器件的第一极耦接,用于输出驱动电流。在低刷新率场景下,第一电容和第二电容并联,增加电容合存储电荷量,以稳定驱动晶体管输出的驱动电流,而降低或消除发光器件的闪烁问题。

【技术实现步骤摘要】

本公开涉及显示,尤其涉及像素驱动电路、显示设备及驱动方法


技术介绍

1、随着显示技术的发展,有机发光二极管(organic light emitting diode,oled)显示装置向着高集成度和低成本的方向发展。为了降低显示装置的功耗,在显示静态画面时可以采用较低刷新频率来驱动显示装置。在低刷新率场景下,由于一帧发光时间较长,漏电时间较长,容易产生闪烁现象。

2、因此,如何改善低频时的闪屏成为业界需要解决的技术问题。


技术实现思路

1、鉴于以上相关技术的缺点,本公开的目的在于提供像素驱动电路,以解决相关技术显示设备在低频刷新时闪屏的技术问题。

2、本公开第一方面提供一种像素驱动电路,其包括:数据写入电路、第一补偿电路、第一电容、第二电容、第一复位电路、驱动晶体管和发光器件;

3、数据写入电路与驱动晶体管的第一极耦接,用于向驱动晶体管的第一极提供数据信号;

4、第一电容的第一端和第二电容的第一端均耦接于第一电源端,第一电容的第二端耦接于驱动晶体管的栅极;

5、第一补偿电路耦接于驱动晶体管的栅极和第二极之间,用于在第一刷新率场景下将驱动晶体管的阈值电压以及数据信号写入第一电容;

6、第一复位电路耦接于第二电容的第二端和驱动晶体管的栅极之间,用于在第二刷新率场景下将第二电容的第二端和驱动晶体管的栅极连通以使第一电容和第二电容并联;

7、驱动晶体管的第二极与发光器件的第一极耦接,用于输出驱动电流以控制发光器件发光;

8、其中,第一刷新率高于目标阈值,第二刷新率不超过目标阈值。

9、在一些实施例中,第一复位电路包括:

10、第一晶体管,第一晶体管的第一极耦接于第一电容的第二端,第一晶体管的第二极耦接于第二电容的第二端,第一晶体管的栅极耦接于第一控制端。

11、在一些实施例中,像素驱动电路还包括:

12、第二补偿电路,耦接于数据写入电路的输出端与第二电容的第二端之间,用于将来自数据写入电路的数据信号写入第二电容。

13、在一些实施例中,第二补偿电路包括:第二晶体管;

14、其中,第二晶体管的第一极耦接于数据写入电路的输出端,第二晶体管的第二极及栅极耦接于第二电容的第二端。

15、在一些实施例中,第二补偿电路还包括:第三晶体管,耦接于第二晶体管的第二极和第二电容的第二端之间;

16、其中,第三晶体管的第一极耦接于第二晶体管的第二极,第三晶体管的第二极耦接于第二电容的第二端,第三晶体管的栅极耦接于第二控制端。

17、在一些实施例中,第一补偿电路包括:第六晶体管;

18、其中,第六晶体管的第一极耦接于第一电容的第二端,第六晶体管的第二极耦接于驱动晶体管的第二极,第六晶体管的栅极耦接于第二控制端。

19、在一些实施例中,数据写入电路包括:第七晶体管;

20、其中,第七晶体管的第一极耦接于数据信号端,第七晶体管的第二极耦接于驱动晶体管的第一极,第七晶体管的栅极耦接于第二控制端。

21、在一些实施例中,像素驱动电路还包括:第二复位电路,耦接于第二控制端及发光器件的阳极,用于根据第二控制端的控制信号对发光器件的阳极进行复位。

22、在一些实施例中,第二复位电路包括:第八晶体管;

23、第八晶体管的第一极耦接于第一复位信号端,第八晶体管的第二极耦接于发光器件的阳极,第八晶体管的栅极耦接于第二控制端。

24、在一些实施例中,像素驱动电路还包括:第三复位电路,耦接于第四控制端及驱动晶体管的第一极或第二极,用于根据第四控制端的控制信号对驱动晶体管的第一极或第二极进行复位。

25、在一些实施例中,第三复位电路包括:第十晶体管;

26、其中,第十晶体管的第一极耦接于第二复位信号端,第十晶体管的第二极耦接于驱动晶体管的第一极或第二极,第十晶体管的栅极耦接于第四控制端。

27、本公开第二方面提供一种显示设备,其包括:

28、如上任一种像素驱动电路。

29、本公开第三方面提供如上任一种像素驱动电路的驱动方法,其包括:

30、在显示面板的刷新率为第一刷新率的情况下,控制第一补偿电路将驱动晶体管的阈值电压以及数据信号写入第一电容,使得驱动晶体管在第一电容释放所写入信号的作用下输出驱动电流,以控制发光器件发光;

31、在显示面板的刷新率为第二刷新率的情况下,控制第一复位电路将第一电容的第二端和第二电容的第二端连通,以使第一电容和第二电容并联以稳定驱动晶体管的栅极电位。

32、本专利技术的像素驱动电路、显示设备及驱动方法,在第二刷新率,即低刷新率场景下,第一复位电路打开,将第一电容的第二端和第二电容的第二端连通,相当于电容并联,增加电容合存储电荷量,第二电容的第二端的节点对驱动晶体管的栅极节点进行电位补偿,以稳定驱动晶体管的栅极电位,最终可稳定驱动晶体管输出的驱动电流,从而降低或消除发光器件的闪烁问题。

本文档来自技高网...

【技术保护点】

1.一种像素驱动电路,其特征在于,包括:数据写入电路、第一补偿电路、第一电容、第二电容、第一复位电路、驱动晶体管和发光器件;

2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一复位电路包括:

3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:

4.根据权利要求3所述的像素驱动电路,其特征在于,所述第二补偿电路包括:第二晶体管;

5.根据权利要求4所述的像素驱动电路,其特征在于,所述第二补偿电路还包括:第三晶体管,耦接于所述第二晶体管的第二极和所述第二电容的第二端之间;

6.根据权利要求1所述的像素驱动电路,其特征在于,所述第一补偿电路包括:第六晶体管;

7.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入电路包括:第七晶体管;

8.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:第二复位电路,耦接于第二控制端及所述发光器件的阳极,用于根据所述第二控制端的控制信号对所述发光器件的阳极进行复位。

9.根据权利要求8所述的像素驱动电路,其特征在于,所述第二复位电路包括:第八晶体管;

10.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:第三复位电路,耦接于第四控制端及所述驱动晶体管的第一极或第二极,用于根据所述第四控制端的控制信号对所述驱动晶体管的第一极或第二极进行复位。

11.根据权利要求10所述的像素驱动电路,其特征在于,所述第三复位电路包括:第十晶体管;

12.一种显示设备,其特征在于,包括:

13.一种如权利要求1-11中任一项所述的像素驱动电路的驱动方法,其特征在于,包括:

...

【技术特征摘要】

1.一种像素驱动电路,其特征在于,包括:数据写入电路、第一补偿电路、第一电容、第二电容、第一复位电路、驱动晶体管和发光器件;

2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一复位电路包括:

3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:

4.根据权利要求3所述的像素驱动电路,其特征在于,所述第二补偿电路包括:第二晶体管;

5.根据权利要求4所述的像素驱动电路,其特征在于,所述第二补偿电路还包括:第三晶体管,耦接于所述第二晶体管的第二极和所述第二电容的第二端之间;

6.根据权利要求1所述的像素驱动电路,其特征在于,所述第一补偿电路包括:第六晶体管;

7.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入电路包括:第七晶体管;

8...

【专利技术属性】
技术研发人员:王琦曾迎祥肖丽娜金程威
申请(专利权)人:上海和辉光电股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1