本发明专利技术提供一种改善ACLR指标的方法,包括:预设数字变频芯片中的数字中频振荡器NCO初相;将各载波数字变频通道的NCO初相重同步为相同相位。本发明专利技术还提供一种改善ACLR指标的装置。采用本发明专利技术的方法和装置,消除了NCO控制字不能整除带来的载波误差,解决了基带数据峰均比在每个子帧中波动的问题,进而实现了改善ACLR指标的目的;同时还能充分发挥数字中频芯片的性能,使数字内插倍数不受限制。
Method and device for improving ACLR index
The present invention provides a method of improving ACLR index includes a preset digital intermediate frequency oscillator NCO digital frequency conversion chip in the initial phase; the carrier digital conversion channel NCO phase synchronization for the same phase. The invention also provides a device for improving the ACLR index. By using the method and device of the invention eliminates the NCO control word is not divisible by the carrier error brought by solving the baseband data of PAPR fluctuations in each sub frame problem, thus improving ACLR index; performance but also give full play to the digital intermediate frequency chip, the digital interpolation multiple is not restricted.
【技术实现步骤摘要】
本专利技术涉及移动通信
,尤其涉及一种改善TD-SCDMA系统中多 载波ACLR指标的方法及装置。
技术介绍
在现有的TD-SCDMA ( Time Division Synchronous CDMA,时分画同步码 分多址)系统中,ACLR (Adjacent Channel Leakage Ratio,邻道泄漏功率比) 是基站无线射频指标中的一项重要指标,该指标表明工作信号信道的发射功 率与其落到相邻信道辐射功率的比值;其中,影响ACLR的最关键因素是功率 放大器的线性度和数据的峰均比,即增加功率放大器的额定功率和降低基带 数据的峰均比均可以改善ACLR指标。其中,通过降低基带数据的峰均比是目前常用的改善ACLR指标的手段; 目前在TD-SCDMA的标准中规定一个小区中各个频点都使用同一个 midamble,而多个频点的相同信号叠加在一起会导致midamble峰值很高,远 大于data (数据)部分,即导致了midamble的峰均比过高,因此要降低基带数 据的峰均比首先要考虑降低midamble的峰均比,现有技术中通常有两种改善 midamble的峰均比方法 一种是多载波下载波之间相位旋转, 一种是多载波 下用户相位旋转;但是,采用使用上述两种方法来改善midamble的峰均比时, 会存在由NCO (数字中频振荡器)的轻微误差而严重恶化多载波的数据峰均 比的情况,具体原因如下图1示出了多载波数字上变频结构、图2示出了多载波数字下变频结构; 如图所示,在数字中频处理时,对于多载波工作环境每个载波对应一个NCO, 而NCO的频率计算公式为NCO频率控制字=所需NCO频率/参考时钟x 248 其中,所需NCO频率-射频频率-本振-参考时钟,参考时钟=1.28MHz (系统码片时钟)x数字内插倍数(整数)其中,当数字内插倍数(整数)不能被所需NCO频率整除时,NCO频率 控制字就不是整数,需要进行取整处理,将没有除尽的部分丢弃;而根据标 准定义的载波步进为200Hz,因此所需的NCO频率是200Hz的整数倍,此频率 使用频率控制字来控制产生,当频率控制字取整后,会产生一个非常小的频 率误差,导致相应载波不能被200Hz整除,这样会导致使用5ms的时间周期(即 观测频率为200Hz )来观察此载波信号时每5ms观察到的载波信号的初相都不 同,只有整除时在每个5ms内包含了整数个载波信号周期,每5ms的载波信号 的初相才相同;因此,不能整除时在连续多子帧数据中每子帧的多个载波的 NCO的初相不同会导致每子帧多载波合成后的数据的峰均比不同,等效于 NCO给每个载波信号加上了 一个旋转相位,也就是改变了载波或用户的旋转 相位,恶化了算法性能进而恶化了基带数据峰均比,从而也就恶化了ACLR指 标。针对此,现有解决此问题的方法是保证数字内插倍数是2的N次幂,从而 可以消除NCO的频率误差;但是,目前在芯片允许的时钟范围内要求数字内 插倍速越大越好,而该解决方案在保证数字内插倍数是2的N次幂时,就不能 保证数字内插倍数足够大,因而也就不能有效利用数字中频芯片的性能。
技术实现思路
有鉴于此,本专利技术解决的问题是提供一种改善ACLR指标的方法及装置, 有效的改善了 ACLR指标。为解决上述问题,本专利技术提供的技术方案如下 一种改善ACLR指标的方法,包括 预设数字变频芯片中的数字中频振荡器NCO初相; 将各载波数字变频通道的NCO初相重同步为相同相位。 其中,所述预设初相具体为对数字变频芯片中的NCO初相寄存器的值进行预先设置。 其中,所述重同步具体为根据系统同步信号产生相位重同步信号;根据该重同步信号将数字变频芯片中各载波数字变频通道的NCO初相重 新设置为所述初相寄存器的值。其中,所述系统同步信号为系统中的5ms脉冲同步信号。其中,所述数字变频芯片为数字上变频DUC芯片。其中,所述数字变频芯片为数字上变频DUC芯片和数字下变频DDC芯片。其中,所述预先设置的初相寄存器的值为0。一种改善ACLR指标的装置,包括预设单元和重同步单元;其中, 所述预设单元用于预设数字变频芯片中的数字中频振荡器NCO初相; 所述重同步单元用于将各载波数字变频通道的NCO初相重同步为相同相位。其中,所述预设单元进一步用于对数字变频芯片中的NCO初相寄存器的 值进行预先设置。其中,所述重同步单元还包括接收单元和重设置单元;其中, 所述接收单元用于接收系统同步信号;所述重设置单元用于根据接收到的系统同步信号产生重同步信号,并 利用该重同步信号将数字变频芯片中各载波数字变频通道的NCO初相重新设 置为所述初相寄存器的值。其中,所述系统同步信号为系统中的5ms脉冲同步信号。 其中,所述数字变频芯片为数字上变频DUC芯片;或者, 所述数字变频芯片为数字上变频DUC芯片和数字下变频DDC芯片。 可以看出,采用本专利技术的方法和装置,通过对所有载波的NCO的初相进 行重新设置,将各载波的数字变频通道中的初相重同步到相同相位,以此来 消除了NCO控制字不能整除带来的载波误差,解决了基带数据峰均比在每个 子帧中波动的问题,进而实现了改善ACLR指标的目的;同时还能充分发挥数 字中频芯片的性能,使数字内插倍数不受限制。附图说明图l是现有技术中多载波数字上变频结构示意图2是现有技术中多载波数字下变频结构示意图3是本专利技术实施例1的方法流程示意图4是本专利技术实施例1的方法在单天线系统中实现的示意图5是本专利技术实施例1的方法在智能天线系统中实现的示意图;图6是本专利技术实施例4的装置结构示意图。具体实施例方式本专利技术的基本思想在于通过对所有载波的NCO的初相进行重新设置,将 各载波的数字变频通道中的初相重同步到相同相位,以此来消除了 NCO控制 字不能整除带来的载波误差,解决了数据峰均比在每个子帧中波动的问题, 进而实现了改善ACLR指标的目的。为了使本领域技术人员更好的理解本专利技术,下面结合附图和具体实施例 对本专利技术的方法进4亍详细说明。本专利技术实施例1提出了一种改善ACLR指标的方法,如图3所示,该方 法包括步骤301:预设数字变频芯片中的NCO初相;其中,主要通过对初相寄存器的值进行预先设置来完成初相的设置;如果是单天线系统,则主要通过预先设置数字上变频(DUC)芯片中的 NCO初相寄存器的值,以此来完成NCO初相的设置,此时无需考虑数字下 变频(DDC)芯片中的NCO初相的情况;如果是智能天线系统,除需要预先设置数字上变频(DUC)芯片中的NCO 初相寄存器的值外,出于保证天线校准结果的考虑,还需要预先设置数字下 变频(DDC )芯片中的NCO初相寄存器的值,以此来完成NCO初相的设置;步骤302:将各载波数字变频通道的NCO初相重同步为相同相位。 具体的,首先根据接收到的系统5ms同步信号产生一个重同步信号(通 常芯片中可以很容易将一同步信号转换成另一同步信号,本文不再赘述),然 后根据该重同步信号将数字变频芯片中的各载波数字变频通道中的NCO初相 重新设置为初相寄存器的值,也就是每5ms进行一次NCO相位重同步。生效 时间为芯片响应时间,通常不超过1个码片的时间;这样即可将所有载波数 字变频通道中的NCO初相重同步为相同相位,而该相同相位即为预设的初相 寄存器的值,以本文档来自技高网...
【技术保护点】
一种改善ACLR指标的方法,其特征在于,包括: 预设数字变频芯片中的数字中频振荡器NCO初相; 将各载波数字变频通道的NCO初相重同步为相同相位。
【技术特征摘要】
1、一种改善ACLR指标的方法,其特征在于,包括预设数字变频芯片中的数字中频振荡器NCO初相;将各载波数字变频通道的NCO初相重同步为相同相位。2、 根据权利要求1所述的方法,其特征在于,所述预设初相具体为 对数字变频芯片中的NCO初相寄存器的值进行预先设置。3、 根据权利要求2所述的方法,其特征在于,所述重同步具体为 根据系统同步信号产生相位重同步信号;根据该重同步信号将数字变频芯片中各载波数字变频通道的NCO初相重 新设置为所述初相寄存器的值。4、 根据权利要求3所述的方法,其特征在于 所述系统同步信号为系统中的5ms脉冲同步信号。5、 根据权利要求1至4任意一项所述的方法,其特征在于 所述数字变频芯片为数字上变频DUC芯片。6、 根据权利要求1至4任意一项所述的方法,其特征在于 所述数字变频芯片为数字上变频DUC芯片和数字下变频DDC芯片。7、 根据权利要求1至4任意一项所述的方法,其特征在于 所述预先设置的初相寄存器的值为0。8、 一种改善AC...
【专利技术属性】
技术研发人员:郭全成,高军,
申请(专利权)人:大唐移动通信设备有限公司,
类型:发明
国别省市:11[中国|北京]
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。