System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术涉及电信号传输与采集,尤其涉及一种σ-δ调制器及模数转换器。
技术介绍
1、随着科学技术的进步发展,社会尖端领域,诸如精密仪器制造、显微控制、医疗器械、超高清音频采集、加速度感知等领域对信号采集的精度要求越来越高,而现有模数模数转换器的结构中,flash型、pipe line型、sar型因为其实现理论与器件物理特性的制约,基本不能实现有效位数超过18bit的模数转换行为。当前技术中,只有σ-δ结构才能实现超高精度的模数转换。
2、σ-δ模数转换器技术起源发展于国外,其核心σ-δ调制器为带反馈的闭环控制系统,根据预期实现的性能,架构上存在2阶、3阶、4阶、5阶、6阶调制器,随着阶数的增加,系统性能增加,当阶数在3阶及以上时,就存在系统不稳定的问题;同时系统中适配参数与系统的性能不存在线性关系;各参数之间也是线性无关的;此外,受限于现有模拟cmos工艺,核心参数的有效位数基本只能精确到小数点后三位。以上种种原因致使设计实现高精度σ-δ模数转换器面临很多挑战。
3、因此,亟需提供一种技术方案解决上述问题。
技术实现思路
1、为解决上述技术问题,本专利技术提供了一种σ-δ调制器及模数转换器。
2、第一方面,本专利技术提供一种σ-δ调制器,该σ-δ调制器的技术方案如下:
3、一种σ-δ调制器,包括:σ-δ调制器本体以及多个运算放大器;所述σ-δ调制器本体的每间隔预设阶数的加法器和积分器之间设置一个运算放大器,所述σ-δ调制器本体每阶的
4、本专利技术的一种σ-δ调制器的有益效果如下:
5、本专利技术通过对σ-δ调制器系统结构与参数数值进行改进,在提高模数转换精度的同时,还提高了稳定性。
6、在上述方案的基础上,本专利技术的一种σ-δ调制器还可以做如下改进。
7、在一种可选的方式中,所述σ-δ调制器本体为四阶ciff型σ-δ调制器。
8、在一种可选的方式中,所述四阶ciff型σ-δ调制器对应的间隔预设阶数为零。
9、在一种可选的方式中,所述多个运算放大器包括:第一运算放大器和第二运算放大器;所述第一运算放大器设置在所述四阶ciff型σ-δ调制器的第一阶加法器与第二阶积分器之间,所述第二运算放大器设置在所述四阶ciff型σ-δ调制器的第三阶加法器与第四阶积分器之间。
10、在一种可选的方式中,所述第一运算放大器用于:
11、对所述第二阶积分器输出的模拟信号进行系统零点调节,并将第一调节后的模拟信号发送至所述第一阶加法器进行求和计算。
12、在一种可选的方式中,所述第二运算放大器用于:
13、对所述第四阶积分器输出的模拟信号进行系统零点调节,并将第二调节后的模拟信号发送至所述第三阶加法器进行求和计算。
14、在一种可选的方式中,所述多个运算放大器还包括:第三运算放大器、第四运算放大器、第五运算放大器和第六运算放大器;
15、所述第三运算放大器设置在所述四阶ciff型σ-δ调制器的第一阶加法器与第一阶积分器之间,所述第四运算放大器设置在所述四阶ciff型σ-δ调制器的第二阶加法器与第二阶积分器之间,所述第五运算放大器设置在所述四阶ciff型σ-δ调制器的第三阶加法器与第三阶积分器之间,所述第六运算放大器设置在所述四阶ciff型σ-δ调制器的第四阶加法器与第四阶积分器之间。
16、在一种可选的方式中,所述第三运算放大器用于:对所述第一阶加法器输出的模拟信号进行摆幅控制,得到第一处理信号并发送至所述第一阶积分器;
17、所述第四运算放大器用于:对所述第二阶加法器输出的模拟信号进行摆幅控制,得到第二处理信号并发送至所述第二阶积分器;
18、所述第五运算放大器用于:对所述第三阶加法器输出的模拟信号进行摆幅控制,得到第三处理信号并发送至所述第三阶积分器;
19、所述第六运算放大器用于:对所述第四阶加法器输出的模拟信号进行摆幅控制,得到第四处理信号并发送至所述第四阶积分器。
20、第二方面,本专利技术提供一种模数转换器,该模数转换器包括如本专利技术的σ-δ调制器。
21、第三方面,本专利技术提供一种电子设备,该电子设备包括如本专利技术的模数转换器。
22、上述说明仅是本专利技术技术方案的概述,为了能够更清楚了解本专利技术的技术手段,而可依照说明书的内容予以实施,并且为了让本专利技术的上述和其它目的、特征和优点能够更明显易懂,以下特举本专利技术的具体实施方式。
本文档来自技高网...【技术保护点】
1.一种Σ-Δ调制器,其特征在于,包括:Σ-Δ调制器本体以及多个运算放大器;所述Σ-Δ调制器本体的每间隔预设阶数的加法器和积分器之间设置一个运算放大器,所述Σ-Δ调制器本体每阶的加法器和积分器之间分别设置一个运算放大器。
2.根据权利要求1所述的Σ-Δ调制器,其特征在于,所述Σ-Δ调制器本体为四阶CIFF型Σ-Δ调制器。
3.根据权利要求2所述的Σ-Δ调制器,其特征在于,所述四阶CIFF型Σ-Δ调制器对应的间隔预设阶数为零。
4.根据权利要求3所述的Σ-Δ调制器,其特征在于,所述多个运算放大器包括:第一运算放大器和第二运算放大器;所述第一运算放大器设置在所述四阶CIFF型Σ-Δ调制器的第一阶加法器与第二阶积分器之间,所述第二运算放大器设置在所述四阶CIFF型Σ-Δ调制器的第三阶加法器与第四阶积分器之间。
5.根据权利要求4所述的Σ-Δ调制器,其特征在于,所述第一运算放大器用于:
6.根据权利要求4所述的Σ-Δ调制器,其特征在于,所述第二运算放大器用于:
7.根据权利要求4至6任一项所述的Σ-Δ调制器,其特征在
8.根据权利要求7所述的Σ-Δ调制器,其特征在于,所述第三运算放大器用于:对所述第一阶加法器输出的模拟信号进行摆幅控制,得到第一处理信号并发送至所述第一阶积分器;
9.一种模数转换器,其特征在于,包括如权利要求1至8任一项所述的Σ-Δ调制器。
10.一种电子设备,其特征在于,包括如权利要求9所述的模数转换器。
...【技术特征摘要】
1.一种σ-δ调制器,其特征在于,包括:σ-δ调制器本体以及多个运算放大器;所述σ-δ调制器本体的每间隔预设阶数的加法器和积分器之间设置一个运算放大器,所述σ-δ调制器本体每阶的加法器和积分器之间分别设置一个运算放大器。
2.根据权利要求1所述的σ-δ调制器,其特征在于,所述σ-δ调制器本体为四阶ciff型σ-δ调制器。
3.根据权利要求2所述的σ-δ调制器,其特征在于,所述四阶ciff型σ-δ调制器对应的间隔预设阶数为零。
4.根据权利要求3所述的σ-δ调制器,其特征在于,所述多个运算放大器包括:第一运算放大器和第二运算放大器;所述第一运算放大器设置在所述四阶ciff型σ-δ调制器的第一阶加法器与第二阶积分器之间,所述第二运算放大器设置在所述四阶ciff型σ-δ调制器的第...
【专利技术属性】
技术研发人员:杨铁超,毛珂,单琳伟,房海东,王利芳,
申请(专利权)人:北京数字电视国家工程实验室有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。