System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 适配UFS协议的非嵌入式主系统存储卡与电子设备技术方案_技高网

适配UFS协议的非嵌入式主系统存储卡与电子设备技术方案

技术编号:41476123 阅读:13 留言:0更新日期:2024-05-30 14:27
本申请属于存储卡领域,提供了一种相对电子设备的PCB板可拆卸设置的适配UFS协议的非嵌入式主系统存储卡,其包括:基板,基板包括由自身的一端向另一端延伸的引脚设置区域;设于基板中的至少一个非易失性存储器与存储器控制器;与至少一个非易失性存储器和/或存储器控制器电连接的多个引脚,多个引脚至少被配置为数据引脚、供电引脚、命令引脚与接地引脚,数据引脚至少为两组,两个相邻或不相邻设置的数据引脚为一组;多个引脚的延伸方向与基板的长度方向平行,并在引脚设置区域内沿基板的宽度方向设为至少一排;适配UFS协议的非嵌入式主系统存储卡运行eMMC、UFS、NVMe或SATA协议,数据传输速度至少为200M/S。本申请还提供了一种电子设备。本申请能够节约SOC厂商的调试时间、精力与成本。

【技术实现步骤摘要】

本申请属于存储卡,尤其涉及一种适配ufs协议的非嵌入式主系统存储卡与电子设备。


技术介绍

1、嵌入式的ufs存储芯片常用于一些高端的中小型电子设备中,如旗舰的智能手机、平板电脑等,这些电子设备出现故障时大多数的故障原因都是作为系统盘的ufs存储芯片损坏,并且ufs存储芯片这种能支持数据高速传输的系统盘存储芯片,数据擦写次数都有限,当擦写次数用尽时将会无法使用。

2、而随着当前环境下电子设备使用时的数据擦写次数越来越频繁,使得ufs存储芯片的老化速度越来越快、使用寿命越来越短,一般在两到三年内就需要维修或更换。同时,随着电子设备的存储需求增加,对ufs存储芯片的数据传输需求也随之增加,进一步导致ufs存储芯片加速老化,读写寿命受到较大影响,因此,ufs存储芯片的更新升级需要不断地加快。

3、然而,目前的电子设备中,ufs存储芯片为嵌入式设计,即ufs存储芯片焊接于pcb板上,与pcb板紧密地结合在一起,ufs存储芯片与电子设备的cpu调试、适配时,需要先将ufs存储芯片焊接固定于pcb板上。而调试适配过程存在较大的不稳定性,容易出错、难以控制,当出错时则需要将ufs存储芯片从pcb板上拆下,焊接与拆装过程较为耗时耗力,限制了产品的生产周期,影响ufs存储芯片的更新换代。

4、另外,由于ufs存储芯片焊接于pcb板上呈一体结构,在ufs存储芯片损坏时若是选择维修,则需要将电子设备返厂或是需要专业人士拆解电子设备后配备新的ufs存储芯片,将会耗费大量的时间与精力,无论是对oem/odm和品牌厂商来说还是对消费者来说,都长期面临着产品维修成本过高的问题。


技术实现思路

1、本申请实施例提供一种适配ufs协议的非嵌入式主系统存储卡,旨在解决现有的嵌入式存储芯片在出厂阶段的调试过程中容易出错、成本较高、需要花费大量时间精力的技术问题。

2、本申请实施例是这样实现的,一种适配ufs协议的非嵌入式主系统存储卡,所述适配ufs协议的非嵌入式主系统存储卡相对电子设备的pcb板可拆卸设置,所述适配ufs协议的非嵌入式主系统存储卡包括:

3、基板,所述基板包括引脚设置区域,所述引脚设置区域由所述基板的一端向另一端延伸;

4、设于所述基板中的至少一个非易失性存储器与存储器控制器;

5、与所述至少一个非易失性存储器和/或所述存储器控制器电连接的多个引脚,多个所述引脚至少被配置为数据引脚、供电引脚、命令引脚与接地引脚,所述数据引脚至少为两组,两个相邻设置或不相邻设置的所述数据引脚为一组;

6、多个所述引脚的延伸方向与所述基板的长度方向平行,并在所述引脚设置区域内沿所述基板的宽度方向设为至少一排;

7、所述适配ufs协议的非嵌入式主系统存储卡运行emmc、ufs、nvme或sata协议,数据传输速度至少为200m/s。

8、更进一步地,所述引脚设置区域设于所述基板的连接口处,所述连接口处为所述基板插入所述电子设备中与所述pcb板耦接时的连接处。

9、更进一步地,所述基板为sd卡形态。

10、更进一步地,多个所述引脚被配置为2组数据引脚、2个供电引脚、1个命令引脚与1个接地引脚,在所述引脚设置区域内排成一排。

11、更进一步地,2组所述数据引脚被配置为一组数据输入引脚与一组数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,所述命令引脚被配置为时钟引脚;

12、所述第一供电引脚与所述第二供电引脚分别设于所述数据输入引脚的两侧,所述接地引脚与所述数据输出引脚相邻设置,所述时钟引脚设于所述第一供电引脚与所述接地引脚之间。

13、更进一步地,多个所述引脚被配置为4组数据引脚、2个供电引脚、1个命令引脚、2个接地引脚与1个复位引脚,在所述引脚设置区域内排成相邻的两排。

14、更进一步地,4组所述数据引脚被配置为一组第一数据输入引脚、一组第二数据输入引脚、一组第一数据输出引脚与一组第二数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,2个所述接地引脚被配置为第一接地引脚与第二接地引脚,所述命令引脚被配置为时钟引脚;

15、所述第一数据输出引脚、所述第一接地引脚、所述时钟引脚、所述第一供电引脚、所述第一数据输入引脚与所述第二供电引脚设于第一排,所述第二数据输出引脚、所述第二接地引脚、所述第二数据输入引脚与所述复位引脚设于第二排。

16、更进一步地,所述第一供电引脚与所述第二供电引脚分别设于所述第一数据输入引脚的两侧,所述第一接地引脚与所述第一数据输出引脚相邻设置,所述时钟引脚设于所述第一供电引脚与所述第一接地引脚之间;

17、所述第二接地引脚设于所述第二数据输入引脚与所述第二数据输出引脚之间,所述复位引脚通过所述第二数据输入引脚与所述第二接地引脚间隔设置。

18、更进一步地,所述基板的一侧还设有与所述电子设备卡合配合的卡合部。

19、更进一步地,所述基板为sim卡形态。

20、更进一步地,多个所述引脚被配置为4组数据引脚、2个供电引脚、1个命令引脚与2个接地引脚,沿所述基板的长度方向在所述引脚设置区域内排成间隔的两排。

21、更进一步地,4组所述数据引脚被配置为一组第一数据输入引脚、一组第二数据输入引脚、一组第一数据输出引脚与一组第二数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,2个所述接地引脚被配置为第一接地引脚与第二接地引脚,所述命令引脚被配置为时钟引脚;

22、所述第二数据输出引脚、所述第二接地引脚、所述第二数据输入引脚、所述复位引脚、所述第二供电引脚设于第一排,所述第一数据输出引脚、所述第一接地引脚、所述时钟引脚、所述第一供电引脚与所述第一数据输入引脚设于第二排。

23、更进一步地,所述第二数据输出引脚设于所述基板的一侧,所述第二接地引脚相邻所述第二数据输出引脚设置,所述第二数据输入引脚相邻所述第二接地引脚设置,所述复位引脚相邻所述第二数据输入引脚设置,所述第二供电引脚相邻所述复位引脚设置;

24、所述第一数据输入引脚与所述第一数据输出引脚分别设于所述基板的两侧,所述第一接地引脚相邻所述第一数据输出引脚设置,所述第一供电引脚相邻所述第一数据输入引脚设置,所述时钟引脚设于所述第一供电引脚与所述第一接地引脚之间。

25、更进一步地,所述适配ufs协议的非嵌入式主系统存储卡的数据传输速度大于400m/s。

26、更进一步地,所述引脚还包括空置引脚,所述空置引脚在所述引脚设置区域内相对其他的所述引脚另设为一排。

27、本申请还提供了一种电子设备,包括:

28、pcb板,所述pcb板上设有卡槽;

29、设于所述pcb板上的处理器;

30、设于所述pcb板上的运存模块,所述运存模块与所述处理器连接;以及

31、如上述任一本文档来自技高网...

【技术保护点】

1.一种适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述适配UFS协议的非嵌入式主系统存储卡相对电子设备的PCB板可拆卸设置,所述适配UFS协议的非嵌入式主系统存储卡包括:

2.如权利要求1所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述引脚设置区域设于所述基板的连接口处,所述连接口处为所述基板插入所述电子设备中与所述PCB板耦接时的连接处。

3.如权利要求1所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述基板为SD卡形态。

4.如权利要求3所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述适配UFS协议的非嵌入式主系统存储卡运行UFS协议,多个所述引脚被配置为2组数据引脚、2个供电引脚、1个命令引脚与1个接地引脚,在所述引脚设置区域内排成一排。

5.如权利要求4所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,2组所述数据引脚被配置为一组数据输入引脚与一组数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,所述命令引脚被配置为时钟引脚;

6.如权利要求3所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述适配UFS协议的非嵌入式主系统存储卡运行UFS协议,多个所述引脚被配置为4组数据引脚、2个供电引脚、1个命令引脚、2个接地引脚与1个复位引脚,在所述引脚设置区域内排成相邻的两排。

7.如权利要求6所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,4组所述数据引脚被配置为一组第一数据输入引脚、一组第二数据输入引脚、一组第一数据输出引脚与一组第二数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,2个所述接地引脚被配置为第一接地引脚与第二接地引脚,所述命令引脚被配置为时钟引脚;

8.如权利要求7所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述第一供电引脚与所述第二供电引脚分别设于所述第一数据输入引脚的两侧,所述第一接地引脚与所述第一数据输出引脚相邻设置,所述时钟引脚设于所述第一供电引脚与所述第一接地引脚之间;

9.如权利要求3-8任一项所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述基板的一侧还设有与所述电子设备卡合配合的卡合部。

10.如权利要求1所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述基板为SIM卡形态。

11.如权利要求10所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述适配UFS协议的非嵌入式主系统存储卡运行UFS协议,多个所述引脚被配置为4组数据引脚、2个供电引脚、1个命令引脚与2个接地引脚,沿所述基板的长度方向在所述引脚设置区域内排成间隔的两排。

12.如权利要求11所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,4组所述数据引脚被配置为一组第一数据输入引脚、一组第二数据输入引脚、一组第一数据输出引脚与一组第二数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,2个所述接地引脚被配置为第一接地引脚与第二接地引脚,所述命令引脚被配置为时钟引脚;

13.如权利要求12所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述第二数据输出引脚设于所述基板的一侧,所述第二接地引脚相邻所述第二数据输出引脚设置,所述第二数据输入引脚相邻所述第二接地引脚设置,所述复位引脚相邻所述第二数据输入引脚设置,所述第二供电引脚相邻所述复位引脚设置;

14.如权利要求1所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述适配UFS协议的非嵌入式主系统存储卡的数据传输速度大于400M/S。

15.如权利要求1所述的适配UFS协议的非嵌入式主系统存储卡,其特征在于,所述引脚还包括空置引脚,所述空置引脚在所述引脚设置区域内相对其他的所述引脚另设为一排。

16.一种电子设备,其特征在于,包括:

...

【技术特征摘要】

1.一种适配ufs协议的非嵌入式主系统存储卡,其特征在于,所述适配ufs协议的非嵌入式主系统存储卡相对电子设备的pcb板可拆卸设置,所述适配ufs协议的非嵌入式主系统存储卡包括:

2.如权利要求1所述的适配ufs协议的非嵌入式主系统存储卡,其特征在于,所述引脚设置区域设于所述基板的连接口处,所述连接口处为所述基板插入所述电子设备中与所述pcb板耦接时的连接处。

3.如权利要求1所述的适配ufs协议的非嵌入式主系统存储卡,其特征在于,所述基板为sd卡形态。

4.如权利要求3所述的适配ufs协议的非嵌入式主系统存储卡,其特征在于,所述适配ufs协议的非嵌入式主系统存储卡运行ufs协议,多个所述引脚被配置为2组数据引脚、2个供电引脚、1个命令引脚与1个接地引脚,在所述引脚设置区域内排成一排。

5.如权利要求4所述的适配ufs协议的非嵌入式主系统存储卡,其特征在于,2组所述数据引脚被配置为一组数据输入引脚与一组数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,所述命令引脚被配置为时钟引脚;

6.如权利要求3所述的适配ufs协议的非嵌入式主系统存储卡,其特征在于,所述适配ufs协议的非嵌入式主系统存储卡运行ufs协议,多个所述引脚被配置为4组数据引脚、2个供电引脚、1个命令引脚、2个接地引脚与1个复位引脚,在所述引脚设置区域内排成相邻的两排。

7.如权利要求6所述的适配ufs协议的非嵌入式主系统存储卡,其特征在于,4组所述数据引脚被配置为一组第一数据输入引脚、一组第二数据输入引脚、一组第一数据输出引脚与一组第二数据输出引脚,2个所述供电引脚被配置为第一供电引脚与第二供电引脚,2个所述接地引脚被配置为第一接地引脚与第二接地引脚,所述命令引脚被配置为时钟引脚;

8.如权利要求7所述的适配ufs协议的非嵌入式主系统存储卡,其特征在于,所述第一供电引脚与所述第二供电引脚分别设于所述...

【专利技术属性】
技术研发人员:倪黄忠刘国华黄嘉兴
申请(专利权)人:深圳市时创意电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1