System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本公开涉及一种当多个芯片共享时钟以进行多芯片时钟同步时能够降低操作频率和功耗的多芯片时钟同步装置和方法。
技术介绍
1、通常,显示面板可由布置成矩阵形式的多个像素组成,各个像素可由诸如r(红色)、g(绿色)和b(蓝色)的子像素组成,并且各个子像素可在以与图像数据对应的灰度发射光的同时在显示面板上显示图像。
2、最近,显示面板逐渐变大,并且随着显示面板变大,显示面板中的驱动芯片的数量也增加,以支持高分辨率和高帧频。
3、因此,在使用多个芯片的装置(例如,显示面板和触摸面板)的情况下,多个芯片中的芯片之间的时钟信号生成和时钟信号同步正在成为增加操作速度的重要问题。
4、作为用于时钟信号同步的时钟共享方法,在现有技术中已使用了当外部振荡器生成时钟时,向多个芯片中的芯片供应相同的时钟,使得多个芯片共享时钟源的方法。
5、然而,现有技术中的这种方法有问题:由于使用外部振荡元件,它在成本方面是不利的,并且由于多个芯片共享振荡频率,所以输入/输出操作频率和功耗增加。
6、另外,作为用于时钟信号同步的另一时钟共享方法,现有技术中已使用了当主芯片内部的振荡器生成时钟时,向多个从芯片供应相同的时钟,以使得多个从芯片共享时钟源的方法。
7、然而,这种方法也有问题:由于从芯片共享振荡频率,所以输入/输出操作频率和功耗增加。
8、因此,未来有必要开发一种能够降低输入/输出操作频率和功耗的多芯片时钟同步装置。
技术实现思路
1
2、本公开旨在解决上述问题和其它问题。
3、本公开旨在提供一种多芯片时钟同步装置和方法,其能够通过向多个芯片中的各个芯片单独地供应低频率的参考时钟并且将各个芯片中的参考时钟的低频率倍增n倍以生成并共享目标时钟来在执行时钟同步时降低输入/输出操作频率和功耗。
4、技术方案
5、根据本公开的实施方式的多芯片时钟同步装置可包括:参考时钟供应单元,其连接到多个芯片并且向各个芯片供应第一频率的参考时钟;以及目标时钟生成单元,其基于第一频率的参考时钟来生成第二频率的目标时钟,其中,参考时钟供应单元可生成比目标时钟的第二频率低n倍的第一频率的参考时钟,以将所生成的参考时钟供应给各个芯片,并且目标时钟生成单元可在输入第一频率的参考时钟时将参考时钟的第一频率倍增n倍以生成第二频率的目标时钟。
6、根据本公开的实施方式的多芯片时钟同步方法是包括参考时钟供应单元和目标时钟生成单元的装置的多芯片时钟同步方法,该方法可包括:由参考时钟供应单元生成比目标时钟的第二频率低n倍的第一频率的参考时钟;由参考时钟供应单元将第一频率的参考时钟供应给多个芯片中的各个芯片;由目标时钟生成单元在第一频率的参考时钟输入到时各个芯片时通过将各个芯片中的参考时钟的低频率倍增n倍来生成第二频率的目标时钟;以及由目标时钟生成单元基于第二频率的目标时钟来使多个芯片的时钟同步。
7、根据本公开的实施方式的显示装置可包括:触摸面板,其中设置有多个触摸传感器;触摸驱动装置,其驱动触摸传感器;以及多芯片时钟同步装置,其向触摸驱动装置的多个芯片施加目标时钟以使多个芯片的时钟同步,其中,多芯片时钟同步装置可包括连接到多个芯片并向各个芯片供应第一频率的参考时钟的参考时钟供应单元以及基于输入到各个芯片的第一频率的参考时钟来生成第二频率的目标时钟的目标时钟生成单元,参考时钟供应单元可生成比目标时钟的第二频率低n倍的第一频率的参考时钟,以将所生成的参考时钟供应给各个芯片,并且目标时钟生成单元可在输入第一频率的参考时钟时将参考时钟的第一频率倍增n倍以生成第二频率的目标时钟。
8、有益效果
9、根据本公开的实施方式,通过向多个芯片中的各个芯片单独地供应低频率的参考时钟并且将各个芯片中的参考时钟的低频率倍增n倍以生成并共享目标时钟,多芯片时钟同步装置可在执行时钟同步时降低输入/输出操作频率和功耗。
本文档来自技高网...【技术保护点】
1.一种多芯片时钟同步装置,该多芯片时钟同步装置包括:
2.根据权利要求1所述的多芯片时钟同步装置,其中,所述参考时钟供应单元被配置为在所述多个芯片外部生成所述参考时钟,使得向所述多个芯片均等地供应所述参考时钟,并且
3.根据权利要求2所述的多芯片时钟同步装置,其中,设置在所述多个芯片中的每一个内部的所述目标时钟生成单元包括:
4.根据权利要求1所述的多芯片时钟同步装置,其中,所述多个芯片包括主芯片和多个从芯片,
5.根据权利要求4所述的多芯片时钟同步装置,其中,所述参考时钟供应单元包括:
6.根据权利要求4所述的多芯片时钟同步装置,其中,所述参考时钟供应单元单独地设置在所述主芯片和所述多个从芯片中的每一个内部,
7.根据权利要求6所述的多芯片时钟同步装置,其中,所述主芯片的所述参考时钟供应单元被配置为通过所述主芯片的时钟输出端子向所述多个从芯片中的每一个的时钟输入端子发送所述参考时钟,并且
8.根据权利要求5所述的多芯片时钟同步装置,其中,所述参考时钟供应单元单独地设置在所述主芯片和所述多个从芯
9.根据权利要求8所述的多芯片时钟同步装置,其中,所述主芯片的所述参考时钟供应单元通过所述主芯片的所述时钟输出端子向各个从芯片的用于连接所述振动器的输入端子发送所述参考时钟,并且
10.一种多芯片时钟同步方法,该多芯片时钟同步方法包括以下步骤:
...【技术特征摘要】
1.一种多芯片时钟同步装置,该多芯片时钟同步装置包括:
2.根据权利要求1所述的多芯片时钟同步装置,其中,所述参考时钟供应单元被配置为在所述多个芯片外部生成所述参考时钟,使得向所述多个芯片均等地供应所述参考时钟,并且
3.根据权利要求2所述的多芯片时钟同步装置,其中,设置在所述多个芯片中的每一个内部的所述目标时钟生成单元包括:
4.根据权利要求1所述的多芯片时钟同步装置,其中,所述多个芯片包括主芯片和多个从芯片,
5.根据权利要求4所述的多芯片时钟同步装置,其中,所述参考时钟供应单元包括:
6.根据权利要求4所述的多芯片时钟同步装置,其中,所述参考时钟供应单元单独地设置在所述...
【专利技术属性】
技术研发人员:李宰焕,金润会,金志慧,丁承讚,郑贤洙,
申请(专利权)人:LX半导体科技有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。