System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 多发式时间数字转换器及测时装置制造方法及图纸_技高网

多发式时间数字转换器及测时装置制造方法及图纸

技术编号:41454167 阅读:2 留言:0更新日期:2024-05-28 20:42
本发明专利技术关于一种多发式时间数字转换器及测时装置,多发式时间数字转换器包含时间数字转换电路以及时序控制电路。时序控制电路耦接时间数字转换电路,并多次发送起始信号至时间数字转换电路,以测量对应起始信号的时间区间。时间数字转换电路依据多个时脉信号获取精相位时间,来执行测量时间区间,并提供用于数字处理的多笔时间数字码,所述多个时脉信号的相位是不相同。所述多笔时间数字码经过运算处理,可得到更佳解析度的时间数字码。

【技术实现步骤摘要】

本专利技术关于一种时间数字转换器,尤其是指一种多发式时间数字转换器。


技术介绍

1、时间数字转换器(time-to-digital converter,tdc)为测时装置的核心元件,测时装置的精确度受时间数字转换器的量化误差及非线性误差影响。时间数字转换器内含有多级时间延迟单元,受限于制造技术,各时间延迟单元间存在一定的非对称(mismatch),造成多级延迟单元间的时间延迟分布具有差异,此非理想特性导致时间数字转换器的非线性误差。时间数字转换器的解析度为量化时间的最小单位(quantization step size),此解析度决定于延迟单元的最小延迟时间,然而延迟单元的最小延迟时间可能受限于制造延迟单元使用的制程节点(technology node),如此也就限制了时间数字转换器的解析度。

2、基于上述,本专利技术提供一种多发式时间数字转换器,可解决上述技术问题,并且可改善时间数字转换的解析度,改善非线性误差及量化误差的问题


技术实现思路

1、本专利技术的一目的在于提供一种多发式时间数字转换器,其多次发送起始信号,可让起始信号滚动于不同精相位时间,并依据多个时脉信号测量对应该起始信号的时间区间,如此可以提升时间数字转换的解析度,改善非线性误差及量化误差的问题。

2、本专利技术提供一种多发式时间数字转换器,其包含时间数字转换电路与时序控制电路。时序控制电路耦接时间数字转换电路,并多次发送起始信号至时间数字转换电路,以测量对应起始信号的时间区间。时间数字转换电路依据多个时脉信号获取精相位时间,来执行测量时间区间,并提供用于数字处理的多笔时间数字码,所述多个时脉信号的相位是不相同。

3、本专利技术更提供一种测时装置,其包含发射模块、感测模块以及多发式时间数字转换器。发射模块依据起始信号发出测量信号,感测模块感测经返回的测量信号并对应产生停止信号。多发式时间数字转换器多次发送起始信号,并耦接发射模块与感测模块,并接收停止信号,依据多个时脉信号获取精相位时间,来测量对应起始信号与停止信号的时间区间,以提供用于数字处理的多笔时间数字码,所述多个时脉信号的相位是不相同。

本文档来自技高网...

【技术保护点】

1.一种多发式时间数字转换器,其特征在于,包含:

2.根据权利要求1所述的多发式时间数字转换器,其特征在于,该时序控制电路依据多个时间间隔而多次发送该起始信号,所述多个时间间隔都相同,或者所述多个时间间隔都不同,或者所述多个时间间隔的部份时间间隔相同。

3.根据权利要求2所述的多发式时间数字转换器,其特征在于,所述多个时脉信号具有时脉周期,相邻的所述多个时脉信号间具有时间延迟为该精相位时间,所述多个时间间隔的至少一个时间间隔与该时脉周期的比例为非整数倍,该时间延迟决定于该时脉周期与所述多个时脉信号的数量。

4.根据权利要求1所述的多发式时间数字转换器,其特征在于,该时间数字转换电路包含:

5.根据权利要求4所述的多发式时间数字转换器,其特征在于,该时间数字转换模块包含:

6.一种测时装置,其特征在于,包含:

7.根据权利要求6所述的测时装置,其特征在于,更包含:

8.根据权利要求6所述的测时装置,其特征在于,该多发式时间数字转换器更包含:

9.根据权利要求8所述的测时装置,其特征在于,所述多个时脉信号HTP230586CN第3/3页具有时脉周期,相邻的所述多个时脉信号间具有时间延迟为该精相位时间,所述多个时间间隔的至少一个时间间隔与该时脉周期的比例为非整数倍,该时间延迟决定于该时脉周期与所述多个时脉信号的数量。

10.根据权利要求9所述的测时装置,其特征在于,在多个测量周期,所述起始信号及对应的所述停止信号的接收时间滚动于所述精相位时间。

11.根据权利要求6所述的测时装置,其特征在于,该多发式时间数字转换器包含:

12.根据权利要求11所述的测时装置,其特征在于,该时间数字转换模块包含:

...

【技术特征摘要】

1.一种多发式时间数字转换器,其特征在于,包含:

2.根据权利要求1所述的多发式时间数字转换器,其特征在于,该时序控制电路依据多个时间间隔而多次发送该起始信号,所述多个时间间隔都相同,或者所述多个时间间隔都不同,或者所述多个时间间隔的部份时间间隔相同。

3.根据权利要求2所述的多发式时间数字转换器,其特征在于,所述多个时脉信号具有时脉周期,相邻的所述多个时脉信号间具有时间延迟为该精相位时间,所述多个时间间隔的至少一个时间间隔与该时脉周期的比例为非整数倍,该时间延迟决定于该时脉周期与所述多个时脉信号的数量。

4.根据权利要求1所述的多发式时间数字转换器,其特征在于,该时间数字转换电路包含:

5.根据权利要求4所述的多发式时间数字转换器,其特征在于,该时间数字转换模块包含:

6.一种测时装置,其特征在于,包...

【专利技术属性】
技术研发人员:郭明清黄敏峰
申请(专利权)人:吉光微电子股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1