System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 扫描驱动电路、扫描驱动方法、显示面板及显示设备技术_技高网

扫描驱动电路、扫描驱动方法、显示面板及显示设备技术

技术编号:41364573 阅读:3 留言:0更新日期:2024-05-20 10:12
本发明专利技术公开了一种扫描驱动电路、扫描驱动方法、显示面板及显示设备,涉及显示技术领域。该电路包括多个级联的栅极扫描驱动电路,栅极扫描驱动电路包括输入模块、下拉模块、输出模块及上拉控制节点,输入模块、输出模块及下拉模块均分别和上拉控制节点连接;下拉模块在上拉控制节点的电位为第一电位时,根据第一低电平信号与第二低电平信号提供的目标关态电压,调整关态漏电流至最小值,以维持上拉控制节点的第一电位;输出模块在上拉控制节点的电位为第一电位时,根据时钟信号与第一控制信号,输出扫描信号与级传信号。通过上述方式,调整TFT关态电压,在Q点高电位阶段将关态漏电流控制在最小值,维持Q点的高电位,避免出现高温画异。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种扫描驱动电路、扫描驱动方法、显示面板及显示设备


技术介绍

1、随着液晶显示技术的不断成熟,液晶显示器(liquid crystal display,lcd)已广泛应用于各个领域。目前,lcd中普遍采用较少栅极驱动器(gate driver less,gdl)技术,将lcd的栅极扫描驱动电路(即gdl电路)制作在阵列基板上。

2、在gdl电路中,若q点(上拉控制节点)处于高电位时间段,qb点(下拉控制节点)电位一直处于低电位,相关tft(thin film transistor,薄膜晶体管)处于关闭状态,但其漏电流较高(na量级),非漏电流最小(pa量级),漏电较大,导致q点高电位不能保持住,gout输出波形失真,尤其是在高温情况下漏电流升高,易出现高温画异,影响显示效果。


技术实现思路

1、本专利技术的主要目的在于提供一种扫描驱动电路、扫描驱动方法、显示面板及显示设备,旨在解决现有技术中tft漏电导致的高温画异,影响显示效果的技术问题。

2、为实现上述目的,本专利技术提出一种扫描驱动电路,扫描驱动电路包括多个级联的栅极扫描驱动电路,所述栅极扫描驱动电路包括输入模块、下拉模块、输出模块以及上拉控制节点,所述输入模块、输出模块以及下拉模块均分别和所述上拉控制节点连接,所述输入模块接入第一控制信号,所述输出模块接入时钟信号,所述下拉模块接入第一低电平信号与第二低电平信号;

3、所述输入模块,用于根据所述第一控制信号,将所述上拉控制节点的电位上拉至第一电位;

4、所述下拉模块,用于在所述上拉控制节点的电位为第一电位时,根据所述第一低电平信号与所述第二低电平信号提供的目标关态电压,调整关态漏电流至最小值,以维持所述上拉控制节点的第一电位;

5、所述输出模块,用于在所述上拉控制节点的电位为第一电位时,根据所述时钟信号与所述第一控制信号,输出扫描信号与级传信号。

6、可选的,所述栅极扫描驱动电路还包括输出下拉模块、反向控制模块以及下拉控制节点,所述下拉模块、输出下拉模块以及反向控制模块均分别和所述下拉控制节点连接,所述下拉模块与所述反向控制模块均分别和所述上拉控制节点连接,所述输出下拉模块接入第二控制信号,所述反向控制模块接入电源电压,所述下拉模块接入所述第二控制信号;

7、所述下拉模块,还用于根据所述第二控制信号,将所述上拉控制节点的电位下拉至第二电位;

8、所述反向控制模块,还用于在所述上拉控制节点的电位为第二电位时,将所述下拉控制节点的电位上拉至第一电位,并下拉所述输出模块中输出端的电位;

9、所述下拉模块,还用于维持所述下拉控制节点的第一电位;

10、所述输出下拉模块,用于在所述下拉控制节点的电位为第一电位时,根据所述第二控制信号,下拉所述输出模块中输出端的电位;

11、所述输出模块,还用于在所述输出端的电位下拉后,停止输出所述扫描信号与所述级传信号。

12、可选的,所述下拉模块包括第一下拉单元和下拉控制单元,所述第一下拉单元接入所述第二低电平信号,所述下拉控制单元接入所述第二控制信号;

13、所述第一下拉单元,用于根据所述目标关态电压,调整关态漏电流至最小值;

14、所述下拉控制单元,用于根据所述第二控制信号,将所述上拉控制节点的电位下拉至第二电位。

15、可选的,所述第一下拉单元包括第一晶体管、第二晶体管以及第三晶体管,所述第一晶体管与所述第二晶体管串联,所述第一晶体管的第一端与所述第二晶体管的第二端连接,所述第一晶体管的控制端与所述第二晶体管的控制端均连接至所述下拉控制节点,所述上拉控制节点分别与所述第二晶体管的第一端和第三晶体管的控制端连接,所述第一晶体管的第二端接入所述第一低电平信号,所述第三晶体管的第一端接入所述第二低电平信号,所述第三晶体管的第二端与所述第二晶体管的第二端连接;

16、所述下拉控制单元包括第四晶体管,所述第四晶体管的控制端接入所述第二控制信号,所述第四晶体管的第一端与所述下拉控制节点连接,所述第四晶体管的第二端接入所述第一低电平信号。

17、可选的,所述下拉模块还包括第二下拉单元,所述第二下拉单元包括第五晶体管、第六晶体管以及第七晶体管,所述第五晶体管与第六晶体管串联,所述第五晶体管的第一端与所述第六晶体管的第二端连接,所述第五晶体管的第二端与所述第一晶体管的第二端连接,所述第六晶体管的控制端分别与所述第四晶体管的第二端、所述第七晶体管的控制端以及所述第五晶体管的控制端连接,所述第七晶体管的第一端与所述第六晶体管的第二端连接,所述第七晶体管的第二端接入所述第二低电平信号。

18、可选的,所述输入模块包括第八晶体管与第九晶体管,所述第八晶体管的控制端与第一端分别接入所述第一控制信号,所述第八晶体管的第二端与所述第九晶体管的第一端连接,所述第九晶体管的控制端接入所述第二控制信号。

19、可选的,所述输出模块包括第十晶体管、第十一晶体管以及电容,所述输出端包括第一输出端与第二输出端,所述第一输出端输出级传信号,所述第二输出端输出扫描信号,所述第十晶体管的控制端与所述上拉控制节点连接,所述第十晶体管的第二端与所述第一输出端连接,所述第十晶体管的第一端接入所述时钟信号,所述第十一晶体管的控制端分别与所述下拉控制节点和所述电容的第一端连接,所述第十一晶体管的第二端分别与所述电容的第二端与和所述第二输出端连接,所述第十一晶体管的第一端接入所述时钟信号。

20、为实现上述目的,本专利技术还提出一种扫描驱动方法,所述扫描驱动方法,包括:

21、根据第一控制信号,将上拉控制节点的电位上拉至第一电位;

22、在所述上拉控制节点的电位为第一电位时,根据第一低电平信号与第二低电平信号提供的目标关态电压,调整关态漏电流至最小值,以维持所述上拉控制节点的第一电位;

23、在所述上拉控制节点的电位为第一电位时,根据时钟信号与所述第一控制信号,输出扫描信号与级传信号。

24、为实现上述目的,本专利技术还提出一种显示面板,包括显示区域和非显示区域,所述非显示区域上设置如上述的扫描驱动电路,所述扫描驱动电路用于为所述显示区域提供行扫描信号。

25、为实现上述目的,本专利技术还提出一种显示设备,包括背光模组和如上述的显示面板,所述背光模组与所述显示面板对应设置,所述背光模组用于向所述显示面板提供背光光源。

26、在本专利技术中,扫描驱动电路包括多个级联的栅极扫描驱动电路,栅极扫描驱动电路包括输入模块、下拉模块、输出模块以及上拉控制节点,输入模块、输出模块以及下拉模块均分别和上拉控制节点连接,输入模块接入第一控制信号,输出模块接入时钟信号,下拉模块接入第一低电平信号与第二低电平信号,输入模块,用于根据第一控制信号,将上拉控制节点的电位上拉至第一电位,下拉模块,用于在上拉控制节点的电位为第一电位时,根据第一低电平信号本文档来自技高网...

【技术保护点】

1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括多个级联的栅极扫描驱动电路,所述栅极扫描驱动电路包括输入模块、下拉模块、输出模块以及上拉控制节点,所述输入模块、所述输出模块以及所述下拉模块均分别和所述上拉控制节点连接,所述输入模块接入第一控制信号,所述输出模块接入时钟信号,所述下拉模块接入第一低电平信号与第二低电平信号;

2.如权利要求1所述的扫描驱动电路,其特征在于,所述栅极扫描驱动电路还包括输出下拉模块、反向控制模块以及下拉控制节点,所述下拉模块、输出下拉模块以及反向控制模块均分别和所述下拉控制节点连接,所述下拉模块与所述反向控制模块均分别和所述上拉控制节点连接,所述输出下拉模块接入第二控制信号,所述反向控制模块接入电源电压,所述下拉模块接入所述第二控制信号;

3.如权利要求2所述的扫描驱动电路,其特征在于,所述下拉模块包括第一下拉单元和下拉控制单元,所述第一下拉单元接入所述第二低电平信号,所述下拉控制单元接入所述第二控制信号;

4.如权利要求3所述的扫描驱动电路,其特征在于,所述第一下拉单元包括第一晶体管、第二晶体管以及第三晶体管,所述第一晶体管与所述第二晶体管串联,所述第一晶体管的第一端与所述第二晶体管的第二端连接,所述第一晶体管的控制端与所述第二晶体管的控制端均连接至所述下拉控制节点,所述上拉控制节点分别与所述第二晶体管的第一端和第三晶体管的控制端连接,所述第一晶体管的第二端接入所述第一低电平信号,所述第三晶体管的第一端接入所述第二低电平信号,所述第三晶体管的第二端与所述第二晶体管的第二端连接;

5.如权利要求4所述的扫描驱动电路,其特征在于,所述下拉模块还包括第二下拉单元,所述第二下拉单元包括第五晶体管、第六晶体管以及第七晶体管,所述第五晶体管与第六晶体管串联,所述第五晶体管的第一端与所述第六晶体管的第二端连接,所述第五晶体管的第二端与所述第一晶体管的第二端连接,所述第六晶体管的控制端分别与所述第四晶体管的第二端、所述第七晶体管的控制端以及所述第五晶体管的控制端连接,所述第七晶体管的第一端与所述第六晶体管的第二端连接,所述第七晶体管的第二端接入所述第二低电平信号。

6.如权利要求2所述的扫描驱动电路,其特征在于,所述输入模块包括第八晶体管与第九晶体管,所述第八晶体管的控制端与第一端分别接入所述第一控制信号,所述第八晶体管的第二端与所述第九晶体管的第一端连接,所述第九晶体管的控制端接入所述第二控制信号。

7.如权利要求2至6任一项所述的扫描驱动电路,其特征在于,所述输出模块包括第十晶体管、第十一晶体管以及电容,所述输出端包括第一输出端与第二输出端,所述第一输出端输出级传信号,所述第二输出端输出扫描信号,所述第十晶体管的控制端与所述上拉控制节点连接,所述第十晶体管的第一端接入所述时钟信号,所述第十晶体管的第二端与所述第一输出端连接,所述第十一晶体管的控制端分别与所述下拉控制节点和所述电容的第一端连接,所述第十一晶体管的第一端接入所述时钟信号,所述第十一晶体管的第二端分别与所述电容的第二端与和所述第二输出端连接。

8.一种扫描驱动方法,其特征在于,应用于如权利要求1-7中任一项所述的扫描驱动电路,所述扫描驱动方法,包括:

9.一种显示面板,包括显示区域和非显示区域,其特征在于,所述非显示区域上设置如权利要求1-7中任一项所述的扫描驱动电路,所述扫描驱动电路用于为所述显示区域提供行扫描信号。

10.一种显示设备,其特征在于,所述显示设备包括背光模组和如权利要求9所述的显示面板,所述背光模组与所述显示面板对应设置,所述背光模组用于向所述显示面板提供背光光源。

...

【技术特征摘要】

1.一种扫描驱动电路,其特征在于,所述扫描驱动电路包括多个级联的栅极扫描驱动电路,所述栅极扫描驱动电路包括输入模块、下拉模块、输出模块以及上拉控制节点,所述输入模块、所述输出模块以及所述下拉模块均分别和所述上拉控制节点连接,所述输入模块接入第一控制信号,所述输出模块接入时钟信号,所述下拉模块接入第一低电平信号与第二低电平信号;

2.如权利要求1所述的扫描驱动电路,其特征在于,所述栅极扫描驱动电路还包括输出下拉模块、反向控制模块以及下拉控制节点,所述下拉模块、输出下拉模块以及反向控制模块均分别和所述下拉控制节点连接,所述下拉模块与所述反向控制模块均分别和所述上拉控制节点连接,所述输出下拉模块接入第二控制信号,所述反向控制模块接入电源电压,所述下拉模块接入所述第二控制信号;

3.如权利要求2所述的扫描驱动电路,其特征在于,所述下拉模块包括第一下拉单元和下拉控制单元,所述第一下拉单元接入所述第二低电平信号,所述下拉控制单元接入所述第二控制信号;

4.如权利要求3所述的扫描驱动电路,其特征在于,所述第一下拉单元包括第一晶体管、第二晶体管以及第三晶体管,所述第一晶体管与所述第二晶体管串联,所述第一晶体管的第一端与所述第二晶体管的第二端连接,所述第一晶体管的控制端与所述第二晶体管的控制端均连接至所述下拉控制节点,所述上拉控制节点分别与所述第二晶体管的第一端和第三晶体管的控制端连接,所述第一晶体管的第二端接入所述第一低电平信号,所述第三晶体管的第一端接入所述第二低电平信号,所述第三晶体管的第二端与所述第二晶体管的第二端连接;

5.如权利要求4所述的扫描驱动电路,其特征在于,所述下拉模块还包括第二下拉单元,所述第二下拉单元包括第五晶体管、第六晶体管以及第七晶体管,所述第五晶体管与第六晶体管串联,所述第五晶体...

【专利技术属性】
技术研发人员:郝晶晶袁海江
申请(专利权)人:绵阳惠科光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1