【技术实现步骤摘要】
本技术涉及通信领域,特别是涉及一种多通道的信号收发组件。
技术介绍
1、信号收发组件也称为tr组件,由发射链路和接收链路构成,包含放大、滤波、至少一次变频以及移相等功能电路;在雷达和各个通信系统中有着非常重要的地位。
2、在多通道的信号收发组件中,往往需要保证各发射通道的相位一致性和各接收通道的相位一致性,常见的方式是预先对各个通道进行测试,然后获得校准系数,然后在实际工作过程中根据校准系数进行校准,以保证通道间的相位一致性。
3、但是,随着时间的推移和器件的老化,相位会收到器件的影响,这种情况下,通过之前测定的校准参数就很难实现准确的校准,无法保证通道间的相位一致。
技术实现思路
1、本技术的目的在于克服现有技术的不足,提供一种多通道的信号收发组件。
2、本技术的目的是通过以下技术方案来实现的:一种多通道的信号收发组件,其包括微处理器、显示器、基带数字收发单元、数据接口和多个信号收发通道:
3、每一个所述的信号收发通道均包括收发天线、收发切换开关、信号接收单元和信号发射单元;所述收发天线与收发切换开关连接;所述信号接收单元的输入端与收发切换开关连接,信号接收单元的输出端与基带数字收发单元连接;所述信号发射单元的输入端与基带数字收发单元连接,信号发射单元的输出端与基带数字收发单元连接,所述基带数字收发单元还与数据接口连接;
4、每一个信号收发通道中,信号接收单元的输出端均连接有一个第一相位检测模块,信号发射单元的输出端均连
5、其中,所述信号接收单元包括低噪声放大器、第一滤波器、第一移相器、下变频模块和adc模块,所述低噪声放大器的输入端作为信号接收单元的输入端与收发切换开关连接,低噪声放大器的输出端依次通过第一滤波器、第一移相器、下变频模块与adc模块连接,所述adc模块的输出端作为信号接收单元的输出端与基带数字收发单元连接。
6、其中,所述信号发射单元包括功率放大器、第二滤波器、第二移相器、上变频模块和dac模块,所述dac模块的输入端作为整个信号发射单元的输入端与所述基带数字收发单元连接,dac模块的输出端依次通过上变频模块、第二移相器、第二滤波器与功率放大器连接,所述功率放大器的输出端作为整个信号发射单元的输出端与收发切换开关连接。所述第一移相器和第二移相器均为数控移相器。
7、所述信号收发组件还包括控制面板,所述控制面板与微处理器连接,所述微处理器分别与每一个信号收发通道中的第一移相器和第二移相器的控制输入端连接,所述控制面板中设置有分别与各个通道中第一移相器和第二移相器对应的控制旋钮。
8、本技术的有益效果是:本技术能够实时监测信号发射或信号接收过程中的相位进行显示,并提供控制面板,用于提供相位调节功能,能够有效保证通道间的相位一致。
本文档来自技高网...【技术保护点】
1.一种多通道的信号收发组件,其特征在于:包括微处理器、显示器、基带数字收发单元、数据接口和多个信号收发通道:
2.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述收发切换开关为单刀双掷开关,收发切换开关的动端与收发天线连接,收发切换开关的第一个不动端与信号接收单元的输入端连接,收发切换开关的第二个不动端与信号发送单元的输出端连接。
3.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述基带数字收发单元包括基带处理器、第一功分器与合路器;
4.根据权利要求3所述的一种多通道的信号收发组件,其特征在于:所述基带处理器为FPGA、DSP处理器或单片机。
5.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述微处理器为单片机或DSP处理器。
6.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述信号接收单元包括低噪声放大器、第一滤波器、第一移相器、下变频模块和ADC模块,所述低噪声放大器的输入端作为信号接收单元的输入端与收发切换开关连接,低噪声放大器的输出端依次通过第一滤波器、
7.根据权利要求6所述的一种多通道的信号收发组件,其特征在于:所述信号发射单元包括功率放大器、第二滤波器、第二移相器、上变频模块和DAC模块,所述DAC模块的输入端作为整个信号发射单元的输入端与所述基带数字收发单元连接,DAC模块的输出端依次通过上变频模块、第二移相器、第二滤波器与功率放大器连接,所述功率放大器的输出端作为整个信号发射单元的输出端与收发切换开关连接。
8.根据权利要求7所述的一种多通道的信号收发组件,其特征在于:所述第一移相器和第二移相器均为数控移相器。
9.根据权利要求8所述的一种多通道的信号收发组件,其特征在于:所述信号收发组件还包括控制面板,所述控制面板与微处理器连接,所述微处理器分别与每一个信号收发通道中的第一移相器和第二移相器的控制输入端连接,所述控制面板中设置有分别与各个通道中第一移相器和第二移相器对应的控制旋钮。
10.根据权利要求7所述的一种多通道的信号收发组件,其特征在于:所述信号收发组件还包括本振源、第二功分器和第三功分器,所述本振源包括晶振时钟、第一PLL锁相环和第二PLL锁相环,所述晶振时钟的输出端分别与第一PLL锁相环和第二PLL锁相环连接,所述第一PLL锁相环的输出端通过第二功分器分别与每一个信号收发通道中的上变频模块连接,提供上变频所需的本振信号,所述第二PLL锁相环的输出端通过第三功分器分别与每一个信号收发通道中的下变频模块连接,提供下变频所需的本振信号。
...【技术特征摘要】
1.一种多通道的信号收发组件,其特征在于:包括微处理器、显示器、基带数字收发单元、数据接口和多个信号收发通道:
2.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述收发切换开关为单刀双掷开关,收发切换开关的动端与收发天线连接,收发切换开关的第一个不动端与信号接收单元的输入端连接,收发切换开关的第二个不动端与信号发送单元的输出端连接。
3.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述基带数字收发单元包括基带处理器、第一功分器与合路器;
4.根据权利要求3所述的一种多通道的信号收发组件,其特征在于:所述基带处理器为fpga、dsp处理器或单片机。
5.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述微处理器为单片机或dsp处理器。
6.根据权利要求1所述的一种多通道的信号收发组件,其特征在于:所述信号接收单元包括低噪声放大器、第一滤波器、第一移相器、下变频模块和adc模块,所述低噪声放大器的输入端作为信号接收单元的输入端与收发切换开关连接,低噪声放大器的输出端依次通过第一滤波器、第一移相器、下变频模块与adc模块连接,所述adc模块的输出端作为信号接收单元的输出端与基带数字收发单元连接。
7.根据权利要求6所述的一种多通道的信号收发组件,其特征在于:所述信号...
【专利技术属性】
技术研发人员:马伟,
申请(专利权)人:成都竟诚电子科技有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。