System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 存储器及其控制方法、电路板、电子设备技术_技高网

存储器及其控制方法、电路板、电子设备技术

技术编号:40965907 阅读:2 留言:0更新日期:2024-04-18 20:46
本申请提供一种存储器及其控制方法、电路板、电子设备,涉及存储技术领域,可以利用控制电路向存储器传输第一信号的走线代替现有的多种用于传输命令的走线。该存储器包括恢复时钟接收器、命令译码器、多个存储单元、第一命令接口。恢复时钟接收器,用于在第一时钟信号的触发下,通过第一命令接口接收控制电路发送的第一信号,并将第一信号发送至命令译码器。第一时钟信号的时钟频率,与控制电路中用于触发第一信号输出的第二时钟信号的时钟频率相同。命令译码器响应于接收的第一信号,确定与第一信号匹配的第一命令,并将第一命令发送至至少部分存储单元。至少部分存储单元接收到第一命令,执行与第一命令匹配的操作。

【技术实现步骤摘要】

本申请涉及存储,尤其涉及一种存储器及其控制方法、电路板、电子设备


技术介绍

1、近年来,随着人工智能(artificial intelligence,ai)领域和计算领域的飞速发展,对存储器的容量有了更高的要求。可以通过增加电子设备中存储器的数量,来满足对存储器的容量的要求。

2、然而,存储器的数量增加,必然导致用于集成存储器的电路板上的走线资源增加,进而导致电路板的板级空间资源增加。


技术实现思路

1、为了解决上述技术问题,本申请提供一种存储器及其控制方法、电路板、电子设备,可以利用控制电路向存储器传输第一信号的走线,代替现有的多种用于传输命令的走线。

2、第一方面,本申请提供一种存储器,该存储器包括恢复时钟接收器、命令译码器、多个存储单元、第一命令接口。恢复时钟接收器,用于在第一时钟信号的触发下,通过第一命令接口接收控制电路发送的第一信号,并将第一信号发送至命令译码器。第一时钟信号的时钟频率,与控制电路中用于触发第一信号输出的第二时钟信号的时钟频率相同。命令译码器响应于接收的第一信号,确定与第一信号匹配的第一命令,并将第一命令发送至至少部分存储单元。至少部分存储单元接收到第一命令,执行与第一命令匹配的操作。

3、本申请中,由于第一时钟信号的时钟频率,与控制电路中用于触发第一信号输出的第二时钟信号的时钟频率相同,因此,控制电路在第二时钟信号的触发下,每向第一恢复时钟接收器发送一个高电平(数字信号“1”),第一恢复时钟接收器在同时钟频率的第一时钟信号的触发下,也会接收相应的高电平(数字信号“1”);或者,控制电路在第二时钟信号的触发下,每向第一恢复时钟接收器发送一个低电平(数字信号“0”),第一恢复时钟接收器在同时钟频率的第一时钟信号的触发下,也会接收相应的低电平(数字信号“0”)。

4、上述第一命令可以是写命令、读命令、片选命令、激活命令、预充命令、刷新命令、低功耗工作命令等由控制电路向存储器发送的命令。这样一来,控制电路向存储器发送第一信号的走线,还可以代替地址线(a0~a17、bg[1:0]、ba[1:0]等)、片选线cs、激活线act_n等。结合前述省去的时钟线ck_t/c和时钟使能线cke,大大减少了电路板上走线的数量,提高了第一走线的利用率,节省了电路板的板级空间资源以及带宽。

5、在一些可能实现的方式中,在不同情况下,第一命令可以作用于不同的存储单元,第一命令中还可以包括第一地址,可以根据第一地址指定需要执行第一命令的至少部分存储单元,从而由指定的至少部分存储单元来执行与第一命令匹配的操作。具体的,存储器还包括多路选通器。命令译码器,用于根据第一命令,确定第一命令指示的至少部分存储单元。命令译码器,还用于通过多路选通器将第一命令发送至至少部分存储单元。

6、在一些可能实现的方式中,存储器还包括数据接口。在第一命令为写命令的情况下,至少部分存储单元,用于通过数据接口和多路选通器接收写数据。或者,在第一命令为读命令的情况下,至少部分存储单元,还用于通过多路选通器和数据接口读出读数据。

7、在此基础上,数据接口的数量为多个,存储器还包括数据传输单元。

8、在第一命令为写命令的情况下,数据传输单元,用于在第三时钟信号的触发下,通过多个数据接口并行接收控制电路发送的多组第一数据,将并行的多组第一数据转换为串行的写数据,并将串行的写数据通过多路选通器串行发送至至少部分存储单元;第三时钟信号的时钟频率,与控制电路中用于触发多组第一数据输出的第四时钟信号的时钟频率相同。由于第三时钟信号的时钟频率与第四时钟信号的时钟频率相同,因此,在第四时钟信号的触发下,控制电路每向数据传输单元发送一个高电平(数字信号“1”),数据传输单元在同时钟频率的第三时钟信号的触发下,也会接收相应的高电平(数字信号“1”);或者,在第四时钟信号的触发下,数据收发器每向数据传输单元发送一个低电平(数字信号“0”),数据传输单元在同时钟频率的第三时钟信号的触发下,也会接收相应的低电平(数字信号“0”)。

9、例如,第一数据通过第二走线传输至数据接口,第二走线的数量为16根,且每16位写数据构成一个有效写数据。第一恢复时钟接收器接收用于指示写命令的第一信号后,数据传输单元通过16根第二走线并行接收16个第一数据。数据传输单元将并行的16个第一数据转换为串行的16位写数据,串行的16位写数据作为有效写数据写入至少部分存储单元中。

10、或者,第一命令为读命令;数据传输单元,还用于通过多路选通器接收至少部分存储单元发送的串行的读数据,将串行的读数据转换为并行的多组第二数据,并在第五时钟信号的触发下,通过多个数据接口将多组第二数据并行输入至控制电路;第五时钟信号的时钟频率,与用于触发控制电路接收多组第二数据的第六时钟信号的时钟频率相同。由于第五时钟信号的时钟频率与第六时钟信号的时钟频率相同,因此,在第五时钟信号的触发下,数据传输单元每向控制电路发送一个高电平(数字信号“1”),控制电路在同时钟频率的第六时钟信号的触发下,也会接收相应的高电平(数字信号“1”);或者,在第五时钟信号的触发下,数据传输单元每向控制电路发送一个低电平(数字信号“0”),控制电路在同时钟频率的第六时钟信号的触发下,也会接收相应的低电平(数字信号“0”)。

11、例如,数据接口利用第二走线输出第二数据,第二走线的数量为16根,且每16位读数据构成一个有效读数据。第一恢复时钟接收器接收用于指示读命令的第一信号后,至少部分存储单元通过多路选通器向数据传输单元串行发送16个读数据。数据传输单元将串行的16个读数据转换为并行的16个第二数据,并将并行的16个第二数据通过16根第二走线输出。

12、在一些可能实现的方式中,第三时钟信号的时钟频率与第五时钟信号的时钟频率相同。这样一来,向至少部分存储单元写入写数据的频率,与从至少部分存储单元读出读数据的频率相同。

13、在一些可能实现的方式中,恢复时钟接收器包括第一时钟生成电路,第一时钟生成电路用于生成第一时钟信号、第三时钟信号、以及第五时钟信号。在此基础上,控制电路包括第三时钟生成电路,第三时钟生成电路用于生成第二时钟信号。

14、本申请可以利用第一时钟生成电路生成第一时钟信号,利用第三时钟生成电路生成第二时钟信号,因此,无需由外部电路通过走线来向控制电路提供用于触发第一信号输出的第二时钟信号,也无需由外部电路通过走线来向存储器提供用于触发接收第一信号的第一时钟信号。从而省去时钟线ck_t/c和时钟使能线cke,减少电路板上走线的数量,节省电路板的板级空间资源以及带宽。

15、在第一命令为写命令时,第一时钟生成电路生成第三时钟信号,可以节省数据线接收时钟tdqs[2:0]t/c;在第一命令为读命令时,第一时钟生成电路生成第五时钟信号,可以节省数据线发送时钟dqs[2:0]t/c。从而大大减少了电路板上走线的数量,提高了第一走线和第二走线的利用率,节省了电路板的本文档来自技高网...

【技术保护点】

1.一种存储器,其特征在于,包括恢复时钟接收器、命令译码器、多个存储单元、第一命令接口;

2.根据权利要求1所述的存储器,其特征在于,所述存储器还包括多路选通器;

3.根据权利要求2所述的存储器,其特征在于,所述存储器还包括数据接口;

4.根据权利要求3所述的存储器,其特征在于,所述数据接口的数量为多个,所述存储器还包括数据传输单元;

5.根据权利要求4所述的存储器,其特征在于,所述第三时钟信号的时钟频率与所述第五时钟信号的时钟频率相同。

6.根据权利要求4或5所述的存储器,其特征在于,所述恢复时钟接收器包括第一时钟生成电路,所述第一时钟生成电路用于生成所述第一时钟信号、所述第三时钟信号、以及所述第五时钟信号。

7.根据权利要求1所述的存储器,其特征在于,所述第一命令为第一片选命令;

8.根据权利要求1-7任一项所述的存储器,其特征在于,所述第一命令接口的个数为多个;

9.根据权利要求1或2所述的存储器,其特征在于,所述第一命令还包括激活命令、预充命令、刷新命令、低功耗工作命令中的至少一种。

10.根据权利要求1所述的存储器,其特征在于,所述存储器还包括恢复时钟发生器和第二命令接口;

11.根据权利要求10所述的存储器,其特征在于,所述第二命令接口的个数为多个;

12.根据权利要求10或11所述的存储器,其特征在于,所述恢复时钟发生器包括第二时钟生成电路,所述第二时钟生成电路用于生成所述第七时钟信号。

13.根据权利要求10或11所述的存储器,其特征在于,所述第二命令包括告警命令、数据取反命令中的至少一种。

14.一种电路板,其特征在于,包括控制电路和权利要求1-13任一项所述的存储器;

15.一种电子设备,其特征在于,包括一个或多个计算机程序和权利要求14所述的电路板;所述一个或多个计算机程序存储在所述电路板上的存储器中。

16.一种存储器的控制方法,其特征在于,所述存储器包括第一命令接口;所述存储器的控制方法包括:

17.根据权利要求16所述的存储器的控制方法,其特征在于,所述存储器还包括数据接口;

18.根据权利要求17所述的存储器的控制方法,其特征在于,所述数据接口的数量为多个,所述第一命令为写命令;所述通过所述数据接口接收写数据,包括:

19.根据权利要求17所述的存储器的控制方法,其特征在于,所述数据接口的数量为多个,所述第一命令为读命令;通过所述数据接口读出读数据,包括:

20.根据权利要求16所述的存储器的控制方法,其特征在于,所述第一命令为第一片选命令;所述执行与所述第一命令匹配的操作,包括:

21.根据权利要求16-20任一项所述的存储器的控制方法,其特征在于,所述第一命令接口的个数为多个;所述在第一时钟信号的触发下,通过第一命令接口接收控制电路发送的第一信号,包括:

22.根据权利要求16所述的存储器的控制方法,其特征在于,所述存储器还包括第二命令接口;

23.根据权利要求22所述的存储器的控制方法,其特征在于,所述第二命令接口的个数为多个;所述在第七时钟信号的触发下,通过所述第二命令接口向所述控制电路发送所述第二信号,包括:

...

【技术特征摘要】

1.一种存储器,其特征在于,包括恢复时钟接收器、命令译码器、多个存储单元、第一命令接口;

2.根据权利要求1所述的存储器,其特征在于,所述存储器还包括多路选通器;

3.根据权利要求2所述的存储器,其特征在于,所述存储器还包括数据接口;

4.根据权利要求3所述的存储器,其特征在于,所述数据接口的数量为多个,所述存储器还包括数据传输单元;

5.根据权利要求4所述的存储器,其特征在于,所述第三时钟信号的时钟频率与所述第五时钟信号的时钟频率相同。

6.根据权利要求4或5所述的存储器,其特征在于,所述恢复时钟接收器包括第一时钟生成电路,所述第一时钟生成电路用于生成所述第一时钟信号、所述第三时钟信号、以及所述第五时钟信号。

7.根据权利要求1所述的存储器,其特征在于,所述第一命令为第一片选命令;

8.根据权利要求1-7任一项所述的存储器,其特征在于,所述第一命令接口的个数为多个;

9.根据权利要求1或2所述的存储器,其特征在于,所述第一命令还包括激活命令、预充命令、刷新命令、低功耗工作命令中的至少一种。

10.根据权利要求1所述的存储器,其特征在于,所述存储器还包括恢复时钟发生器和第二命令接口;

11.根据权利要求10所述的存储器,其特征在于,所述第二命令接口的个数为多个;

12.根据权利要求10或11所述的存储器,其特征在于,所述恢复时钟发生器包括第二时钟生成电路,所述第二时钟生成电路用于生成所述第七时钟信号。

13.根据权利要求10或11所述的存储器,其特征在于,所述第二命...

【专利技术属性】
技术研发人员:梁传增麦纪良魏晨曦刘振军
申请(专利权)人:华为技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1