System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind() 栅极驱动电路及显示面板制造技术_技高网

栅极驱动电路及显示面板制造技术

技术编号:40336379 阅读:9 留言:0更新日期:2024-02-09 14:26
本发明专利技术公开了一种栅极驱动电路及显示面板。栅极驱动电路包括第一输入模块、第二输出模块及耦合控制模块;第一输入模块与第二输出模块的第二控制端连接,第一输入模块用于基于第二时钟信号将输入信号传输至第二控制端;第二输出模块用于在导通时输出第二电压信号;耦合控制模块与第二控制端电连接,耦合控制模块用于根据第二时钟信号和输入信号,基于第一时钟信号的第一电平向第二电平的跳变,对第二控制端的电位进行耦合控制,使栅极驱动电路的输出端输出第二电压信号。本发明专利技术的技术方案提升了显示面板的显示效果。

【技术实现步骤摘要】

本专利技术涉及显示,尤其涉及一种栅极驱动电路及显示面板


技术介绍

1、随着显示技术的不断发展,显示面板的应用范围越来越广泛,人们对显示面板的要求也越来越高。

2、但目前的有机发光显示产品存在显示异常的情况,显示产品的显示效果有待提升。


技术实现思路

1、本专利技术提供了一种栅极驱动电路及显示面板,以解决显示产品存在显示异常的情况。

2、根据本专利技术的一方面,提供了一种栅极驱动电路,栅极驱动电路包括:

3、第一输入模块和第二输出模块,所述第一输入模块与所述第二输出模块的第二控制端连接,所述第一输入模块用于基于第二时钟信号将输入信号传输至所述第二控制端;所述第二输出模块用于在导通时输出第二电压信号;耦合控制模块,与所述第二控制端电连接,用于根据所述第二时钟信号和所述输入信号,基于第一时钟信号的第一电平向第二电平的跳变,对所述第二控制端的电位进行耦合控制,使所述栅极驱动电路的输出端输出第二电压信号。

4、可选地,所述第二时钟信号的第二电平脉冲与所述输入信号的第二电平脉冲存在交叠;所述耦合控制模块用于在所述第二时钟信号为第二电平时,将所述输入信号的第二电平向所述耦合控制模块的内部节点传输,以及在所述第一时钟信号由第一电平跳变为第二电平时,对所述内部节点的电位进行耦合,并将耦合后的电位向所述第二控制端传输;

5、优选的,所述第二电平与所述第二电压信号相同,所述第一电平与所述第一电压信号相同。

6、可选地,所述耦合控制模块包括:第一输入单元、第一控制单元、第一耦合单元和开关单元;

7、所述第一输入单元的控制端与所述第二时钟信号连接,所述第一输入单元的第一端接入所述输入信号,所述第一输入单元的第二端与所述耦合控制模块的内部节点连接,所述第一输入单元用于在所述第二时钟信号为第二电平时,将所述输入信号的第二电平向所述内部节点传输;其中,所述内部节点为所述第一耦合单元的第一端;

8、所述第一控制单元的控制端与所述内部节点连接,所述第一控制单元的第一端接入所述第一时钟信号,所述第一控制单元的第二端与所述第一耦合单元的第二端连接,所述第一控制单元用于在所述第一时钟信号由第一电平跳变为第二电平时,对所述内部节点的电位进行耦合;

9、所述开关单元的控制端和所述开关单元的第一端均与所述内部节点连接,所述开关单元的第二端与所述第二控制端连接,所述开关单元用于在所述第二控制端与所述内部节点的电位差满足所述开关单元的导通条件时,将所述内部节点耦合后的电位向所述第二控制端传输。

10、可选地,栅极驱动电路还包括:

11、第一控制模块和第一输出模块,所述第一控制模块与所述第一输出模块的第一控制端连接,所述第一控制模块用于基于所述输入信号、第一电压信号及所述第一时钟信号控制所述第一控制端的电位,所述第一输出模块用于在所述第一控制端的电位为第二电平时导通,以在导通时输出所述第一电压信号;

12、优选的,所述耦合控制模块还包括:第二控制单元;

13、所述第二控制单元的控制端与所述第一控制端连接,所述第二控制单元的第一端接入所述第一电压信号,所述第二控制单元的第二端与所述第一耦合单元的第二端连接,所述第二控制单元用于在所述第一控制端的电位为第二电平时,将所述第一电压信号传输至所述第一耦合单元的第二端。

14、可选地,所述第一输入单元包括第一晶体管和第二晶体管;

15、所述第一晶体管的控制极接入所述第二时钟信号,所述第一晶体管的第一极接入所述输入信号;

16、所述第二晶体管的控制极接入所述第二电压信号,所述第二晶体管的第一极与所述第一晶体管的第二极电连接,所述第二晶体管的第二极与所述内部节点电连接;

17、和/或,所述第一耦合单元包括第一电容,所述第一电容的第一极为所述内部节点,所述第一电容的第二极为所述第一耦合单元的第二端;

18、和/或,所述第一控制单元包括第三晶体管,所述第三晶体管的控制极与所述内部节点电连接,所述第三晶体管的第一极接入所述第一时钟信号,所述第三晶体管的第二极与所述第一耦合单元的第二端电连接;

19、和/或,所述开关单元包括第四晶体管,所述第四晶体管的控制极与所述第四晶体管的第一极均与所述内部节点电连接,所述第四晶体管的第二极与所述第二控制端电连接;

20、和/或,所述第二控制单元包括第五晶体管,所述第五晶体管的控制极与所述第一控制端电连接,所述第五晶体管的第一极接入所述第一电压信号,所述第五晶体管的第二极与所述第一耦合单元的第二端电连接。

21、可选地,栅极驱动电路还包括:

22、耦合模块,连接于所述输出端与所述第二控制端之间,用于根据所述输出端的电位跳变对所述第二控制端的电位进行耦合。

23、可选地,所述耦合模块包括第二电容;

24、所述第二电容连接于所述输出端与所述第二控制端之间。

25、可选地,栅极驱动电路还包括:

26、节点互控模块,分别与所述第一控制端和所述第二控制端连接,用于响应所述第二控制端的电位,将所述第一电压信号传输至所述第一控制端。

27、可选地,所述第一控制模块包括:

28、第六晶体管,所述第六晶体管的控制极接入所述输入信号,所述第六晶体管的第一极接入所述第一电压信号;

29、第七晶体管和第三电容,所述第七晶体管的控制极与所述第六晶体管的第二极电连接,所述第七晶体管的第一极接入所述第一时钟信号,所述第七晶体管的第二极与所述第一控制端电连接;所述第三电容连接于所述第七晶体管的控制极与所述第七晶体管的第一极之间;

30、和/或,所述第一输出模块包括:第四电容和第八晶体管;

31、所述第四电容连接于所述第八晶体管的控制极与所述第八晶体管的第一极之间;

32、所述第八晶体管的控制极与所述第一控制端电连接,所述第八晶体管的第二极与所述输出端连接;

33、和/或,所述第二输出模块包括第九晶体管;所述第九晶体管的控制极与所述第二控制端电连接,所述第九晶体管的第一极接入所述第二电压信号,所述第九晶体管的第二极为所述栅极驱动电路的输出端。

34、根据本专利技术的另一方面,提供了一种显示面板,该显示面板包括本专利技术任一实施例所述的栅极驱动电路。

35、本专利技术实施例的技术方案,通过设置耦合控制模块,耦合控制模块根据第二时钟信号和输入信号,基于第一时钟信号的第一电平向第二电平的跳变,对第二控制端的电位进行耦合控制。可以将第二电平耦合至第二控制端,从而使得第二控制端的电位向第二电平的方向变化。当输入信号为第二电平,即第二控制端的电位为第二电平时,通过耦合控制模块的耦合控制,第二控制端的电位进一步向第二电平的方向变化,变为更低于第二电平的电信号或更高于第二电平的电信号。由此,可以保证第二输出模块可以完全导通,可以保证第二输出模块输出第二电压信本文档来自技高网...

【技术保护点】

1.一种栅极驱动电路,其特征在于,包括:

2.根据权利要求1所述的栅极驱动电路,其特征在于,

3.根据权利要求1所述的栅极驱动电路,其特征在于,所述耦合控制模块包括:第一输入单元、第一控制单元、第一耦合单元和开关单元;

4.根据权利要求3所述的栅极驱动电路,其特征在于,还包括:

5.根据权利要求4所述的栅极驱动电路,其特征在于,

6.根据权利要求1所述的栅极驱动电路,其特征在于,还包括:

7.根据权利要求6所述的栅极驱动电路,其特征在于,所述耦合模块包括第二电容;

8.根据权利要求4所述的栅极驱动电路,其特征在于,还包括:

9.根据权利要求8所述的栅极驱动电路,其特征在于,所述第一控制模块包括:

10.一种显示面板,其特征在于,包括:权利要求1-9任一项所述的栅极驱动电路。

【技术特征摘要】

1.一种栅极驱动电路,其特征在于,包括:

2.根据权利要求1所述的栅极驱动电路,其特征在于,

3.根据权利要求1所述的栅极驱动电路,其特征在于,所述耦合控制模块包括:第一输入单元、第一控制单元、第一耦合单元和开关单元;

4.根据权利要求3所述的栅极驱动电路,其特征在于,还包括:

5.根据权利要求4所述的栅极驱动电路,其特征在于,

6....

【专利技术属性】
技术研发人员:鲁建军盖翠丽郭恩卿潘康观
申请(专利权)人:合肥维信诺科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1