System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本申请涉及显示,具体涉及一种goa电路及显示面板。
技术介绍
1、随着显示技术的飞速发展,触控显示面板已经广泛地被人们所接受及使用,如智能手机、平板电脑等均使用了触控显示面板(touch panel technology),触控显示面板、是将触控面板和液晶面板结合为一体,使得液晶面板同时具备显示和感知触控输入的功能。根据触控传感器(touch sensor)位置不同,触控显示面板可分为out cell(触控传感器外挂于显示面板外)、on cell(触控传感器设置在显示面板上)和in cell(触控传感器集成在显示面板中)等技术架构。
2、其中,in cell型触控显示面板的驱动架构采用栅极驱动电路(gate on array,goa)提供面板需要的栅极驱动信号,使触控显示面板得以正常工作。但in cell型触控显示面板需具有信号中停功能,即在触控时段需要暂停goa电路的级传,因此如何在触控时段维持goa电路的电荷不漏电是问题关键。
技术实现思路
1、本申请提供一种goa电路及显示面板,能够在显示时段保持正常的信号级传,并在触摸时段降低goa电路的电荷漏电情况。
2、第一方面,本申请提供一种goa电路,所述goa电路包括级联的多个goa单元,每个所述goa单元均包括上拉控制模块、上拉模块、电容模块、下拉维持模块、下拉模块和goa驱动关闭模块;
3、所述上拉控制模块分别连接第(n-3)级goa单元的信号输出端g(n-3)、恒压高电位信号端和第一节点,
4、所述上拉模块分别连接时钟信号线、第一节点和第二节点;
5、所述电容模块分别连接所述第一节点和所述第二节点;
6、所述下拉维持模块分别连接所述恒压高电位信号端、所述第一节点、所述第二节点、第三节点和第四节点,其中,所述第三节点连接栅极关闭信号端,所述第四节点连接恒压负电位信号端;
7、所述下拉模块分别连接第(n+4)级goa单元的信号输出端g(n+4)、所述第一节点和所述第三节点;
8、所述goa驱动关闭模块分别连接栅极关闭信号端、所述第二节点和所述第四节点;
9、其中,所述栅极关闭信号端用于在显示时段提供低电位信号,并用于在触控时段提供高电位信号,所述栅极关闭信号端提供低电位信号时,所述下拉维持模块保持下拉维持作用,所述栅极关闭信号端提供高电位信号时,所述下拉维持模块失效。
10、在本申请一种可能的实现方式中,所述上拉控制模块包括第十一薄膜晶体管,所述第十一薄膜晶体管的第一端连接所述第(n-3)级goa单元的信号输出端g(n-3),所述第十一薄膜晶体管的第二端连接所述恒压高电位信号端,所述第十一薄膜晶体管的第三端连接所述第一节点。
11、在本申请一种可能的实现方式中,所述上拉模块包括第二十一薄膜晶体管,所述第二十一薄膜晶体管的第一端连接所述第一节点,所述第二十一薄膜晶体管的第二端连接所述时钟信号线,所述第二十一薄膜晶体管的第二端连接所述第二节点。
12、在本申请一种可能的实现方式中,所述下拉模块包括第四十一薄膜晶体管,所述第四十一薄膜晶体管的第一端连接所述第(n+4)级goa单元的信号输出端g(n+4),所述第四十一薄膜晶体管的第二端连接所述第一节点,所述第四十一薄膜晶体管的第三端连接所述第三节点。
13、在本申请一种可能的实现方式中,所述下拉维持模块包括第五十一薄膜晶体管、第五十二薄膜晶体管、第五十三薄膜晶体管、第五十四薄膜晶体管、第五十五薄膜晶体管、第五十六薄膜晶体管和第四十二薄膜晶体管;
14、所述第五十一薄膜晶体管的第一端和第二端均连接所述恒压高电位信号端,所述第五十一薄膜晶体管的第二端连接第五节点;
15、所述第五十二薄膜晶体管的第一端连接所述第一节点,所述第五十二薄膜晶体管的第二端连接所述第五节点,所述第五十二薄膜晶体管的第三端连接所述第四节点;
16、所述第五十三薄膜晶体管的第一端连接所述第五节点,所述第五十三薄膜晶体管的第二端连接所述恒压高电位信号端,所述第五十三薄膜晶体管的第三端连接第六节点;
17、所述第五十四薄膜晶体管的第一端连接所述第一节点,所述第五十四薄膜晶体管的第二端连接所述第六节点,所述第五十四薄膜晶体管的第三端连接所述第四节点;
18、所述第五十五薄膜晶体管的第一端连接所述第三节点,所述第五十五薄膜晶体管的第二端连接所述第五节点,所述第五十五薄膜晶体管的第三端连接所述第四节点;
19、所述第五十六薄膜晶体管的第一端连接所述第三节点,所述第五十六薄膜晶体管的第二端连接所述第六节点,所述第五十六薄膜晶体管的第三端连接所述第四节点;
20、所述第四十二薄膜晶体管的第一端连接所述第六节点,所述第四十二薄膜晶体管的第二端连接所述第一节点,所述第四十二薄膜晶体管的第三端连接所述第三节点。
21、在本申请一种可能的实现方式中,所述下拉维持模块还包括第三十二薄膜晶体管,所述第三十二薄膜晶体管的第一端连接所述第六节点,所述第三十二薄膜晶体管的第二端连接所述第二节点,所述第三十二薄膜晶体管的第三端连接所述第四节点。
22、在本申请一种可能的实现方式中,所述goa驱动关闭模块包括驱动关闭薄膜晶体管,所述驱动关闭薄膜晶体管的第一端连接所述栅极关闭信号端,所述驱动关闭薄膜晶体管的第二端连接所述第二节点,所述驱动关闭薄膜晶体管的第三端连接所述第四节点。
23、在本申请一种可能的实现方式中,所述goa电路还包括第一复位薄膜晶体管,所述第一复位薄膜晶体管的第一端连接复位信号端,所述第一复位薄膜晶体管的第二端连接所述第一节点,所述第一复位薄膜晶体管的第三端连接所述第四节点。
24、在本申请一种可能的实现方式中,所述goa电路还包括第二复位薄膜晶体管,所述第二复位薄膜晶体管的第一端连接复位信号端,所述第二复位薄膜晶体管的第二端连接所述第二节点,所述第二复位薄膜晶体管的第三端连接所述第四节点。
25、第二方面,本申请提供一种显示面板,所述显示面板包括多行子像素以及如第一方面所述的goa电路,所述goa电路电连接多行所述子像素,用于驱动多行所述子像素发光。
26、本申请的goa电路在显示时段内,通过栅极关闭信号端提供低电平信号以使下拉维持模块保持下拉维持作用,利用周期性时钟信号和前级的输出信号来控制上拉控制模块为第一节点的电容充电,利用周期性时钟信号和第一节点的电压大小来控制上拉模块的打开或关断,并根据周期性时钟信号变为高电位时同步使goa的输出信号端g(n)为高电平,进而有效打开对应的pixel tft。利用下拉维持模块使得goa的输出信号端g(n)能维持低电平使对应的pixel tft能够有效关闭;在触控时段,通过栅极关闭信号端提供高电位信号以使下拉维持模块失效,同时使goa驱动关闭模块开启,下拉维持模块的失效使得第一节点的漏电受到抑制,通过goa本文档来自技高网...
【技术保护点】
1.一种GOA电路,其特征在于,所述GOA电路包括级联的多个GOA单元,每个所述GOA单元均包括上拉控制模块、上拉模块、电容模块、下拉维持模块、下拉模块和GOA驱动关闭模块;
2.如权利要求1所述的GOA电路,其特征在于,所述上拉控制模块包括第十一薄膜晶体管,所述第十一薄膜晶体管的第一端连接所述第(N-3)级GOA单元的信号输出端G(N-3),所述第十一薄膜晶体管的第二端连接所述恒压高电位信号端,所述第十一薄膜晶体管的第三端连接所述第一节点。
3.如权利要求2所述的GOA电路,其特征在于,所述上拉模块包括第二十一薄膜晶体管,所述第二十一薄膜晶体管的第一端连接所述第一节点,所述第二十一薄膜晶体管的第二端连接所述时钟信号线,所述第二十一薄膜晶体管的第二端连接所述第二节点。
4.如权利要求3所述的GOA电路,其特征在于,所述下拉模块包括第四十一薄膜晶体管,所述第四十一薄膜晶体管的第一端连接所述第(N+4)级GOA单元的信号输出端G(N+4),所述第四十一薄膜晶体管的第二端连接所述第一节点,所述第四十一薄膜晶体管的第三端连接所述第三节点。
6.如权利要求5所述的GOA电路,其特征在于,所述下拉维持模块还包括第三十二薄膜晶体管,所述第三十二薄膜晶体管的第一端连接所述第六节点,所述第三十二薄膜晶体管的第二端连接所述第二节点,所述第三十二薄膜晶体管的第三端连接所述第四节点。
7.如权利要求6所述的GOA电路,其特征在于,所述GOA驱动关闭模块包括驱动关闭薄膜晶体管,所述驱动关闭薄膜晶体管的第一端连接所述栅极关闭信号端,所述驱动关闭薄膜晶体管的第二端连接所述第二节点,所述驱动关闭薄膜晶体管的第三端连接所述第四节点。
8.如权利要求1至7任意一项所述的GOA电路,其特征在于,所述GOA电路还包括第一复位薄膜晶体管,所述第一复位薄膜晶体管的第一端连接复位信号端,所述第一复位薄膜晶体管的第二端连接所述第一节点,所述第一复位薄膜晶体管的第三端连接所述第四节点。
9.如权利要求1至7任意一项所述的GOA电路,其特征在于,所述GOA电路还包括第二复位薄膜晶体管,所述第二复位薄膜晶体管的第一端连接复位信号端,所述第二复位薄膜晶体管的第二端连接所述第二节点,所述第二复位薄膜晶体管的第三端连接所述第四节点。
10.一种显示面板,其特征在于,所述显示面板包括多行子像素以及如权利要求1至权利要求9中任意一项所述的GOA电路,所述GOA电路电连接多行所述子像素,用于驱动多行所述子像素发光。
...【技术特征摘要】
1.一种goa电路,其特征在于,所述goa电路包括级联的多个goa单元,每个所述goa单元均包括上拉控制模块、上拉模块、电容模块、下拉维持模块、下拉模块和goa驱动关闭模块;
2.如权利要求1所述的goa电路,其特征在于,所述上拉控制模块包括第十一薄膜晶体管,所述第十一薄膜晶体管的第一端连接所述第(n-3)级goa单元的信号输出端g(n-3),所述第十一薄膜晶体管的第二端连接所述恒压高电位信号端,所述第十一薄膜晶体管的第三端连接所述第一节点。
3.如权利要求2所述的goa电路,其特征在于,所述上拉模块包括第二十一薄膜晶体管,所述第二十一薄膜晶体管的第一端连接所述第一节点,所述第二十一薄膜晶体管的第二端连接所述时钟信号线,所述第二十一薄膜晶体管的第二端连接所述第二节点。
4.如权利要求3所述的goa电路,其特征在于,所述下拉模块包括第四十一薄膜晶体管,所述第四十一薄膜晶体管的第一端连接所述第(n+4)级goa单元的信号输出端g(n+4),所述第四十一薄膜晶体管的第二端连接所述第一节点,所述第四十一薄膜晶体管的第三端连接所述第三节点。
5.如权利要求4所述的goa电路,其特征在于,所述下拉维持模块包括第五十一薄膜晶体管、第五十二薄膜晶体管、第五十三薄膜晶体管、第五十四薄膜晶体管、第五十五薄膜晶体管、第五十六薄膜晶体管和第四十二薄膜晶体管;<...
【专利技术属性】
技术研发人员:邓明祜,姚新汝,
申请(专利权)人:广州华星光电半导体显示技术有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。