System.ArgumentOutOfRangeException: 索引和长度必须引用该字符串内的位置。 参数名: length 在 System.String.Substring(Int32 startIndex, Int32 length) 在 zhuanliShow.Bind()
【技术实现步骤摘要】
本专利技术属于频率测量,具体地说,是涉及一种瞬时测频电路。
技术介绍
1、传统的频率测量技术有基于搜索式超外差接收机的方案、基于信道化的测频方案和基于鉴相技术的瞬时测频接收机方案等。但是这些方案在测量时间这一方面还有这较大的提升空间。并且,如果要在较短的测量时间内获得大范围的工作带宽,就意味着信道数目的增加,系统复杂度、体积、成本均会加大。这与现在设备的小型化、轻量化和高可靠性的发展方向相违背。
2、随着电子技术的发展以及未来战争的升级,在电子战中占据主导地位的一方便能把握战争的走向。未来电子战环境里充斥着各种微波信号,这些信号在很宽的频谱范围内变化,并且持续时间越来越短。一般来说,对于各种微波信号,载频具有相对的稳定性,是信号的分选、识别和干扰的基本依据。因此,对微波信号的频率的快速识别在未来电子战中有着极为重要的地位,是未来电子战中能否获得胜利的关键所在。
3、现代电子战中,在复杂的电磁环境条件下,对敌方的雷达信号进行侦察和解析,提取载频、幅度、脉宽、重频等信号特征。在这些信号特征中,载频无疑是最重要的参数。普通测频频率带宽小、频率低且测频灵敏度差,无法满足现代电子战的需求。
4、因此,目前急需一种测频灵敏度高、测频频率高、测频频率带宽宽的瞬时测频技术。
技术实现思路
1、本专利技术的目的在于提供一种瞬时测频电路,主要解决现有测频频率带宽小、频率低且测频灵敏度差。
2、为实现上述目的,本专利技术采用的技术方案如下:
3
4、进一步地,在本专利技术中,所述测频芯片参考时钟电路由第一锁相环、第一放大器、第一低通滤波器顺次连接构成;所述第一锁相环的输入端连接至功分器的一个输出端,所述第一低通滤波器的输出端连接至测频工作电路。
5、进一步地,在本专利技术中,所述本振信号电路由第二锁相环、第二放大器、第二低通滤波器顺次连接构成;所述第二锁相环的输入端连接至功分器的另一个输出端,所述第二低通滤波器的输出端连接至混频器的本振信号输入端。
6、进一步地,在本专利技术中,所述射频信号输入电路由第一限幅放大器、衰减器、第二限幅放大器、第三低通滤波器,÷n分频器和第四低通滤波器顺次连接构成;所述第一限幅放大器输入端接入射频信号;所述第四低通滤波器的输出端连接至混频器的射频信号输入端。
7、进一步地,在本专利技术中,所述杂散滤除电路由第五低通滤波器、第三放大器和高通滤波器顺次连接构成;其中,所述第五低通滤波器的输入端与混频器的中频信号输出端相连,所述高通滤波器的输出端与测频工作电路相连。
8、进一步地,在本专利技术中,所述测频工作电路包括一个输入端接入第一低通滤波器的输出端的测频芯片,输入端与高通滤波器的输出端相连且输出端连接至测频芯片的另一输入端的耦合器,输入端与耦合器的耦合输出端相连的检波器,输入端与检波器的输出端相连的比较器,以及与比较器和测频芯片均相连的fpga模块;其中,比较器还与测频芯片相连;fpga模块与电平转换电路相连。
9、与现有技术相比,本专利技术具有以下有益效果:
10、(1)本专利技术中的瞬时测频通过多级限幅放大器放大,提高了瞬时测频的灵敏度;通过÷n分频器扩宽了瞬时测频的频率带宽;通过锁相环产生固定频率与接收频率混频降频,提高了瞬时测频频率,并且不会影响瞬时测频时间。
11、(2)本专利技术中的瞬时测频的测频灵敏度高、测频频率高、测频频率带宽宽。
本文档来自技高网...【技术保护点】
1.一种瞬时测频电路,其特征在于,包括参考时钟,与参考时钟相连的功分器,均与功分器相连的测频芯片参考时钟电路和本振信号电路,与本振信号电路相连的混频器,与混频器相连的射频信号输入电路,与混频器的输出端相连的杂散滤除电路,与杂散滤除电路和测频芯片参考时钟电路相连的测频工作电路,以及与测频工作电路的输出端相连的电平转换电路。
2.根据权利要求1所述的一种瞬时测频电路,其特征在于,所述测频芯片参考时钟电路由第一锁相环、第一放大器、第一低通滤波器顺次连接构成;所述第一锁相环的输入端连接至功分器的一个输出端,所述第一低通滤波器的输出端连接至测频工作电路。
3.根据权利要求2所述的一种瞬时测频电路,其特征在于,所述本振信号电路由第二锁相环、第二放大器、第二低通滤波器顺次连接构成;所述第二锁相环的输入端连接至功分器的另一个输出端,所述第二低通滤波器的输出端连接至混频器的本振信号输入端。
4.根据权利要求3所述的一种瞬时测频电路,其特征在于,所述射频信号输入电路由第一限幅放大器、衰减器、第二限幅放大器、第三低通滤波器,÷N分频器和第四低通滤波器顺次连接构成;所
5.根据权利要求4所述的一种瞬时测频电路,其特征在于,所述杂散滤除电路由第五低通滤波器、第三放大器和高通滤波器顺次连接构成;其中,所述第五低通滤波器的输入端与混频器的中频信号输出端相连,所述高通滤波器的输出端与测频工作电路相连。
6.根据权利要求5所述的一种瞬时测频电路,其特征在于,所述测频工作电路包括一个输入端接入第一低通滤波器的输出端的测频芯片,输入端与高通滤波器的输出端相连且输出端连接至测频芯片的另一输入端的耦合器,输入端与耦合器的耦合输出端相连的检波器,输入端与检波器的输出端相连的比较器,以及与比较器和测频芯片均相连的FPGA模块;其中,比较器还与测频芯片相连;FPGA模块与电平转换电路相连。
...【技术特征摘要】
1.一种瞬时测频电路,其特征在于,包括参考时钟,与参考时钟相连的功分器,均与功分器相连的测频芯片参考时钟电路和本振信号电路,与本振信号电路相连的混频器,与混频器相连的射频信号输入电路,与混频器的输出端相连的杂散滤除电路,与杂散滤除电路和测频芯片参考时钟电路相连的测频工作电路,以及与测频工作电路的输出端相连的电平转换电路。
2.根据权利要求1所述的一种瞬时测频电路,其特征在于,所述测频芯片参考时钟电路由第一锁相环、第一放大器、第一低通滤波器顺次连接构成;所述第一锁相环的输入端连接至功分器的一个输出端,所述第一低通滤波器的输出端连接至测频工作电路。
3.根据权利要求2所述的一种瞬时测频电路,其特征在于,所述本振信号电路由第二锁相环、第二放大器、第二低通滤波器顺次连接构成;所述第二锁相环的输入端连接至功分器的另一个输出端,所述第二低通滤波器的输出端连接至混频器的本振信号输入端。
4.根据权利要求3所述的一种瞬时测频电路...
【专利技术属性】
技术研发人员:曾永贵,
申请(专利权)人:成都世源频控技术股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。