半导体存储器装置的位线感测放大器和位线感测方法制造方法及图纸

技术编号:39664913 阅读:22 留言:0更新日期:2023-12-11 18:28
公开了半导体存储器装置的位线感测放大器和位线感测方法。所述位线感测放大器,包括:差分放大器,被配置为:通过所述位线感测放大器的输入端子从位线接收输入信号,并且将第一信号输出到所述位线感测放大器的第一节点;感测反相器,被配置为:接收第一信号并且将第二信号输出到所述位线感测放大器的第二节点,第二信号由于使第一信号反相而产生;第一开关,被配置为将第二节点电连接到差分放大器的正输入;第二开关,被配置为将第一节点电连接到差分放大器的正输入;以及第三开关,被配置为将第二节点电连接到差分放大器的负输入。将第二节点电连接到差分放大器的负输入。将第二节点电连接到差分放大器的负输入。

【技术实现步骤摘要】
半导体存储器装置的位线感测放大器和位线感测方法
[0001]本申请基于并要求于2022年6月2日在韩国知识产权局提交的第10

2022

0067698号韩国专利申请的优先权,该韩国专利申请的公开通过引用全部包含于此。


[0002]本公开涉及半导体存储器装置的位线感测方法,更具体地,涉及使用位线感测放大器的位线感测方法。

技术介绍

[0003]根据用户需要,半导体存储器装置具有高容量且执行低功率高速操作可能是有益的。由于半导体存储器装置的高容量,在连接到位线感测放大器的位线与互补位线之间可能存在负载失配。由于微工艺,位线感测放大器的晶体管之间也可能存在阈值电压失配。这样的失配可能导致位线感测放大器的感测效率(诸如,感测裕度和感测速度)降低。

技术实现思路

[0004]专利技术构思提供了构造为单端感测放大器的位线感测放大器。
[0005]专利技术构思还提供了位线感测放大器的位线感测方法,通过位线感测方法,通过转换输入信号并连续提供转换的信号的反馈来减小经历偏移补偿的信号上的电容负载。
[0006]根据专利技术构思的一方面,提供了一种位线感测放大器,所述位线感测放大器包括:差分放大器,被配置为:通过所述位线感测放大器的输入端子从位线接收输入信号,并且将第一信号输出到所述位线感测放大器的第一节点;感测反相器,被配置为:接收第一信号并且将第二信号输出到所述位线感测放大器的第二节点,第二信号由于使第一信号反相而产生;第一开关,被配置为将第二节点电连接到差分放大器的正输入;第二开关,被配置为将第一节点电连接到差分放大器的正输入;以及第三开关,被配置为将第二节点电连接到差分放大器的负输入,其中,当第一开关闭合时,输入信号被配置为被输入到差分放大器的负输入,第二信号被配置为被输入到差分放大器的正输入,并且所述位线感测放大器被配置为基于输入信号和第二信号对第一信号执行偏移补偿。
[0007]根据专利技术构思的另一方面,提供了一种由位线感测放大器执行的位线感测方法,位线感测放大器包括第一开关、第二开关和第三开关,第一开关将感测反相器的输出电连接到差分放大器的正输入,第二开关将差分放大器的输出电连接到差分放大器的正输入,第三开关将感测反相器的输出电连接到差分放大器的负输入。所述位线感测方法包括:通过位线感测放大器的输入端子将来自位线的输入信号输入到差分放大器,并且将第一信号输出到位线感测放大器的第一节点;由感测反相器通过使第一信号反相来生成第二信号,并且将第二信号从感测反相器输出到位线感测放大器的第二节点;以及当第一开关闭合时,将输入信号输入到差分放大器的负输入,将第二信号输入到差分放大器的正输入,并且基于输入信号和第二信号对第一信号执行偏移补偿。
[0008]根据专利技术构思的又一方面,提供了一种位线感测放大器,所述位线感测放大器包
括:差分放大器,被配置为:通过所述位线感测放大器的输入端子从位线接收输入信号,并且将第一信号输出到所述位线感测放大器的第一节点;感测反相器,被配置为:接收第一信号并且将第二信号输出到所述位线感测放大器的第二节点,第二信号由于使第一信号反相而产生;第一开关,被配置为将第二节点电连接到差分放大器的正输入;第二开关,被配置为将第一节点电连接到差分放大器的正输入;第三开关,被配置为将第二节点电连接到差分放大器的负输入;以及开关单元,被配置为将输入端子电连接到多条位线,其中,当第一开关闭合时,输入信号被配置为被输入到差分放大器的负输入,第二信号被配置为被输入到差分放大器的正输入,并且所述位线感测放大器被配置为基于输入信号和第二信号对第一信号执行偏移补偿。
附图说明
[0009]从以下结合附图的详细描述,将更清楚地理解实施例,其中:
[0010]图1是根据实施例的存储器装置的示图;
[0011]图2是根据实施例的位线感测放大器的电路图;
[0012]图3是根据实施例的位线感测放大器的详细电路图;
[0013]图4是根据实施例的执行偏移补偿的位线感测放大器的电路图;
[0014]图5是根据实施例的执行偏移补偿的位线感测放大器的详细电路图;
[0015]图6是根据实施例的已完成感测操作的位线感测放大器的电路图;
[0016]图7是根据实施例的执行电荷共享的位线感测放大器的电路图;
[0017]图8是根据实施例的执行第一反馈操作的位线感测放大器的电路图;
[0018]图9是根据实施例的执行第二反馈操作的位线感测放大器的电路图;
[0019]图10是示出根据实施例的位线感测方法的时序图;
[0020]图11是根据实施例的位线感测方法的流程图;
[0021]图12是根据实施例的位线感测操作的流程图;
[0022]图13和图14示出根据实施例的使用存储器装置的示例;
[0023]图15是示出根据实施例的使用位线感测放大器的示例的框图;
[0024]图16是示出根据实施例的使用位线感测放大器的示例的电路图;
[0025]图17是示出根据实施例的半导体存储器装置的实施方式的结构图;
[0026]图18是示出根据实施例的包括半导体存储器装置的服务器系统的示例的结构图;以及
[0027]图19是根据实施例的包括存储器装置的计算系统的框图。
具体实施方式
[0028]简要描述在此使用的术语,并详细描述实施例。
[0029]图1是根据实施例的存储器装置100的示图。
[0030]参照图1,存储器装置100可包括基于半导体装置的存储装置。例如,存储器装置100可包括动态随机存取存储器(DRAM)(诸如,同步DRAM(SDRAM)、双倍数据速率(DDR)SDRAM、低功耗(LP)DDR SDRAM、图形DDR(GDDR)SDRAM、DDR2 SDRAM、DDR3 SDRAM或DDR4SDRAM)、或电阻式存储器(诸如,相变RAM(PRAM)、磁性RAM(MRAM)和电阻式RAM(RRAM))。
[0031]存储器装置100可响应于从外部装置(例如,存储器控制器)接收的命令CMD、地址ADDR和控制信号,通过数据线DQ输出数据。存储器装置100可包括存储器单元阵列110、命令解码器115、地址缓冲器120、行解码器130、列解码器140、位线感测放大器150和数据输入/输出(I/O)电路160。
[0032]存储器单元阵列110可包括以行和列的矩阵布置的多个存储器单元。存储器单元阵列110可包括连接到存储器单元的多条字线和多条位线BL。字线可分别连接到存储器单元的行,并且位线BL可分别连接到存储器单元的列。
[0033]命令解码器115可对从外部装置(例如,存储器控制器)接收的写入使能信号/WE、行地址选通信号/RAS、列地址选通信号/CAS、芯片选择信号/CS等进行解码。命令解码器115可生成与命令CMD对应的控制信号。命令CMD可包括激活命令、读取命令、写入命令、预充电命令等。命令解本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种位线感测放大器,包括:差分放大器,被配置为:通过所述位线感测放大器的输入端子从位线接收输入信号,并且将第一信号输出到所述位线感测放大器的第一节点;感测反相器,被配置为:接收第一信号并且将第二信号输出到所述位线感测放大器的第二节点,第二信号由于使第一信号反相而产生;第一开关,用于将第二节点电连接到差分放大器的正输入;第二开关,用于将第一节点电连接到差分放大器的正输入;以及第三开关,用于将第二节点电连接到差分放大器的负输入,其中,当第一开关闭合时,输入信号被配置为被输入到差分放大器的负输入,第二信号被配置为被输入到差分放大器的正输入,并且第一信号基于输入信号和第二信号被执行偏移补偿。2.根据权利要求1所述的位线感测放大器,还包括:第四开关,用于将所述位线感测放大器外部的电源电连接到所述位线感测放大器的输入端子,其中,当第四开关闭合时,预充电电压从电源被供应给所述位线感测放大器,并且预充电操作被执行。3.根据权利要求1所述的位线感测放大器,其中,当第三开关闭合时,第二信号被配置为被输入到差分放大器的负输入,并且差分放大器被配置为基于输入信号和第二信号对第一信号执行第一反馈操作。4.根据权利要求1所述的位线感测放大器,其中,当第一开关、第二开关和第三开关全部断开时,位线感测操作基于输入信号而开始。5.根据权利要求4所述的位线感测放大器,其中,当第二开关闭合时,第一信号被配置为被输入到差分放大器的正输入,并且位线感测操作基于差分放大器的输出被执行。6.根据权利要求1所述的位线感测放大器,其中,当第二开关和第三开关闭合时,第一信号被执行第二反馈操作。7.根据权利要求1所述的位线感测放大器,其中,当第三开关闭合时,存储器单元的恢复被执行。8.一种由位线感测放大器执行的位线感测方法,位线感测放大器包括第一开关、第二开关和第三开关,第一开关用于将感测反相器的输出电连接到差分放大器的正输入,第二开关用于将差分放大器的输出电连接到差分放大器的正输入,第三开关用于将感测反相器的输出电连接到差分放大器的负输入,所述位线感测方法包括:通过位线感测放大器的输入端子将来自位线的输入信号输入到差分放大器,并且将第一信号输出到位线感测放大器的第一节点;由感测反相器通过使第一信号反相来生成第二信号,并且将第二信号从感测反相器输出到位线感测放大器的第二节点;以及当第一开关闭合时,将输入信号输入到差分放大器的负输入,将第二信号输入到差分放大器的正输入,并且基于输入信号和第二信号对第一信号执行偏移补偿。9.根据权利要求8...

【专利技术属性】
技术研发人员:朴採焕权奇元
申请(专利权)人:成均馆大学校产学协力团
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1