像素电路制造技术

技术编号:39579044 阅读:18 留言:0更新日期:2023-12-03 19:29
本申请实施例涉及一种像素电路

【技术实现步骤摘要】
像素电路、控制方法、显示面板及显示装置


[0001]本申请实施例涉及像素电路的
,尤其涉及一种像素电路

控制方法

显示面板及显示装置


技术介绍

[0002]随着移动电子产品与大屏幕显示器的普及,高密度与海量的电子生产技术不断创新发展,显示屏器件尺寸的缩减,同时也衍生出一系列使用可靠性问题,在显示器的信赖性验证时,一般通过持续的开关机测试来验证液晶显示
(Liquid Crystal Display

LCD)

power on/off
的稳定性,该项测试一般在开机瞬间存在闪白线的现象,这种闪白线的现象一般与像素的充放电有关

[0003]为了改善开机闪白线的现象,常用的改善措施有在
VON
信号端添加电容,来增加放电时间,以达到上次关机前彻底放电的目的,此方案对于闪白现象的效果甚微;另一种是通过外灌电压的方式,将公共信号端
VCOM
电压启动时间提前,开机后源极线的波动电压虽然会被耦合,但是此时
VCOM
电压已经稳定输出,达到改善开机时的闪白现象,但此措施仅限于实验的验证,无法在实际的电路中应用


技术实现思路

[0004]鉴于此,为解决上述像素电路中的开机闪屏现象的技术问题,本申请实施例提供一种像素电路

控制方法

显示面板及显示装置

[0005]第一方面,本申请实施例提供一种像素电路,包括:
[0006]比较模块

或门开关和像素模块;
[0007]所述比较模块的输入端连接至源极信号端,输出端连接至所述像素模块的第一端;
[0008]所述像素模块的第二端连接至所述或门开关的输出端,第三端连接至公共信号端;
[0009]所述或门开关的第一输入端连接至时钟信号端,所述或门开关的第二输入端连接至栅极信号端

[0010]在一个可能的实施方式中,在源极信号端输出高电平信号时,所述比较模块通过输出端向所述像素模块的第一端输出高电平信号;
[0011]在或门开关输出高电平信号时,所述像素模块内部导通;
[0012]所述像素模块基于所述比较模块输入的高电平信号进行充
/
放电

[0013]在一个可能的实施方式中,所述比较模块包括:电压比较器和晶体管开关;
[0014]所述电压比较器的正向输入端与所述源极信号端和所述晶体管开关的第一端连接,负向输入端连接至参考电压的输出端,输出端连接至所述晶体管开关的第二端;
[0015]所述晶体管开关的第三端连接至所述像素模块的第一端

[0016]在一个可能的实施方式中,所述像素模块包括:像素开关

像素极

第一电容和第
二电容;
[0017]所述像素开关的第一端连接至所述比较模块的输出端,第二端连接至所述或门开关的输出端,第三端与所述第一电容的一端和所述像素极的一端连接;
[0018]所述第一电容的另一端连接至所述公共信号端;
[0019]所述像素极的另一端连接至所述第二电容的一端;
[0020]所述第二电容的另一端连接至所述公共信号端

[0021]第二方面,本申请实施例提供一种控制方法,应用于第一方面中任一所述的像素电路,包括:
[0022]在目标设备处于目标时段时,利用或门开关控制像素模块处于导通状态;
[0023]在所述像素模块处于导通状态下利用比较模块的输入电压确定所述比较模块向所述像素模块输入的目标信号;
[0024]根据所述目标信号执行对所述像素模块的电压控制

[0025]在一个可能的实施方式中,所述在目标设备处于目标时段时,利用或门开关控制像素模块处于导通状态,包括:
[0026]在所述目标设备处于开机启动时段时,控制所述或门开关向所述像素模块输入第一高电平控制信号,所述第一高电平控制信号是在所述或门开关的栅极信号端输入高电平信号以及所述或门开关的时钟信号端输入随机时钟信号后输出得到的;
[0027]根据所述第一高电平控制信号控制所述像素模块中的像素开关处于导通状态;
[0028]或,
[0029]在所述目标设备处于开机稳定时段时,控制所述或门开关向所述像素模块输入第二高电平控制信号,所述第二高电平控制信号是在所述或门开关的栅极信号端输入高电平信号以及所述或门开关的时钟信号端输入低电平信号后输出得到的;
[0030]根据所述第二高电平控制信号控制所述像素开关处于导通状态;
[0031]或,
[0032]在所述目标设备处于关机时段时,控制所述或门开关向所述像素开关输入第三高电平控制信号,所述第三高电平控制信号是在所述或门开关的栅极信号端输入低电平信号以及所述或门开关的时钟信号端输入高电平信号后输出得到的;
[0033]根据所述第三高电平控制信号控制所述像素开关处于导通状态

[0034]在一个可能的实施方式中,在所述像素模块处于导通状态下利用比较模块的输入电压确定所述比较模块向所述像素模块输入的目标信号,包括:
[0035]在所述像素模块处于导通状态下且所述目标设备处于开机启动时段时,获取电压比较器向晶体管开关输入的第一控制信号,所述第一控制信号是在所述电压比较器的正向输入端的输入电压小于预先设定的所述电压比较器的负向输入端的电压阈值的情况下得到的;
[0036]根据所述第一控制信号控制所述晶体管开关处于关闭状态;
[0037]根据所述关闭状态控制所述晶体管开关断开源极信号端输出的第一目标信号与所述像素开关的连接;
[0038]或,
[0039]在所述像素模块处于导通状态下且所述目标设备处于开机稳定时段时,获取电压
比较器向晶体管开关输入的第二控制信号,所述第二控制信号是在所述电压比较器的正向输入端的输入电压大于所述电压阈值的情况下得到的;
[0040]根据所述第二控制信号控制所述晶体管开关处于导通状态,并通过所述晶体管开关将所述源极信号端输出的第二目标信号输入到所述像素模块;
[0041]或,
[0042]在所述像素模块处于导通状态下且所述目标设备处于关机时段时,获取电压比较器向晶体管开关输入的第三控制信号,所述第三控制信号是在所述电压比较器的正向输入端的输入电压小于所述电压阈值的情况下得到的;
[0043]根据所述第三控制信号控制所述晶体管开关处于关闭状态,并通过所述晶体管开关将所述源极信号端输出的第三目标信号输入到所述像素模块

[0044]在一个可能的实施方式中,所述根据所述目标信号执行对像素模块的电压控制,包括:
[0045]通过晶体管开关断开所述第一目标信号与所述本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.
一种像素电路,其特征在于,包括:比较模块

或门开关和像素模块;所述比较模块的输入端连接至源极信号端,输出端连接至所述像素模块的第一端;所述像素模块的第二端连接至所述或门开关的输出端,第三端连接至公共信号端;所述或门开关的第一输入端连接至时钟信号端,所述或门开关的第二输入端连接至栅极信号端
。2.
根据权利要求1所述的电路,其特征在于,在源极信号端输出高电平信号时,所述比较模块通过输出端向所述像素模块的第一端输出高电平信号;在或门开关输出高电平信号时,所述像素模块内部导通;所述像素模块基于所述比较模块输入的高电平信号进行充
/
放电
。3.
根据权利要求1所述的电路,其特征在于,所述比较模块包括:电压比较器和晶体管开关;所述电压比较器的正向输入端与所述源极信号端和所述晶体管开关的第一端连接,负向输入端连接至参考电压的输出端,输出端连接至所述晶体管开关的第二端;所述晶体管开关的第三端连接至所述像素模块的第一端
。4.
根据权利要求1所述的电路,其特征在于,所述像素模块包括:像素开关

像素极

第一电容和第二电容;所述像素开关的第一端连接至所述比较模块的输出端,第二端连接至所述或门开关的输出端,第三端与所述第一电容的一端和所述像素极的一端连接;所述第一电容的另一端连接至所述公共信号端;所述像素极的另一端连接至所述第二电容的一端;所述第二电容的另一端连接至所述公共信号端
。5.
一种控制方法,应用于权利要求1~4中任一所述的像素电路,其特征在于,包括:在目标设备处于目标时段时,利用或门开关控制像素模块处于导通状态;在所述像素模块处于导通状态下利用比较模块的输入电压确定所述比较模块向所述像素模块输入的目标信号;根据所述目标信号执行对所述像素模块的电压控制
。6.
根据权利要求5所述的方法,其特征在于,所述在目标设备处于目标时段时,利用或门开关控制像素模块处于导通状态,包括:在所述目标设备处于开机启动时段时,控制所述或门开关向所述像素模块输入第一高电平控制信号,所述第一高电平控制信号是在所述或门开关的栅极信号端输入高电平信号以及所述或门开关的时钟信号端输入随机时钟信号后输出得到的;根据所述第一高电平控制信号控制所述像素模块中的像素开关处于导通状态;或,在所述目标设备处于开机稳定时段时,控制所述或门开关向所述像素模块输入第二高电平控制信号,所述第二高电平控制信号是在所述或门开关的栅极信号端输入高电平信号以及所述或门开关的时钟信号端输入低电平信号后输出得...

【专利技术属性】
技术研发人员:王丹蓉叶利丹
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1