显示设备、显示面板、像素电路及像素驱动方法技术

技术编号:39045376 阅读:12 留言:0更新日期:2023-10-10 11:58
本公开提供了一种显示设备、显示面板、像素电路及像素驱动方法,其中的像素电路包括:电荷存储子电路,第一端连接第一节点,第二端连接第二节点;驱动晶体管,控制极连接第一节点,第一极连接第四节点,第二极连接第三节点;数据写入子电路,分别连接栅极线、数据线、第二电源线、第一节点、第二节点、第三节点和第四节点;数据写入子电路被配置为:在数据电压读取阶段,接收到栅极线输入的高电平信号时导通,在发光阶段,接收到栅极线输入的低电平信号时关断;发光控制子电路,分别连接发光控制线、参考电压线、第一电源线、发光元件的阳极端、第二节点、第三节点和第四节点;该像素电路能够改善因为阳极压降所导致的显示亮度不均。善因为阳极压降所导致的显示亮度不均。善因为阳极压降所导致的显示亮度不均。

【技术实现步骤摘要】
显示设备、显示面板、像素电路及像素驱动方法


[0001]本申请涉及显示
,尤其涉及一种显示设备、显示面板、像素电路及像素驱动方法。

技术介绍

[0002]对于OLED(Organic Electroluminescence Display,有机发光半导体)显示产品,是通过载流子的注入和复合进行电致发光,发光强度与注入的电流成正比。然而,OLED显示产品常出现显示亮度不均的问题,影响了显示质量。

技术实现思路

[0003]鉴于上述问题,本公开提供了一种显示设备、显示面板、像素电路及像素驱动方法,能够改善显示产品因为阳极/阴极压降所导致的显示亮度不均。
[0004]第一方面,本公开通过一实施例提供如下的技术方案:
[0005]一种像素电路,包括:数据写入子电路、电荷存储子电路、驱动晶体管和发光控制子电路;
[0006]所述电荷存储子电路的第一端连接第一节点,第二端连接第二节点;
[0007]所述驱动晶体管的控制极连接所述第一节点,第一极连接第四节点,第二极连接第三节点;
[0008]所述数据写入子电路分别连接栅极线、数据线、第二电源线、所述第一节点、所述第二节点、所述第三节点和所述第四节点;所述数据写入子电路被配置为:在数据电压读取阶段,接收到所述栅极线输入的高电平信号时导通,在发光阶段,接收到所述栅极线输入的低电平信号时关断;
[0009]所述发光控制子电路分别连接发光控制线、参考电压线、第一电源线、发光元件的阳极端、所述第二节点、所述第三节点和所述第四节点;所述发光控制子电路被配置为:在所述发光阶段,接收到所述发光控制线的高电平信号时导通;
[0010]在一些实施例中,像素电路还包括复位子电路,所述复位子电路分别连接复位线、所述第一电源线、所述参考电压线、所述第一节点和所述第二节点。
[0011]在一些实施例中,所述复位子电路包括第一晶体管和第六晶体管;
[0012]所述第一晶体管的控制极连接所述复位线,第一极连接所述第一电源线,第二极连接所述第一节点;
[0013]所述第六晶体管的控制极连接所述复位线,第一极连接所述参考电压线,第二极连接所述第二节点。
[0014]在一些实施例中,所述电荷存储子电路包括存储电容,所述存储电容的第一极板连接所述第一节点,第二极板连接所述第二节点。
[0015]在一些实施例中,所述数据写入子电路包括第二晶体管、第四晶体管和第九晶体管;
[0016]所述第二晶体管的控制极连接所述栅极线,第一极连接所述第一节点,第二极连接所述第四节点;
[0017]所述第四晶体管的控制极连接所述栅极线,第一极连接所述第二节点,第二极连接所述数据线;
[0018]所述第九晶体管的控制极连接所述栅极线,第一极连接所述第三节点,第二极连接所述第二电源线。
[0019]在一些实施例中,所述发光控制子电路包括第五晶体管、第七晶体管和第八晶体管;
[0020]所述第五晶体管的控制极连接所述发光控制线,第一极连接所述参考电压线,第二极连接所述第二节点;
[0021]所述第七晶体管的控制极连接所述发光控制线,第一极连接所述第一电源线,第二极连接所述第四节点;
[0022]所述第八晶体管的控制极连接所述发光控制线,第一极连接所述第三节点,第二极连接所述发光元件的阳极。
[0023]第二方面,基于同一专利技术构思,本公开通过一实施例提供如下技术方案:
[0024]一种像素驱动方法,应用于第一方面实施例提供的像素电路,所述方法包括:在每一个显示周期中,
[0025]在数据电压读取阶段,控制所述栅极线向所述数据写入子电路输入高电平信号,以使所述数据写入子电路导通;
[0026]在发光阶段,控制所述栅极线向所述数据写入子电路输入低电平信号,所述发光控制线向所述发光控制子电路输出高电平信号,以使所述数据写入子电路关断,所述发光控制子电路导通。
[0027]在一些实施例中,在所述数据电压读取阶段前,所述方法还包括:
[0028]在复位阶段,控制所述复位线向所述复位子电路输入高电平信号,以使所述复位子电路导通;
[0029]在所述数据电压读取阶段和所述发光阶段,控制所述复位线向所述复位子电路输入低电平信号,以使所述复位子电路关断。
[0030]第三方面,基于同一专利技术构思,本公开通过一实施例提供如下技术方案:
[0031]一种显示面板,所述显示面板中的显示背板包括第一方面实施例中任一项所述的像素电路。
[0032]第四方面,基于同一专利技术构思,本公开通过一实施例提供如下技术方案:
[0033]一种显示设备,包括第三方面实施例提供的显示面板。
[0034]通过本公开的一个或者多个技术方案,本公开具有以下有益效果或者优点:
[0035]本公开提供了一种像素电路,包括数据写入子电路、电荷存储子电路、驱动子电路和发光控制子电路,其中的数据写入子电路在数据电压读取阶段,接收到所述栅极线输入的高电平信号时导通,由于数据写入子电路的第一端连接数据线,第二端连接第二电源线,因此在第二节点处的电压等于数据电压Vdata,而在第一节点处由于驱动晶体管的控制极与第一极通过数据写入子电路导通,即第一节点与第四节点导通,故而驱动晶体管的栅源电压等于阈值电压Vth,第一节点处的电压与驱动晶体管的阈值电压Vth、第二电源线的电
源电压ELVSS相关;在接下来的发光阶段,数据写入子电路关断,发光控制子电路导通,由于发光控制子电路的第一端连接参考电压线,此时第二节点的电压从Vdata跳变至参考电压Vref,根据第二节点的电压变化量可确定第一节点的电压,再结合饱和电流公式可推导得知驱动晶体管在发光阶段的电流只与固定的参考电压Vref,输入的数据电压Vdata和发光元件的跨压Voled相关,而与阈值电压Vth、第一电源线的电压ELVDD和第二电源线的电压ELVSS无关,从而在补偿驱动晶体管的阈值电压的同时,改善了显示产品因为阳极/阴极压降导致的亮度不均。
[0036]上述说明仅是本公开技术方案的概述,为了能够更清楚了解本公开的技术手段,而可依照说明书的内容予以实施,并且为了让本公开的上述和其它目的、特征和优点能够更明显易懂,以下特举本公开的具体实施方式。
附图说明
[0037]通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本公开的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:
[0038]图1示出了本公开实施例的像素电路的结构示意图;
[0039]图2示出了本公开实施例的9T1C像素电路的结构示意图;
[0040]图3示出了本公开实施例的像素驱动方法的流程示意图;
[0041]图4示出了本公开实施例的像素驱动的时序示意图;
[0042]图5A示出了图2所示本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,包括:数据写入子电路、电荷存储子电路、驱动晶体管和发光控制子电路;所述电荷存储子电路的第一端连接第一节点,第二端连接第二节点;所述驱动晶体管的控制极连接所述第一节点,第一极连接第四节点,第二极连接第三节点;所述数据写入子电路分别连接栅极线、数据线、第二电源线、所述第一节点、所述第二节点、所述第三节点和所述第四节点;所述数据写入子电路被配置为:在数据电压读取阶段,接收到所述栅极线输入的高电平信号时导通,在发光阶段,接收到所述栅极线输入的低电平信号时关断;所述发光控制子电路分别连接发光控制线、参考电压线、第一电源线、发光元件的阳极端、所述第二节点、所述第三节点和所述第四节点;所述发光控制子电路被配置为:在所述发光阶段,接收到所述发光控制线的高电平信号时导通。2.如权利要求1所述的像素电路,其特征在于,还包括复位子电路,所述复位子电路分别连接复位线、所述第一电源线、所述参考电压线、所述第一节点和所述第二节点。3.如权利要求2所述的像素电路,其特征在于,所述复位子电路包括第一晶体管和第六晶体管;所述第一晶体管的控制极连接所述复位线,第一极连接所述第一电源线,第二极连接所述第一节点;所述第六晶体管的控制极连接所述复位线,第一极连接所述参考电压线,第二极连接所述第二节点。4.如权利要求1所述的像素电路,其特征在于,所述电荷存储子电路包括存储电容,所述存储电容的第一极板连接所述第一节点,第二极板连接所述第二节点。5.如权利要求1所述的像素电路,其特征在于,所述数据写入子电路包括第二晶体管、第四晶体管和第九晶体管;所述第二晶体管的控制极连接所述栅极线,第一极连接所述第一节点,第...

【专利技术属性】
技术研发人员:玄明花李卓周影刘冬妮冯煊韩承佑
申请(专利权)人:北京京东方技术开发有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1