存储器布线结构及其布线方法技术

技术编号:38760294 阅读:12 留言:0更新日期:2023-09-10 10:33
本申请提供了一种存储器布线结构及其布线方法。所述存储器布线结构包括:相邻的第一信号线路与第二信号线路,所述第一信号线路接收第一信号,所述第二信号线路接收第二信号;布线选择器,响应于使能信号,控制所述第二信号输入所述第一信号线路以对所述第一信号线路进行补偿,并控制所述第一信号输入所述第二信号线路以对所述第二信号线路进行补偿,从而改善所述第一信号线路与所述第二信号线路之间的动态耦合。本申请避免了相邻的信号线路之间由于信号耦合造成的输出信号失真,避免了存储器在存储或读取时的数据错误,在不增加掩膜层的基础上减少耦合效应,且满足小芯片尺寸和低制造成本。低制造成本。低制造成本。

【技术实现步骤摘要】
存储器布线结构及其布线方法


[0001]本申请涉及半导体制造领域,尤其涉及一种可以改善动态耦合的存储器布线结构及其布线方法。

技术介绍

[0002]随着存储器技术的发展和半导体制造工艺精度的提高,存储器的结构越来越微细化。在这种情况下,存储器内各单元之间的物理距离变窄,两个相邻单元之间的信号耦合(Coupling)效应增加,从而产生时序/电压噪声。为减少耦合效应,通常在相邻单元之间增加掩膜层。但是通过增加掩膜层的方式不仅增加了制造成本,还会因为制造时间增加而导致生产效率降低,导致数据错误。存储器的集成度越高,相邻单元之间的影响越大。
[0003]因此,如何在不增加掩膜层的基础上减少耦合效应,且满足小芯片尺寸和低制造成本,是需要解决的技术问题。

技术实现思路

[0004]本申请所要解决的技术问题是提供一种存储器布线结构及其布线方法,能够在不增加掩膜层的基础上减少耦合效应,且满足小芯片尺寸和低制造成本。
[0005]本申请提供了一种存储器布线结构,所述存储器布线结构包括:第一信号线路、第二信号线路以及布线选择器;所述第一信号线路与所述第二信号线路相邻,所述第一信号线路接收第一信号,所述第二信号线路接收第二信号;所述布线选择器响应于使能信号,控制所述第二信号输入所述第一信号线路以对所述第一信号线路进行补偿,并控制所述第一信号输入所述第二信号线路以对所述第二信号线路进行补偿,从而改善所述第一信号线路与所述第二信号线路之间的动态耦合。
[0006]在一些实施例中,所述第一信号线路包括第一反相器组、所述第二信号线路包括第二反相器组,所述第一反相器组及第二反相器组均包括串联的两个反相器;所述第一反相器组的输入端接收所述第一信号,所述第二反相器组的输入端接收所述第二信号;所述布线选择器为所述第一信号线路配置的第一补偿线路与为所述第二信号线路配置的第二补偿线路,所述第一补偿线路包括第一晶体管,所述第二补偿线路包括第二晶体管;所述第一晶体管的第一端接收所述第二信号,其第二端连接至所述第一反相器组中两个反相器的连接端,其控制端接收所述使能信号;所述第二晶体管的第一端接收所述第一信号,其第二端连接至所述第二反相器组中两个反相器的连接端,其控制端接收所述使能信号。
[0007]在一些实施例中,所述结构还包括:耦合噪声传感器,所述耦合噪声传感器用于感测动态耦合影响,以提供所述使能信号。
[0008]在一些实施例中,所述耦合噪声传感器包括:与所述第一信号线路的结构相同的主控干扰线路以及与所述主控干扰线路具有信号耦合效应的被控受干扰线路;其中,于所述主控干扰线路中输入一检测信号,当感测到所述被控受干扰线路受到主控干扰线路的干扰时,通过所述被控受干扰线路输出所述使能信号。
[0009]在一些实施例中,所述被控受干扰线路包括:连接至所述被控受干扰线路输入节点的第三反向器组以及复位开关;当所述被控受干扰线路受到主控干扰线路的干扰时,所述第三反向器组输出所述使能信号;所述复位开关用于响应于复位信号对所述被控受干扰线路进行复位,以用于为下一次输出所述使能信号做准备。
[0010]为了解决上述问题,本申请还提供了一种存储器布线方法,所述存储器布线方法包括:通过第一信号线路接收第一信号,通过第二信号线路接收第二信号,其中,所述第一信号线路与所述第二信号线路相邻;以及响应于使能信号,通过布线选择器控制所述第二信号输入所述第一信号线路以对所述第一信号线路进行补偿,并控制所述第一信号输入所述第二信号线路以对所述第二信号线路进行补偿,从而改善所述第一信号线路与所述第二信号线路之间的动态耦合。
[0011]在一些实施例中,所述布线选择器包括为所述第一信号线路配置的第一补偿线路与为所述第二信号线路配置的第二补偿线路;所述的响应于使能信号,通过布线选择器控制所述第二信号输入所述第一信号线路以对所述第一信号线路进行补偿,并控制所述第一信号输入所述第二信号线路以对所述第二信号线路进行补偿的步骤进一步包括:响应于所述使能信号,所述第一补偿线路接收所述第二信号以对所述第一信号线路进行补偿;以及响应于所述使能信号,所述第二补偿线路接收所述第一信号以对所述第一信号线路进行补偿。
[0012]在一些实施例中,所述存储器布线方法还包括:通过耦合噪声传感器感测动态耦合影响,以提供所述使能信号。
[0013]在一些实施例中,所述的通过耦合噪声传感器感知动态耦合影响,以提供所述使能信号的步骤进一步包括:配置与所述第一信号线路的结构相同的主控干扰线路;配置与所述主控干扰线路具有信号耦合效应的被控受干扰线路;于所述主控干扰线路中输入一检测信号,当感测到所述被控受干扰线路受到主控干扰线路的干扰时,通过所述被控受干扰线路输出所述使能信号。
[0014]在一些实施例中,所述方法还包括:响应于复位信号对所述被控受干扰线路进行复位,以用于为下一次输出所述使能信号做准备。
[0015]上述技术方案,避免相邻的信号线路之间由于信号耦合造成输出的信号失真,从而避免了存储器在存储或读取时的数据错误,在不增加掩膜层的基础上减少耦合效应,且满足小芯片尺寸和低制造成本。
[0016]应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本申请。对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为授权说明书的一部分。
附图说明
[0017]为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0018]图1是本申请一实施例中存储器布线结构的示意图;
[0019]图2是本申请一实施例中布线选择器的示意图;
[0020]图3是本申请一实施例中耦合噪声传感器的示意图;
[0021]图4是本申请一实施例中存储器布线方法的流程图;
[0022]图5是本申请另一实施例中存储器布线方法的流程图。
具体实施方式
[0023]下面结合附图对本申请提供的存储器布线结构及其布线方法的具体实施方式做详细说明。以下对至少一个示例性实施例的描述实际上仅仅是说明性的,不连接至对本申请及其应用或使用的任何限制。也就是说,本领域的技术人员将会理解,它们仅仅说明可以用来实时的示例性方式,而不是穷尽的方式。此外,除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置不限制本申请的范围。
[0024]图1是本申请一实施例中存储器布线结构的示意图。下面请参阅图1,所述存储器布线结构包括:第一信号线路11、第二信号线路12以及布线选择器(Option Scheme)A;所述第一信号线路11与所述第二信号线路12相邻,所述第一信号线路11接收第一信号Sig1,所述第二信号线路12接收第二信号Sig2;所述布线选择器A响应于使能信号EN,控制本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储器布线结构,其特征在于,包括:第一信号线路、第二信号线路以及布线选择器;所述第一信号线路与所述第二信号线路相邻,所述第一信号线路接收第一信号,所述第二信号线路接收第二信号;所述布线选择器响应于使能信号,控制所述第二信号输入所述第一信号线路以对所述第一信号线路进行补偿,并控制所述第一信号输入所述第二信号线路以对所述第二信号线路进行补偿,从而改善所述第一信号线路与所述第二信号线路之间的动态耦合。2.根据权利要求1所述的存储器布线结构,其特征在于,所述布线选择器包括布置在所述第一信号线路上的第一反相器组、布置在所述第二信号线路上的第二反相器组,所述第一反相器组及第二反相器组均包括串联的两个反相器,所述第一反相器组的输入端接收所述第一信号,所述第二反相器组的输入端接收所述第二信号;所述布线选择器还包括为所述第一信号线路配置的第一补偿线路与为所述第二信号线路配置的第二补偿线路,所述第一补偿线路包括第一晶体管,所述第二补偿线路包括第二晶体管;所述第一晶体管的第一端接收所述第二信号,其第二端连接至所述第一反相器组中两个反相器的连接端,其控制端接收所述使能信号;所述第二晶体管的第一端接收所述第一信号,其第二端连接至所述第二反相器组中两个反相器的连接端,其控制端接收所述使能信号。3.根据权利要求1所述的存储器布线结构,其特征在于,所述结构还包括:耦合噪声传感器,所述耦合噪声传感器用于感测动态耦合影响,以提供所述使能信号。4.根据权利要求1所述的存储器布线结构,其特征在于,所述耦合噪声传感器包括:与所述第一信号线路的结构相同的主控干扰线路以及与所述主控干扰线路具有信号耦合效应的被控受干扰线路;其中,于所述主控干扰线路中输入一检测信号,当感测到所述被控受干扰线路受到主控干扰线路的干扰时,通过所述被控受干扰线路输出所述使能信号。5.根据权利要求4所述的存储器布线结构,其特征在于,所述被控受干扰线路包括:连接至所述被控受干扰线路输入节点的第三反向器组以及复位开关;当所述被控受干扰线路...

【专利技术属性】
技术研发人员:请求不公布姓名
申请(专利权)人:提米芯创上海科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1