像素电路及其驱动方法、显示面板技术

技术编号:38575885 阅读:17 留言:0更新日期:2023-08-26 23:23
一种像素电路,包括:数据写入子电路、驱动子电路、发光控制子电路、存储子电路以及补偿子电路。数据写入子电路配置为在第一扫描线的控制下,向第一节点提供数据线传输的数据信号。存储子电路配置为存储数据信号。发光控制子电路配置为在一帧的显示时段,在发光控制线的控制下,向第二节点提供第一电源线传输的第一电源信号。第二节点还与第一信号线电连接,第一信号线配置为在一帧的空闲时段,向第二节点提供第三电源信号。驱动子电路配置为在第一节点的控制下,利用第二节点提供的第一电源信号或第三电源信号向第三节点提供驱动电流。补偿子电路配置为在第二扫描线的控制下,采集第三节点的驱动电流,以实现外部补偿。以实现外部补偿。以实现外部补偿。

【技术实现步骤摘要】
像素电路及其驱动方法、显示面板


[0001]本文涉及但不限于显示
,尤指一种像素电路及其驱动方法、显示面板。

技术介绍

[0002]在显示领域,有机电致发光二极管(OLED,Organic Light

Emitting Diode)具有自发光、对比度高、能耗低、视角广、响应速度快、可用于挠曲性面板、使用温度范围广等特点,具有广阔的发展前景。

技术实现思路

[0003]以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
[0004]本公开实施例提供了一种像素电路及其驱动方法、显示面板。
[0005]一方面,本公开实施例提供一种像素电路,用于驱动发光元件发光。所述像素电路包括:数据写入子电路、驱动子电路、发光控制子电路、存储子电路以及补偿子电路。所述数据写入子电路,与数据线、第一扫描线和第一节点电连接,配置为在所述第一扫描线的控制下,向所述第一节点提供所述数据线传输的数据信号。所述存储子电路与所述第一节点和第三节点电连接,配置为存储所述数据信号。所述发光控制子电路,与第一电源线、发光控制线和第二节点电连接,配置为在一帧的显示时段,在所述发光控制线的控制下,向所述第二节点提供所述第一电源线传输的第一电源信号。所述第二节点还与第一信号线电连接,所述第一信号线配置为在一帧的空闲时段,向所述第二节点提供第三电源信号。所述驱动子电路,与所述第一节点、所述第二节点和所述第三节点电连接,配置为在所述第一节点的控制下,利用所述第二节点提供的第一电源信号或第三电源信号向所述第三节点提供驱动电流。所述第三节点与所述发光元件电连接。所述补偿子电路与感测线、第二扫描线和所述第三节点电连接,配置为在所述第二扫描线的控制下,采集所述第三节点的驱动电流,以实现外部补偿。
[0006]在一些示例性实施方式中,所述第一信号线配置为在随机一帧的空闲时段,向所述第二节点提供第三电源信号。
[0007]在一些示例性实施方式中,所述第三电源信号与所述第一电源信号相同。
[0008]在一些示例性实施方式中,所述发光控制线配置为在一帧的显示时段,提供脉宽调制信号。
[0009]在一些示例性实施方式中,所述数据写入子电路包括:扫描晶体管。所述扫描晶体管的控制极与所述第一扫描线电连接,所述扫描晶体管的第一极与所述数据线电连接,所述扫描晶体管的第二极与所述第一节点电连接。
[0010]在一些示例性实施方式中,所述驱动子电路包括:驱动晶体管。所述驱动晶体管的控制极与所述第一节点电连接,所述驱动晶体管的第一极与所述第二节点电连接,所述驱动晶体管的第二极与所述第三节点电连接。
[0011]在一些示例性实施方式中,所述存储子电路包括:存储电容。所述存储电容的第一极板与所述第一节点电连接,所述存储电容的第二极板与所述第三节点电连接。
[0012]在一些示例性实施方式中,所述补偿子电路包括:感测晶体管。所述感测晶体管的控制极与所述第二扫描线电连接,所述感测晶体管的第一极与所述感测线电连接,所述感测晶体管的第二极与所述第三节点电连接。
[0013]在一些示例性实施方式中,所述发光控制子电路包括:发光控制晶体管。所述发光控制晶体管的控制极与所述发光控制线电连接,所述发光控制晶体管的第一极与所述第一电源线电连接,所述发光控制晶体管的第二极与所述第二节点电连接。
[0014]另一方面,本公开实施例提供一种像素电路的驱动方法,应用于如上所述的像素电路,所述驱动方法包括:在每一帧的显示阶段,数据写入子电路在第一扫描线的控制下,向第一节点提供数据线传输的数据信号,存储子电路存储所述数据信号,发光控制子电路在发光控制线的控制下,向第二节点提供第一电源信号,驱动子电路在所述第一节点的控制下,向第三节点提供驱动电流;在一帧的空闲阶段,第一信号线向所述第二节点提供第三电源信号,补偿子电路在第二扫描线的控制下,采集第三节点的驱动电流,以实现外部补偿。
[0015]另一方面,本公开实施例提供一种显示面板,包括:多个如上所述的像素电路、多个补偿控制电路以及多条第一信号线;至少一条第一信号线与多个像素电路电连接。所述补偿控制电路与第一控制线、第三电源线和第一信号线电连接,配置为在所述第一控制线的控制下,向所述第一信号线提供所述第三电源线传输的第三电源信号。
[0016]在一些示例性实施方式中,一条第一信号线与一行像素电路电连接,多个补偿控制电路与多条第一信号线一一对应电连接。
[0017]在一些示例性实施方式中,所述补偿控制电路包括:第一控制晶体管。所述第一控制晶体管的控制极与所述第一控制线电连接,所述第一控制晶体管的第一极与所述第三电源线电连接,所述第一控制晶体管的第二极与所述第一信号线电连接。
[0018]在一些示例性实施方式中,一条第一信号线电连接的补偿控制电路所电连接的第一控制线和与所述第一信号线电连接的像素电路电连接的第一扫描线或第二扫描线电连接。
[0019]在一些示例性实施方式中,所述显示面板还包括:多个级联的扫描驱动电路;任一级扫描驱动电路,配置为在每一帧的显示时段通过所述第一扫描线给一行像素电路提供扫描驱动信号,以及在随机一帧的空闲时段通过所述第二扫描线给所述一行像素电路提供感测驱动信号。
[0020]在阅读并理解了附图和详细描述后,可以明白其他方面。
附图说明
[0021]附图用来提供对本公开技术方案的理解,并且构成说明书的一部分,与本公开实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。附图中一个或多个部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。
[0022]图1为本公开至少一实施例的像素电路的示意图;
[0023]图2为本公开至少一实施例的像素电路的等效电路图;
[0024]图3为本公开至少一实施例的显示面板的结构示意图;
[0025]图4为本公开至少一实施例的显示面板的扫描驱动电路、补偿控制电路和像素电路的连接示意图;
[0026]图5为本公开至少一实施例的补偿控制电路的等效电路图;
[0027]图6为本公开至少一实施例的像素电路的工作时序图;
[0028]图7为本公开至少一实施例的显示面板的扫描驱动电路的示意图;
[0029]图8为本公开至少一实施例的显示面板的扫描驱动电路的等效电路图。
具体实施方式
[0030]下面将结合附图对本公开的实施例进行详细说明。实施方式可以以多个不同形式来实施。所属
的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为一种或多种形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。
[0031]在附图中,有时为了明确起见,夸大表示了一个或多个构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素电路,其特征在于,用于驱动发光元件发光,所述像素电路包括:数据写入子电路、驱动子电路、发光控制子电路、存储子电路以及补偿子电路;所述数据写入子电路,与数据线、第一扫描线和第一节点电连接,配置为在所述第一扫描线的控制下,向所述第一节点提供所述数据线传输的数据信号;所述存储子电路与所述第一节点和第三节点电连接,配置为存储所述数据信号;所述发光控制子电路,与第一电源线、发光控制线和第二节点电连接,配置为在一帧的显示时段,在所述发光控制线的控制下,向所述第二节点提供所述第一电源线传输的第一电源信号;所述第二节点还与第一信号线电连接,所述第一信号线配置为在一帧的空闲时段,向所述第二节点提供第三电源信号;所述驱动子电路,与所述第一节点、所述第二节点和所述第三节点电连接,配置为在所述第一节点的控制下,利用所述第二节点提供的第一电源信号或第三电源信号向所述第三节点提供驱动电流;所述第三节点与所述发光元件电连接;所述补偿子电路与感测线、第二扫描线和所述第三节点电连接,配置为在所述第二扫描线的控制下,采集所述第三节点的驱动电流,以实现外部补偿。2.根据权利要求1所述的像素电路,其特征在于,所述第一信号线配置为在随机一帧的空闲时段,向所述第二节点提供第三电源信号。3.根据权利要求1所述的像素电路,其特征在于,所述第三电源信号与所述第一电源信号相同。4.根据权利要求1所述的像素电路,其特征在于,所述发光控制线配置为在一帧的显示时段,提供脉宽调制信号。5.根据权利要求1所述的像素电路,其特征在于,所述数据写入子电路包括:扫描晶体管;所述扫描晶体管的控制极与所述第一扫描线电连接,所述扫描晶体管的第一极与所述数据线电连接,所述扫描晶体管的第二极与所述第一节点电连接。6.根据权利要求1所述的像素电路,其特征在于,所述驱动子电路包括:驱动晶体管;所述驱动晶体管的控制极与所述第一节点电连接,所述驱动晶体管的第一极与所述第二节点电连接,所述驱动晶体管的第二极与所述第三节点电连接。7.根据权利要求1所述的像素电路,其特征在于,所述存储子电路包括:存储电容;所述存储电容的第一极板与所述第一节点电连接,所述存储电容的第二极板与所述第三节点电连接。8.根据权利要求1所述的像素电路,其特征在于,所述补偿子电路包括:感测晶体管;所述感测晶体管的控制极与所述第二扫...

【专利技术属性】
技术研发人员:李永谦冯雪欢
申请(专利权)人:京东方科技集团股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1