本发明专利技术涉及BIOS复位技术领域,提供了一种系统故障时BIOS自动复位的电路及其使用方法,包括主板、嵌入式处理器,主板上设置有S0电源、S5电源、RTC电源、第一控制电路、第二控制电路、第三控制电路,嵌入式处理器可通过控制第一控制电路、第二控制电路、第三控制电路对应控制S0电源、S5电源、RTC电源的通断。区别于现有技术,本发明专利技术在需要对BIOS进行复位时,可通过嵌入式处理器依次控制第一控制电路、第二控制电路、第三控制电路,进而对S0电源、S5电源、RTC电源进行断电,使COMS断电重置,BIOS回到初始状态完成BIOS的复位,无需拆开机箱进行操作,节省维修时间和维修成本。省维修时间和维修成本。省维修时间和维修成本。
【技术实现步骤摘要】
一种系统故障时BIOS自动复位的电路及其使用方法
[0001]本专利技术属于BIOS复位
,尤其涉及一种系统故障时BIOS自动复位的电路及其使用方法。
技术介绍
[0002]现有的计算机中,按下主板的电源按键后,主板会进行开机。但BIOS有损坏的概率,BIOS损坏会导致主板不能正常开机,这时最好的解决办法就是对BIOS进行复位。
[0003]若需要对BIOS进行复位使主板正常开机,需要拆开机箱后移除电源(S0电源和S5电源),然后抠出RTC电池,使主板断电,COMS断电重置,BIOS回到初始状态,完成BIOS的复位,最后对主板重新进行开机。
[0004]但是在一些场合,例如主板应用在电视牆、提款机等场所中,若BIOS发生故障了,是不能进行拆开机箱以及移除电源(S0电源和S5电源)、抠出RTC电池等操作的,需要有维修人员到场对BIOS进行复位,较为费时。
技术实现思路
[0005]本专利技术的目的在于提供一种系统故障时BIOS自动复位的电路及其使用方法,旨在解决由于现有技术无法提供一种系统故障时BIOS自动复位的电路及其使用方法,导致对BIOS进行复位时需要断电并拆开机箱移除电源和电池的问题。
[0006]一方面,本专利技术提供了一种系统故障时BIOS自动复位的电路,包括:
[0007]主板,设置有S0电源、S5电源、RTC电源、GND接口;
[0008]第一控制电路,与S0电源连接且可控制S0电源的通断;
[0009]第二控制电路,与S5电源连接且可控制S5电源的通断;
[0010]第三控制电路,与RTC电源连接且可控制RTC电源的通断;
[0011]嵌入式处理器,设置在主板上,具有对应与第一控制电路、第二控制电路、第三控制电路连接的第一IO引脚、第二IO引脚、第三IO引脚。
[0012]优选的,所述S0电源具有可控制S0电源通断的PSON引脚,所述第一控制电路包括5VSB接口、上拉电阻R135,所述PSON引脚通过上拉电阻R135与5VSB接口连接,所述嵌入式处理器的第一IO引脚与PSON引脚连接。
[0013]优选的,所述S5电源具有可控制S5电源通断的EN引脚,所述第二控制电路包括NMOS管Q53、NMOS管Q51、上拉电阻R162、下拉电阻R138、5VDUAL接口,所述NMOS管Q53的G极、D极、S极对应与第二IO引脚、NMOS管Q51的G极、GND接口连接,所述NMOS管Q51的D极、S极对应与EN引脚、GND接口连接,所述EN引脚通过上拉电阻R162与5VDUAL接口连接,所述EN引脚通过下拉电阻R138与GND接口连接。
[0014]优选的,所述第二控制电路还包括上拉电阻R663、下拉电阻R2343,所述上拉电阻R663、上拉电阻R162的第一端均与5VDUAL接口连接,所述上拉电阻R663、上拉电阻R162的第二端对应与NMOS管Q51的G极、EN引脚连接,所述下拉电阻R2343的两端对应与NMOS管Q51的G
极、GND接口连接,所述下拉电阻R138的两端对应与EN引脚、GND接口连接。
[0015]优选的,所述RTC电源的负极与GND接口连接,所述第三控制电路包括NMOS管Q16、与RTC电源的正极耦接的VCCRTC接口,所述NMOS管Q16的G极、D极、S极对应与第三IO引脚、VCCRTC接口、GND接口连接。
[0016]优选的,还包括RSMRST信号电路,所述主板还包括有PCH芯片,所述PCH芯片具有RSMRST引脚,所述RSMRST信号电路包括NMOS管Q16、NMOS管Q5、上拉电阻R19、3D3VSB接口,所述NMOS管Q16的G极、S极对应与第二IO引脚、GND接口连接,所述NMOS管Q16的D极与NMOS管Q5的管G极耦接,所述NMOS管Q5的D极、S极对应与RSMRST引脚、GND接口连接,所述NMOS管Q5的D极通过上拉电阻R19与RSMRST引脚连接。
[0017]优选的,所述RSMRST信号电路还包括NPN型三极管Q9、上拉电阻R40、下拉电阻R46、上拉电阻R37、下拉电阻R97、5VSB接口,所述上拉电阻R40和下拉电阻R46的第一端对应与上拉电阻R40、下拉电阻R46连接,所述上拉电阻R40和下拉电阻R46的第二端均与NPN型三极管Q9的B极连接,所述NPN型三极管Q9的C极、E极对应与NMOS管Q5的管G极、NMOS管Q16的管D极连接,所述NMOS管Q16的D极通过NPN型三极管Q9与NMOS管Q5的管G极耦接,所述NPN型三极管Q9的C极通过上拉电阻R37与5VSB接口连接,所述NPN型三极管Q9的E极通过下拉电阻R97与GND接口连接。
[0018]优选的,所述主板上还设置有电源按键,所述电源按键通过主板与嵌入式处理器电连接。
[0019]另一方面,本专利技术还提供了一种系统故障时BIOS自动复位的电路的使用方法,所述方法包括如下步骤:
[0020]嵌入式处理器依次向第一IO引脚发出关闭S0电源的信号、向第二IO引脚发出关闭S5电源的信号、向第三IO引脚发出关闭RTC电源的信号,等待5S后,嵌入式处理器依次向第三IO引脚发出打开RTC电源的信号、向第二IO引脚发出打开S5电源的信号、向第一IO引脚发出打开S0电源的信号。
[0021]另一方面,本专利技术还提供了一种系统故障时BIOS自动复位的电路的使用方法,所述方法包括如下步骤:
[0022]按下电源按键,电源按键向嵌入式处理器发送指令;
[0023]嵌入式处理器判断BIOS是否损坏:如是,嵌入式处理器依次向第一IO引脚发出关闭S0电源的信号、向第二IO引脚发出关闭S5电源的信号、向第三IO引脚发出关闭RTC电源的信号,等待5S后,嵌入式处理器依次向第三IO引脚发出打开RTC电源的信号、向第二IO引脚发出打开S5电源的信号、向第一IO引脚发出打开S0电源的信号;
[0024]反之,嵌入式处理器不执行操作。
[0025]本专利技术的有益效果在于:区别于现有技术,本专利技术在主板上设置有第一控制电路、第二控制电路、第三控制电路以及嵌入式处理器,嵌入式处理器能通过分别控制第一控制电路、第二控制电路、第三控制电路进而控制S0电源、S5电源、RTC电源的通断,需要对BIOS进行复位时,可通过嵌入式处理器依次控制第一控制电路、第二控制电路、第三控制电路,进而对S0电源、S5电源、RTC电源进行断电,使COMS断电重置,BIOS回到初始状态完成BIOS的复位,无需拆开机箱进行操作,节省维修时间和维修成本。
附图说明
[0026]图1是本专利技术实施例一提供的第一控制电路示意图;
[0027]图2是本专利技术实施例一提供的第二控制电路示意图;
[0028]图3是本专利技术实施例一提供的第三控制电路示意图;
[0029]图4是本专利技术实施例一提供的RSMRST信号电路示意图;
[0030]图5是本专利技术实施例一提供的RTC电源的电路示意图
本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种系统故障时BIOS自动复位的电路,包括:主板,设置有S0电源、S5电源、RTC电源、GND接口;第一控制电路,与S0电源连接且可控制S0电源的通断;第二控制电路,与S5电源连接且可控制S5电源的通断;第三控制电路,与RTC电源连接且可控制RTC电源的通断;嵌入式处理器,设置在主板上,具有对应与第一控制电路、第二控制电路、第三控制电路连接的第一IO引脚、第二IO引脚、第三IO引脚。2.如权利要求1所述的系统故障时BIOS自动复位的电路,其特征在于:所述S0电源具有可控制S0电源通断的PSON引脚,所述第一控制电路包括5VSB接口、上拉电阻R135,所述PSON引脚通过上拉电阻R135与5VSB接口连接,所述嵌入式处理器的第一IO引脚与PSON引脚连接。3.如权利要求1所述的系统故障时BIOS自动复位的电路,其特征在于:所述S5电源具有可控制S5电源通断的EN引脚,所述第二控制电路包括NMOS管Q53、NMOS管Q51、上拉电阻R162、下拉电阻R138、5VDUAL接口,所述NMOS管Q53的G极、D极、S极对应与第二IO引脚、NMOS管Q51的G极、GND接口连接,所述NMOS管Q51的D极、S极对应与EN引脚、GND接口连接,所述EN引脚通过上拉电阻R162与5VDUAL接口连接,所述EN引脚通过下拉电阻R138与GND接口连接。4.如权利要求3所述的系统故障时BIOS自动复位的电路,其特征在于:所述第二控制电路还包括上拉电阻R663、下拉电阻R2343,所述上拉电阻R663、上拉电阻R162的第一端均与5VDUAL接口连接,所述上拉电阻R663、上拉电阻R162的第二端对应与NMOS管Q51的G极、EN引脚连接,所述下拉电阻R2343的两端对应与NMOS管Q51的G极、GND接口连接,所述下拉电阻R138的两端对应与EN引脚、GND接口连接。5.如权利要求1所述的系统故障时BIOS自动复位的电路,其特征在于:所述RTC电源的负极与GND接口连接,所述第三控制电路包括NMOS管Q16、与RTC电源的正极耦接的VCCRTC接口,所述NMOS管Q16的G极、D极、S极对应与第三IO引脚、VCCRTC接口、GND接口连接。6.如权利要求1所述的系统故障时BIOS自动复位的电路,其特征在于:还包括RSMRST信号电路,所述主板还包括有PCH芯片,所述PCH芯片具有RSMRST引脚,所述RSMRST信号电路包括NMOS管Q16、NMOS管Q5、上拉...
【专利技术属性】
技术研发人员:康洛誠,
申请(专利权)人:深圳市智微智能科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。