存储系统以及存储系统的数据写入方法技术方案

技术编号:37886900 阅读:8 留言:0更新日期:2023-06-18 11:51
本公开实施例涉及半导体技术领域,提供一种存储系统以及存储系统的数据写入方法,存储系统包括:存储系统被配置为,响应于写复制使能信号以进入写复制模式,且在写复制模式期间,若从数据端口输出的多组数据中至少两组数据相同,则将至少两组数据定义为相同组,产生用于表征数据复制的标识信号,并传输相同组中的一组数据至存储阵列的接口,且禁用相同组中的其余组数据对应的数据端口与存储阵列的接口之间的传输路径,存储阵列响应于写复制使能信号以及标识信号,将相同组中的一组数据复制到相同组中的其余组数据对应的存储阵列的接口。本公开实施例至少有利于节省数据写入时的功耗。功耗。功耗。

【技术实现步骤摘要】
存储系统以及存储系统的数据写入方法


[0001]本公开实施例涉及半导体
,特别涉及一种存储系统以及存储系统的数据写入方法。

技术介绍

[0002]在许多电子系统中使用存储器来写入和读取信息,例如在移动电话、平板电脑、计算机、服务器以及包括处理器或需要存储信息的电子系统中。存储器可以通过存储器命令来控制,存储器命令例如是由存储器通过命令总线接收的写命令和读命令。要存储的信息可以使用写命令被写入存储器,并且在以后的时间通过使用读命令从存储器读取信息而被检索。
[0003]其中,可以并行驱动多条数据传输通路将多个数据写入存储器中,然而当写入的数据中存在相同的数据时,多条数据传输通路均被驱动比单条数据被驱动消耗更多的功率。

技术实现思路

[0004]本公开实施例提供一种存储系统以及存储系统的数据写入方法,至少有利于节省数据写入时的功耗。
[0005]根据本公开一些实施例,本公开实施例一方面提供一种存储系统,包括:所述存储系统被配置为,响应于写复制使能信号以进入写复制模式,且在所述写复制模式期间,若从数据端口输出的多组数据中至少两组数据相同,则将所述至少两组数据定义为相同组,产生用于表征数据复制的标识信号,并传输所述相同组中的一组数据至存储阵列的接口,且禁用所述相同组中的其余组数据对应的数据端口与所述存储阵列的接口之间的传输路径,所述存储阵列响应于所述写复制使能信号以及所述标识信号,将所述相同组中的一组数据复制到所述相同组中的其余组数据对应的所述存储阵列的接口。
[0006]在一些实施例中,所述存储系统还被配置为,若所述多组数据中所有组数据均相同,则输出所述标识信号。
[0007]在一些实施例中,所述存储系统还被配置为,若所述多组数据中存在与所述相同组的数据不同的至少一组数据,则还将所述至少一组数据传输至所述存储阵列的相应接口。
[0008]在一些实施例中,所述存储系统包括:处理模块,所述处理模块响应于所述写复制使能信号以及所述多组数据,以输出第一驱动信号、第二驱动信号以及所述标识信号,并将所述标识信号发送至所述存储阵列;多条数据通路,每条所述数据通路作为一组所述数据在所述存储阵列的接口与所述数据端口之间的传输路径,所述相同组中的一组数据对应的所述数据通路响应于所述第一驱动信号导通,所述相同组中的其余组数据对应的所述数据通路响应于所述第二驱动信号禁用。
[0009]在一些实施例中,所述数据通路包括:多级串联的数据传输电路,且每一级所述数
据传输电路基于所述第一驱动信号传输数据,或者,每一级所述数据传输电路基于所述第二驱动信号禁用。
[0010]在一些实施例中,所述处理模块包括:多级串联的标识信号传输电路,每一级所述标识信号传输电路的输入端均用于接收所述标识信号,输出端均用于输出所述标识信号,处于最后一级的所述标识信号传输电路向所述存储阵列传输所述标识信号。
[0011]在一些实施例中,每一级所述标识信号传输电路包括:偶数个相串联的反相器。
[0012]在一些实施例中,所述处理模块还包括:多个信号产生单元,每一所述信号产生单元与一级所述标识信号传输电路以及一级所述数据传输电路相对应,所述信号产生单元被配置为,响应于所述写复制使能信号以及所述标识信号传输电路的输入端接收的所述标识信号,向相对应的所述数据传输电路提供所述第一驱动信号以及所述第二驱动信号。
[0013]在一些实施例中,所述存储系统还包括:多个输入缓冲电路,每一所述输入缓冲电路连接在所述数据通路与所述数据端口之间,所述输入缓冲电路被配置为,所述处理模块向所述输入缓冲电路输出禁用使能信号,所述相同组中的其余组数据对应的所述输入缓冲电路响应于所述禁用使能信号禁用。
[0014]在一些实施例中,所述处理模块包括:指令解码单元,所述指令解码单元与每一所述输入缓冲电路连接,所述指令解码单元被配置为,基于指令信号以及所述禁用使能信号,向相同组的其余组数据对应的所述输入缓冲电路输出所述禁用使能信号,其中,所述指令信号基于所述多组数据中存在所述相同组产生。
[0015]在一些实施例中,所述存储系统还包括:指令产生单元,所述指令产生单元接收所述多组数据,所述多组数据中存在所述相同组,则输出所述指令信号。
[0016]在一些实施例中,所述处理模块还被配置为,若所述多组数据中存在数据不同的至少一组数据,则还输出第三驱动信号;数据不同的至少一组数据对应的所述数据通路响应于所述第三驱动信号导通。
[0017]根据本公开一些实施例,本公开实施例另一方面还提供一种存储系统的数据写入方法,包括:响应于写复制使能信号以进入写复制模式,在所述写复制模式期间,若从数据端口输出的多组数据中至少两组数据相同,则将所述至少两组数据定义为相同组,产生用于表征数据复制的标识信号,并传输所述相同组中的一组数据至存储阵列的接口,且禁用所述相同组中的其余组数据对应的数据端口与所述存储阵列的接口之间的传输路径,所述存储阵列响应于所述写复制使能信号以及所述标识信号,将所述相同组中的一组数据复制到所述相同组中的其余组数据对应的所述存储阵列的相应接口。
[0018]在一些实施例中,所述输出用于表征数据复制的标识信号,包括:判断所述多组数据中是否所有组数据均相同;若所述多组数据中所有组数据均相同,则输出所述标识信号。
[0019]在一些实施例中,所述传输所述相同组中的一组数据至存储阵列的接口,且禁用所述相同组中的其余组数据对应的数据端口与所述存储阵列的接口之间的传输路径,包括:响应于所述写复制使能信号以及所述多组数据,以产生第一驱动信号以及第二驱动信号;所述相同组中的一组数据对应的数据通路响应于所述第一驱动信号传输数据,以将所述数据传输至所述存储阵列的相应接口,所述相同组中的其余组数据对应的所述数据通路响应于所述第二驱动信号禁用。
[0020]在一些实施例中,所述传输所述相同组中的一组数据至存储阵列的接口,且禁用
所述相同组中的其余组数据对应的数据端口与所述存储阵列的接口之间的传输路径,还包括:禁用连接在所述相同组中其余组数据对应的数据端口与所述数据通路之间的输入缓冲电路。
[0021]在一些实施例中,所述标识信号经由多级串联的标识传输电路传输至存储阵列,所述数据通路包括多级串联的数据传输电路,且每一级所述数据传输电路与一级所述标识传输电路对应;所述传输所述相同组中的一组数据至存储阵列的接口,且禁用所述相同组中的其余组数据对应的数据端口与所述存储阵列的接口之间的传输路径,还包括:还响应于所述写复制使能信号以及当前级的所述标识传输电路的输入端接收的所述标识信号,以产生用于至少驱动当前级的所述数据传输电路的所述第一驱动信号,并产生用于禁用当前级的所述数据传输电路的所述第二驱动信号。
[0022]本公开实施例提供的技术方案具有以下优点:
[0023]在写复制模式期间,若发现需要向存储阵列中写入的多组数据中有数据相同的情形,将数据相同的组中的一组数据向存储系统中写入的传输路径导本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种存储系统,其特征在于,包括:所述存储系统被配置为,响应于写复制使能信号以进入写复制模式,且在所述写复制模式期间,若从数据端口输出的多组数据中至少两组数据相同,则将所述至少两组数据定义为相同组,产生用于表征数据复制的标识信号,并传输所述相同组中的一组数据至存储阵列的接口,且禁用所述相同组中的其余组数据对应的数据端口与所述存储阵列的接口之间的传输路径,所述存储阵列响应于所述写复制使能信号以及所述标识信号,将所述相同组中的一组数据复制到所述相同组中的其余组数据对应的所述存储阵列的接口。2.如权利要求1所述的存储系统,其特征在于,所述存储系统还被配置为,若所述多组数据中所有组数据均相同,则输出所述标识信号。3.如权利要求1所述的存储系统,其特征在于,所述存储系统还被配置为,若所述多组数据中存在与所述相同组的数据不同的至少一组数据,则还将所述至少一组数据传输至所述存储阵列的相应接口。4.如权利要求1所述的存储系统,其特征在于,所述存储系统包括:处理模块,所述处理模块响应于所述写复制使能信号以及所述多组数据,以输出第一驱动信号、第二驱动信号以及所述标识信号,并将所述标识信号发送至所述存储阵列;多条数据通路,每条所述数据通路作为一组所述数据在所述存储阵列的接口与所述数据端口之间的传输路径,所述相同组中的一组数据对应的所述数据通路响应于所述第一驱动信号导通,所述相同组中的其余组数据对应的所述数据通路响应于所述第二驱动信号禁用。5.如权利要求4所述的存储系统,其特征在于,所述数据通路包括:多级串联的数据传输电路,且每一级所述数据传输电路基于所述第一驱动信号传输数据,或者,每一级所述数据传输电路基于所述第二驱动信号禁用。6.如权利要求5所述的存储系统,其特征在于,所述处理模块包括:多级串联的标识信号传输电路,每一级所述标识信号传输电路的输入端均用于接收所述标识信号,输出端均用于输出所述标识信号,处于最后一级的所述标识信号传输电路向所述存储阵列传输所述标识信号。7.如权利要求6所述的存储系统,其特征在于,每一级所述标识信号传输电路包括:偶数个相串联的反相器。8.如权利要求6所述的存储系统,其特征在于,所述处理模块还包括:多个信号产生单元,每一所述信号产生单元与一级所述标识信号传输电路以及一级所述数据传输电路相对应,所述信号产生单元被配置为,响应于所述写复制使能信号以及所述标识信号传输电路的输入端接收的所述标识信号,向相对应的所述数据传输电路提供所述第一驱动信号以及所述第二驱动信号。9.如权利要求4所述的存储系统,其特征在于,所述存储系统还包括:多个输入缓冲电路,每一所述输入缓冲电路连接在所述数据通路与所述数据端口之间,所述输入缓冲电路被配置为,所述处理模块向所述输入缓冲电路输出禁用使能信号,所述相同组中的其余组数据对应的所述输入缓冲电路响应于所述禁用使能信号禁用。10.如权利要求9所述的存储系统,其特征在于,所述处理模块包括:指令解码单元,所述指令解码单元与每一所述输入缓冲电路连接,...

【专利技术属性】
技术研发人员:冀康灵
申请(专利权)人:长鑫存储技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1