像素驱动电路及其驱动方法、显示面板和显示装置制造方法及图纸

技术编号:37518325 阅读:13 留言:0更新日期:2023-05-12 15:40
本申请涉及一种像素驱动电路及其驱动方法、显示面板和显示装置。该像素驱动电路包括:第一开关单元、第二开关单元、第三开关单元、第四开关单元与驱动晶体管;第一开关单元第一端连接电源,第二端连接驱动晶体管的漏极,控制端输入第一开关控制信号;驱动晶体管的源极连接第二开关单元的第一端,第二开关单元的第二端为电路的输出端,控制端输入第二开关控制信号;驱动晶体管的漏极还连接第三开关单元第一端,第三开关单元第二端连接驱动晶体管的栅极,第三开关单元的控制端输入第三开关控制信号;第四开关单元第一端输入数据信号,第二端连接驱动晶体管的源极,控制端输入第四开关控制信号。本申请可使像素在发光时更不容易出现色差或亮度差。色差或亮度差。色差或亮度差。

【技术实现步骤摘要】
像素驱动电路及其驱动方法、显示面板和显示装置


[0001]本专利技术涉及显示
,具体涉及一种像素驱动电路及其驱动方法、显示面板和显示装置。

技术介绍

[0002]相关技术中,OLED(Organic Light Emitting Diode,有机发光二极管)显示面板能够发光是由驱动TFT(Thin Film Transistor,薄膜场效应晶体管)在饱和状态时产生的电流所驱动,因为输入相同的灰阶电压时,不同的临界电压会产生不同的驱动电流,造成电流的不一致性。
[0003]然而,驱动TFT的阈值电压会随着显示器的长时间工作而发生漂移,而OLED的发光亮度与该阈值电压密切相关。因此,驱动TFT的阈值电压变化会极大地影响OLED的发光亮度。也就是说,驱动TFT的阈值电压的变化都会影响OLED的亮度均匀性。

技术实现思路

[0004]本申请的目的在于提供一种像素驱动电路及其驱动方法、显示面板和显示装置,可以消除驱动晶体管的阈值电压对驱动电流的影响,进而减小驱动电流的偏差,最终使得像素在发光时更不容易出现色差或亮度差。
[0005]根据本申请实施例的第一方面,提供一种像素驱动电路,包括:第一开关单元、第二开关单元、第三开关单元、第四开关单元以及驱动晶体管;
[0006]所述第一开关单元的第一端连接电源,所述第一开关单元的第二端连接所述驱动晶体管的漏极,所述第一开关单元的控制端用于输入第一开关控制信号;所述驱动晶体管的源极连接所述第二开关单元的第一端,所述第二开关单元的第二端为所述像素驱动电路的输出端,所述第二开关单元的控制端用于输入第二开关控制信号;
[0007]所述驱动晶体管的漏极还连接所述第三开关单元的第一端,所述第三开关单元的第二端连接所述驱动晶体管的栅极,所述第三开关单元的控制端用于输入第三开关控制信号;
[0008]所述第四开关单元的第一端用于输入数据信号,所述第四开关单元的第二端连接所述驱动晶体管的源极,所述第四开关单元的控制端用于输入第四开关控制信号。
[0009]在一种实施方式中,所述驱动晶体管为N型晶体管。所述第三开关控制信号、所述第四开关控制信号与所述第一开关控制信号相同;所述第三开关单元的控制端与所述第四开关单元的控制端连接。
[0010]在一种实施方式中,所述第一开关单元包括第一晶体管,所述第一晶体管的第一端为所述第一开关单元的第一端,所述第一晶体管的第二端为所述第一开关单元的第二端,所述第一晶体管的控制端为所述第一开关单元的控制端。所述第一晶体管为P型晶体管,所述第一晶体管的第一端为源极,所述第一晶体管的第二端为漏极,所述第一晶体管的控制端为栅极。
[0011]在一种实施方式中,所述第二开关单元包括第二晶体管,所述第二晶体管的第一端为所述第二开关单元的第一端,所述第二晶体管的第二端为所述第二开关单元的第二端,所述第二晶体管的控制端为所述第二开关单元的控制端。所述第二晶体管为N型晶体管,所述第二晶体管的第一端为漏极,所述第二晶体管的第二端为源极,所述第二晶体管的控制端为栅极。
[0012]在一种实施方式中,所述第三开关单元包括第三晶体管,所述第三晶体管的第一端为所述第三开关单元的第一端,所述第三晶体管的第二端为所述第三开关单元的第二端,所述第三晶体管的控制端为所述第三开关单元的控制端。所述第三晶体管为N型晶体管,所述第三晶体管的第一端为漏极,所述第三晶体管的第二端为源极,所述第三晶体管的控制端为栅极。
[0013]在一种实施方式中,所述第四开关单元包括第四晶体管,所述第四晶体管的第一端为所述第四开关单元的第一端,所述第四晶体管的第二端为所述第四开关单元的第二端,所述第四晶体管的控制端为所述第四开关单元的控制端。所述第四晶体管为N型晶体管,所述第四晶体管的第一端为源极,所述第四晶体管的第二端为漏极,所述第四晶体管的控制端为栅极。
[0014]在一种实施方式中,所述驱动晶体管工作时输出的驱动电流为:
[0015][0016]其中,I为所述驱动电流,μ是电子迁移率,C
OX
是单位面积的栅氧电容,为所述驱动晶体管的宽长比,V
data
为所述数据信号的电压,V
ANODE
为所述像素驱动电路的输出端的电压,V
TH
为所述驱动晶体管的阈值电压,α的计算式如下:
[0017][0018]其中,C
PG
为所述驱动晶体管的栅极的寄生电容,C
PS
为所述驱动晶体管的源极的寄生电容。
[0019]根据本申请实施例的第二方面,提供一种上述的像素驱动电路的驱动方法,包括:
[0020]在第一时间段内,所述第一开关单元与所述第二开关单元断开、所述第三开关单元与所述第四开关单元闭合,向所述第四开关单元的第一端输入数据信号,以使所述驱动晶体管进行数据存储;
[0021]在第二时间段内,所述第一开关单元与所述第二开关单元闭合、所述第三开关单元与所述第四开关单元断开,以使所述驱动晶体管进行工作,输出驱动电流;所述第二时间段位于所述第一时间段之后。
[0022]根据本申请实施例的第三方面,提供一种显示面板,包括:发光元件以及上述的像素驱动电路,所述像素驱动电路与所述发光元件连接,并向所述发光元件输入驱动电流,驱动所述发光元件发光。
[0023]根据本申请实施例的第四方面,提供一种显示装置,包括:供电组件以及上述的显示面板;所述供电组件与所述显示面板连接,用于为所述显示面板供电。
[0024]与现有技术相比,本申请的有益效果在于:由于像素驱动电路包括第一开关单元、
第二开关单元、第三开关单元、第四开关单元以及驱动晶体管,且第一开关单元的第一端连接电源,第一开关单元的第二端连接驱动晶体管的漏极,第一开关单元的控制端用于输入第一开关控制信号,驱动晶体管的源极连接第二开关单元的第一端,第二开关单元的第二端为像素驱动电路的输出端,第二开关单元的控制端用于输入第二开关控制信号,驱动晶体管的漏极还连接第三开关单元的第一端,第三开关单元的第二端连接驱动晶体管的栅极,第三开关单元的控制端用于输入第三开关控制信号,第四开关单元的第一端用于输入数据信号,第四开关单元的第二端连接驱动晶体管的源极,第四开关单元的控制端用于输入第四开关控制信号,这样,可以通过第一开关控制信号、第二开关控制信号、第三开关控制信号以及第四开关控制信号,实现在第一时间段内第一开关单元与第二开关单元断开、第三开关单元与第四开关单元闭合,向第四开关单元的第一端输入数据信号,以使驱动晶体管进行数据存储,在第二时间段内,控制第一开关单元与第二开关单元闭合、第三开关单元与第四开关单元断开,以使驱动晶体管进行工作,输出驱动电流,且驱动电流的计算式中不存在驱动晶体管的阈值电压,即可以消除驱动晶体管的阈值电压对驱动电流的影响,进而减小驱动电流的偏差,最终使得像素在发光时更不容易出现色差或亮度差。
附图说明
[0025]图1是根据相关技术示出的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括:第一开关单元、第二开关单元、第三开关单元、第四开关单元以及驱动晶体管;所述第一开关单元的第一端连接电源,所述第一开关单元的第二端连接所述驱动晶体管的漏极,所述第一开关单元的控制端用于输入第一开关控制信号;所述驱动晶体管的源极连接所述第二开关单元的第一端,所述第二开关单元的第二端为所述像素驱动电路的输出端,所述第二开关单元的控制端用于输入第二开关控制信号;所述驱动晶体管的漏极还连接所述第三开关单元的第一端,所述第三开关单元的第二端连接所述驱动晶体管的栅极,所述第三开关单元的控制端用于输入第三开关控制信号;所述第四开关单元的第一端用于输入数据信号,所述第四开关单元的第二端连接所述驱动晶体管的源极,所述第四开关单元的控制端用于输入第四开关控制信号。2.如权利要求1所述的像素驱动电路,其特征在于,所述驱动晶体管为N型晶体管;所述第三开关控制信号、所述第四开关控制信号与所述第一开关控制信号相同;所述第三开关单元的控制端与所述第四开关单元的控制端连接。3.如权利要求1所述的像素驱动电路,其特征在于,所述第一开关单元包括第一晶体管,所述第一晶体管的第一端为所述第一开关单元的第一端,所述第一晶体管的第二端为所述第一开关单元的第二端,所述第一晶体管的控制端为所述第一开关单元的控制端;所述第一晶体管为P型晶体管,所述第一晶体管的第一端为源极,所述第一晶体管的第二端为漏极,所述第一晶体管的控制端为栅极。4.如权利要求1所述的像素驱动电路,其特征在于,所述第二开关单元包括第二晶体管,所述第二晶体管的第一端为所述第二开关单元的第一端,所述第二晶体管的第二端为所述第二开关单元的第二端,所述第二晶体管的控制端为所述第二开关单元的控制端;所述第二晶体管为N型晶体管,所述第二晶体管的第一端为漏极,所述第二晶体管的第二端为源极,所述第二晶体管的控制端为栅极。5.如权利要求1所述的像素驱动电路,其特征在于,所述第三开关单元包括第三晶体管,所述第三晶体管的第一端为所述第三开关单元的第一端,所述第三晶体管的第二端为所述第三开关单元的第二端,所述第三晶体管的控制端为所述第三开关单元的控制端;所述第三晶体管...

【专利技术属性】
技术研发人员:王磊杨围夏涛
申请(专利权)人:无锡美科微电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1