用于USB快充的电路制造技术

技术编号:37239235 阅读:16 留言:0更新日期:2023-04-20 23:20
本发明专利技术提供了一种用于USB快充的电路,包括:快充控制电路和连接到所述快充控制电路的多个快充协议电路,其中,所述多个快充协议电路中的各个所述快充协议电路被配置为连接到各自的负载,并根据USB协议检测各自的负载所需的负载电压;所述快充控制电路被配置为根据所述多个快充协议电路检测的各个负载电压生成输入电压,其中,各个所述快充协议电路使用所述输入电压来对各自的负载充电。所述输入电压来对各自的负载充电。所述输入电压来对各自的负载充电。

【技术实现步骤摘要】
用于USB快充的电路
[0001]相关申请
[0002]本申请要求享有于2022年8月26日提交的名称为“用于USB快充的电路”的中国专利申请202211030611.1的优先权。


[0003]本专利技术涉及电路领域,特别是,涉及一种用于USB(Universal Serial Bus,通用串行总线)快充的电路。

技术介绍

[0004]随着电子设备电池容量的不断增大以及USB(Universal Serial Bus,通用串行总线)快充协议的不断发展,用于USB快充的电路也在不断发展。
[0005]尤其是,为了提高充电效率已经发展出通过多个快充协议电路同时为多个负载充电的快充电路。然而,为了满足所有快充协议电路的充电需求,通常需要为快充协议电路所连接的快充控制电路设置非常大的电压和/或功率冗余,这导致需要较大的变压器以及高规格的功率器件,使得电路占用面积较大,成本较高。此外,这种快充电路无法适应各个快充协议电路所连接的负载的充电需求(例如,电压和/或功率需求)。
[0006]因此,需要能够适应各个负载的充电需求的用于USB快充的电路。

技术实现思路

[0007]根据本专利技术的示例性实施例提供了一种用于USB快充的电路,包括:快充控制电路和连接到所述快充控制电路的多个快充协议电路,其中,所述多个快充协议电路中的各个所述快充协议电路被配置为连接到各自的负载,并根据USB协议检测各自的负载所需的负载电压;所述快充控制电路被配置为根据所述多个快充协议电路检测的各个负载电压生成输入电压,其中,各个所述快充协议电路使用所述输入电压来对各自的负载充电。
[0008]根据本专利技术的示例性实施例的用于USB快充的电路,能够根据多个快充协议电路各自连接的负载所需的负载电压,来生成用于对各个负载充电的充电电压,从而能够灵活、准确地适应负载的充电需求,并且不会显著提高电路的占用面积和成本。
附图说明
[0009]从下面结合附图对本专利技术的具体实施方式的描述中可以更好地理解本专利技术,其中:
[0010]图1示出了根据一个示例性实施例的用于USB快充的电路的示意性电路图。
[0011]图2示出了根据另一示例性实施例的用于USB快充的电路的示意性电路图。
[0012]图3示出了根据又一示例性实施例的用于USB快充的电路的示意性电路图。
[0013]图4示出了根据本专利技术的一个示例性实施例的用于USB快充的电路的示意性电路图。
[0014]图5示出了根据本专利技术的一个示例性实施例的快充控制电路的示意性电路图。
[0015]图6示出了根据本专利技术的一个示例性实施例的快充协议电路的示意性电路图。
[0016]图7示出了根据本专利技术的另一示例性实施例的用于USB快充的电路的示意性电路图。
[0017]图8示出了根据本专利技术的一个示例性实施例的用于USB快充的电路在上电检测阶段各信号的时序图。
[0018]图9示出了根据本专利技术的一个示例性实施例的用于USB快充的电路在功率调节阶段各信号的时序图。
[0019]图10示出了根据本专利技术的一个示例性实施例的用于USB快充的电路在发生功率保护时各信号的时序图。
[0020]图11示出了根据本专利技术的一个示例性实施例的用于USB快充的电路在解除功率保护时各信号的时序图。
[0021]图12示出了根据本专利技术的又一示例性实施例的用于USB快充的电路的示意性电路图。
[0022]图13示出了根据本专利技术的另一个示例性实施例的快充协议电路的示意性电路图。
[0023]图14示出了根据本专利技术的又一示例性实施例的用于USB快充的电路的示意性电路图。
具体实施方式
[0024]下面将详细描述本专利技术的各个方面的特征和示例性实施例。在下面的详细描述中,提出了许多具体细节,以便提供对本专利技术的全面理解。但是,对于本领域技术人员来说很明显的是,本专利技术可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本专利技术的示例来提供对本专利技术的更好的理解。本专利技术决不限于下面所提出的任何具体配置和算法,而是在不脱离本专利技术的精神的前提下覆盖了元素、部件和算法的任何修改、替换和改进。在附图和下面的描述中,没有示出公知的结构和技术,以便避免对本专利技术造成不必要的模糊。
[0025]图1示出了根据一个示例性实施例的用于USB快充的电路的示意性电路图。
[0026]图1示出了一种用于USB快充的电路,该电路包括快充控制电路110和多个(图1中示出N个,N可以是任意整数)连接到快充控制电路110的快充协议电路120

1至120

N。快充协议电路120

1至120

N中的每个的电压输入引脚VIN连接到快充控制电路110的电压输出引脚VOUT,以使得每个快充协议电路能够使用快充控制电路110的电压输出引脚VOUT输出的电压为所连接(例如,通过图1所示的USB Type C 1

N连接)的负载充电。例如,可通过快充协议电路120

1至120

N各自的开关稳压器根据输入到电压输入引脚VIN的电压,来生成快充协议电路的用于对相应负载充电的输出电压VOUT。
[0027]然而,这种用于USB快充的电路的各个快充协议电路除通过电压输入引脚VIN共同连接到快充控制电路110的电压输出引脚VOUT之外,彼此之间相互独立。因此,为使快充控制电路110满足所有快充协议电路的充电需求,快充控制电路110需要具有较大的电压和/或功率冗余,而这会导致该用于USB快充的电路需要较大的变压器以及高规格的功率器件,使得电路占用面积较大,成本较高,并且该用于USB快充的电路无法适应各个快充协议电
路、即各个所连接的负载的充电需求(例如,电压和/或功率需求)。
[0028]图2示出了根据另一示例性实施例的用于USB快充的电路的示意性电路图。
[0029]图2示出了另一种用于USB快充的电路,该电路包括快充控制电路210和多个(图2中示出N个)连接到快充控制电路210的快充协议电路220

1至220

N。图2中的快充控制电路210以及快充协议电路220

1至220

N分别与图1中的快充控制电路110以及快充协议电路120

1至120

N类似,不同之处在于:图2中的各个快充协议电路220

1至220

N还通过引脚ID连接到快充控制电路210的引脚VDET,并且引脚VDET经由电阻Rd连接到参考地。该连接方式用于:在检测到USB端口(例如,图2中的USB type C 1

N中的任意一个或多个)连接有负载时,相应的快充协议电路的引脚ID输出固定电流Id,从而使得可通过流经电阻Rd的本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种用于USB快充的电路,包括:快充控制电路和连接到所述快充控制电路的多个快充协议电路,其中,所述多个快充协议电路中的各个所述快充协议电路被配置为连接到各自的负载,并根据USB协议检测各自的负载所需的负载电压;所述快充控制电路被配置为根据所述多个快充协议电路检测的各个负载电压生成输入电压,其中,各个所述快充协议电路使用所述输入电压来对各自的负载充电。2.根据权利要求1所述的电路,其中,各个所述快充协议电路在上电检测阶段检测各自的负载电压,其中,所述上电检测阶段对应于所述多个快充协议电路连接到所述快充控制电路之后且所述快充控制电路完成所述输入电压的生成之前的时间段。3.根据权利要求2所述的电路,其中,在所述上电检测阶段,所述快充控制电路还被配置为生成指示所述快充控制电路的最大输出功率的参考功率,并且各个所述快充协议电路还被配置为检测并存储所述参考功率。4.根据权利要求3所述的电路,其中,所述快充控制电路的第一功率引脚连接到各个所述快充协议电路的第二功率引脚,其中,在所述上电检测阶段,所述快充控制电路通过所述第一功率引脚输出所述参考功率,各个所述快充协议电路通过各自的第二功率引脚检测所述参考功率。5.根据权利要求4所述的电路,其中,在所述上电检测阶段、以及在所述上电检测阶段之后的功率调节阶段,各个所述快充协议电路还被配置为根据所述USB协议检测各自的负载的实际负载功率,其中,在所述功率调节阶段,各个所述快充协议电路还被配置为:将检测的所述实际负载功率输入到各自的所述第二功率引脚;通过各自的所述第二功率引脚检测所述多个快充协议电路的总实际负载功率;在所述总实际负载功率大于所述参考功率时,降低各自负载的实际负载功率,以使得所述多个快充协议电路的总实际负载功率小于所述参考功率。6.根据权利要求5所述的电路,其中,对于所述多个快充协议电路中的任一快充协议电路,在所述任一快充协议电...

【专利技术属性】
技术研发人员:郑光文赵志琴罗强
申请(专利权)人:昂宝电子上海有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1