本申请属于显示领域,具体涉及一种显示面板及显示装置,显示面板包括多行扫描线、多列数据线以及一一对应设置在扫描线和数据线交点处的像素单元,像素单元的驱动晶体管的控制端与其所在行的扫描线连接,驱动晶体管的第一端与其所在列的数据线连接,驱动晶体管的第二端与像素电极连接,显示面板还包括第一连接线和第二连接线,第2m
【技术实现步骤摘要】
显示面板及显示装置
[0001]本申请属于显示领域,具体涉及一种显示面板及显示装置。
技术介绍
[0002]液晶显示面板包括扭曲向列(TN)模式、电子控制双折射(ECB)模式、共面转换模式(IPS)以及垂直配向(VA)等多种显示模式,其中,VA模式是一种具有高对比度、宽视角、无须摩擦配向等优势的常见显示模式。目前一般采用8domain(8畴)的VA像素设计,在一个子像素中,数据线信号进入主区子像素和次区子像素,次区子像素的电压部分释放到阵列基板侧公共线(AVcom)上,以实现主区子像素和次区子像素的电压不同,从而达到八畴显示效果。
[0003]对于8畴像素设计的显示面板,可采用双栅线(Dual line gate,DLG)驱动技术,通过降低分辨率的方式可让刷新率提高一倍,使显示面板显示动态画面更流畅,提升显示效果。然而,双栅线模式下刷新率提高的同时,显示画面分辨率会降低,尤其在显示弧形图案时,弧形边缘画面比正常驱动画面粗糙,影响用户的观看体验。
技术实现思路
[0004]本申请的目的在于提供一种显示面板及显示装置,以改善双栅线模式下的显示画质。
[0005]为了达到上述目的,本申请提供了一种显示面板,包括多行扫描线、多列数据线以及一一对应设置在所述扫描线和所述数据线交点处的像素单元,所述像素单元包括驱动晶体管、像素电极和公共线,所述驱动晶体管的控制端与其所在行的所述扫描线连接,所述驱动晶体管的第一端与其所在列的数据线连接,所述驱动晶体管的第二端与所述像素电极连接,所述公共线与所述像素电极在所述显示面板的厚度方向上相对设置以形成存储电容;
[0006]所述显示面板还包括第一连接线和第二连接线,第2m
‑
1行的所述像素单元的公共线与所述第一连接线连接,第2m行的所述像素单元的公共线与所述第二连接线连接,m为大于等于1的整数;
[0007]其中,所述显示面板的驱动模式包括双栅线模式,在所述双栅线模式下,所述第一连接线电压和所述第二连接线电压不同。
[0008]可选的,所述显示面板还包括对盒设置的阵列基板和对置基板,以及位于所述阵列基板和所述对置基板之间的液晶层,所述扫描线、所述数据线、所述驱动晶体管、所述公共线和所述像素电极均位于所述阵列基板上;
[0009]所述像素单元还包括公共电极,所述公共电极位于所述对置基板上,所述公共电极与所述像素电极位于所述液晶层的相对两侧以形成液晶电容;
[0010]所述像素单元包括主区子像素和次区子像素,第2m
‑
1行的所述主区子像素的公共线和第2m
‑
1行的所述次区子像素的公共线均与所述第一连接线连接,第2m行的所述主区子像素的公共线和第2m行的所述次区子像素的公共线均与所述第二连接线连接。
[0011]可选的,所述驱动晶体管包括第一驱动晶体和第二驱动晶体管;
[0012]所述主区子像素包括所述第一驱动晶体管,所述第一驱动晶体管的控制端与所述扫描线连接,所述第一驱动晶体管的第一端与所述数据线连接,所述第一驱动晶体管的第二端与所述主区子像素对应的像素电极连接;
[0013]所述次区子像素包括所述第二驱动晶体管和漏电晶体管,所述第二驱动晶体管的控制端与所述扫描线连接,所述第二驱动晶体管的第一端与所述数据线连接,所述第二驱动晶体管的第二端与所述次区子像素对应的像素电极连接,所述漏电晶体管的控制端与所述扫描线连接,所述漏电晶体管的第一端与所述次区子像素对应的像素电极连接,所述漏电晶体管的第二端与共享放电线连接。
[0014]可选的,第2m
‑
1行的所述漏电晶体管连接的共享放电线为第一连接线,第2m行的所述漏电晶体管连接的共享放电线为第二连接线。
[0015]可选的,所述像素单元还包括公共电极,所述公共电极与所述像素电极设置在液晶层的相对两侧以形成液晶电容;
[0016]第2m
‑
1行的所述像素单元的公共电极与第三连接线连接,第2m行的所述像素单元的公共电极与第四连接线连接;
[0017]其中,在所述双栅线模式下,所述第三连接线电压和所述第四连接线电压不同。
[0018]可选的,所述第一连接线、所述第二连接线、所述公共线同层设置,在行方向上,所述第一连接线和所述第二连接线分别位于全部所述像素单元两侧。
[0019]可选的,所述第一连接线和所述第二连接线中一者与所述公共线同层设置,另一者与所述公共线位于不同导电层,所述第一连接线和所述第二连接线相互绝缘,在行方向上,所述第一连接线和所述第二连接线位于全部所述像素单元同一侧。
[0020]可选的,所述显示面板还包括黑矩阵走线,所述第一连接线和所述第二连接线在所述显示面板厚度方向上的投影位于所述黑矩阵走线内或与之重合。
[0021]可选的,所述显示面板的驱动模式还包括常规模式,在所述常规模式下,所述第一连接线和所述第二连接线电压相同。
[0022]本申请还提供一种显示装置,包括:
[0023]显示面板,所述显示面板的驱动模式包括双栅线模式;
[0024]系统级芯片,用于发送驱动模式控制指令;
[0025]时序控制器,用于从闪存芯片读取电压设定;
[0026]电源管理芯片,用于根据所述电压设定生成公共电压,所述公共电压包括输出到所述第一连接线的第一公共电压,以及输出到所述第二连接线的第二公共电压。
[0027]本申请公开的显示面板及显示装置具有以下有益效果:
[0028]本申请中,第2m
‑
1行的像素单元的公共线与第一连接线连接,第2m行的像素单元的公共线与第二连接线连接,在双栅线模式下,第一连接线电压和第二连接线电压不同,即使第2m
‑
1行像素单元和第2m行像素单元收到的数据线输入信号相同,第2m
‑
1行像素单元和第2m行像素单元液晶分子的偏转角度也不同,即第2m
‑
1行像素单元和第2m行像素单元显示的画面不相同,与所有像素单元的公共线电压相同的方案相比,本申请提高了显示画面分辨率,改善了双栅线模式下的显示画质。
[0029]本申请的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本申请
的实践而习得。
[0030]应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
[0031]此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0032]图1是本申请实施例一中显示面板的平面结构示意图。
[0033]图2是本申请实施例一中像素单元的结构示意图。
[0034]图3是本申请实施例一中显示面板的断面结构示意本文档来自技高网...
【技术保护点】
【技术特征摘要】
1.一种显示面板,包括多行扫描线、多列数据线以及一一对应设置在所述扫描线和所述数据线交点处的像素单元,其特征在于,所述像素单元包括驱动晶体管、像素电极和公共线,所述驱动晶体管的控制端与其所在行的所述扫描线连接,所述驱动晶体管的第一端与其所在列的数据线连接,所述驱动晶体管的第二端与所述像素电极连接,所述公共线与所述像素电极在所述显示面板的厚度方向上相对设置以形成存储电容;所述显示面板还包括第一连接线和第二连接线,第2m
‑
1行的所述像素单元的公共线与所述第一连接线连接,第2m行的所述像素单元的公共线与所述第二连接线连接,m为大于等于1的整数;其中,所述显示面板的驱动模式包括双栅线模式,在所述双栅线模式下,所述第一连接线电压和所述第二连接线电压不同。2.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括对盒设置的阵列基板和对置基板,以及位于所述阵列基板和所述对置基板之间的液晶层,所述扫描线、所述数据线、所述驱动晶体管、所述公共线和所述像素电极均位于所述阵列基板上;所述像素单元还包括公共电极,所述公共电极位于所述对置基板上,所述公共电极与所述像素电极位于所述液晶层的相对两侧以形成液晶电容;所述像素单元包括主区子像素和次区子像素,第2m
‑
1行的所述主区子像素的公共线和第2m
‑
1行的所述次区子像素的公共线均与所述第一连接线连接,第2m行的所述主区子像素的公共线和第2m行的所述次区子像素的公共线均与所述第二连接线连接。3.根据权利要求2所述的显示面板,其特征在于,所述驱动晶体管包括第一驱动晶体和第二驱动晶体管;所述主区子像素包括所述第一驱动晶体管,所述第一驱动晶体管的控制端与所述扫描线连接,所述第一驱动晶体管的第一端与所述数据线连接,所述第一驱动晶体管的第二端与所述主区子像素对应的像素电极连接;所述次区子像素包括所述第二驱动晶体管和漏电晶体管,所述第二驱动晶体管的控制端与所述扫描线连接,所述第二驱动晶体管的第一端与所述数据线连接,所述第二驱动晶体管的第二端与所述次区子像素...
【专利技术属性】
技术研发人员:周正,康报虹,
申请(专利权)人:惠科股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。