像素驱动电路及其驱动方法、显示面板技术

技术编号:36501960 阅读:15 留言:0更新日期:2023-02-01 15:24
本申请公开了一种像素驱动电路及其驱动方法、显示面板,其中,像素驱动电路包括:发光元件;电源线,包括高电位电源和低电位电源,与所述发光元件连接;脉冲幅度调制单元,包括连接所述发光元件和所述电源线的第一驱动晶体管,根据施加在所述第一驱动晶体管栅极的电压向所述发光元件提供具有不同幅度的驱动电流;脉冲幅宽调制单元,包括连接所述发光元件与所述幅度调制单元的第二驱动晶体管,根据施加在所述第二驱动晶体管栅极的电压控制所述发光元件的驱动电流的持续时间。通过上述结构,保持发光元件始终工作在效率较高的区间。持发光元件始终工作在效率较高的区间。持发光元件始终工作在效率较高的区间。

【技术实现步骤摘要】
像素驱动电路及其驱动方法、显示面板


[0001]本专利技术涉及显示面板领域,特别是涉及像素驱动电路及其驱动方法、显示面板。

技术介绍

[0002]无机微发光二极管(Micro Light Emitting Diode, Micro LED)显示器是当今显示器研究领域的热点之一。
[0003]与OLED显示器相比,Micro LED具有信赖性高、功耗低、亮度高及响应速度快等优点。其中,用于控制LED发光的驱动电路是Micro LED显示器的核心
技术实现思路
,具有重要的研究意义。
[0004]然而,由于LED在不同驱动电流下的发光效率存在很大差异,为了降低Micro LED显示器的功耗,需要始终让LED工作在相对较高的电流下,才能保持LED始终工作在效率较高的区间。

技术实现思路

[0005]本申请主要解决的技术问题是提供一种像素驱动电路及其驱动方法、显示面板,以实现发光元件始终工作在效率较高的区间。
[0006]为解决上述问题,本申请提供了一种像素驱动电路,其中,所述像素驱动电路包括:发光元件;电源线,包括高电位电源和低电位电源,与所述发光元件连接;脉冲幅度调制单元,包括连接所述发光元件和所述电源线的第一驱动晶体管,根据施加在所述第一驱动晶体管栅极的电压向所述发光元件提供具有不同幅度的驱动电流;脉冲幅宽调制单元,包括连接所述发光元件与所述幅度调制单元的第二驱动晶体管,根据施加在所述第二驱动晶体管栅极的电压控制所述发光元件的驱动电流的持续时间。
[0007]其中,所述第一驱动晶体管的源极与所述电源线连接,漏极与所述第二驱动晶体管的源极连接,所述第二驱动晶体管的漏极与所述发光元件连接。
[0008]其中,所述像素驱动电路还包括驱动电流侦测单元,与所述第一驱动晶体管的漏极连接,以侦测所述第一驱动晶体管的驱动电流;其中,所述驱动电流侦测单元包括第一开关晶体管,所述第一开关晶体管的源极与所述第一驱动晶体管的漏极连接,漏极与测量走线连接,栅极与扫描控制线连接。
[0009]其中,所述脉冲幅度调制单元还包括第一晶体管、第二晶体管、第三晶体管、第四晶体管以及第一电容和第二电容;所述第一电容的第一极板与所述第二驱动晶体管的栅极连接,第二极板与电源线连接;所述第一晶体管的源极与第一信号线连接,漏极与所述第二驱动晶体管的栅极连接,栅极与第一扫描控制线连接;所述第二晶体管的源极与第二信号线连接,漏极与第二驱动晶体管的栅极连接,栅极与所述第三晶体管的漏极以及所述第二电容的第一极板连接;所述第三晶体管的源极与第三信号线连接,漏极与所述第二晶体管的栅极以及第二电容的第一极板连接,栅极与第二扫描控制线连接;所述第四晶体管的源极与控制信号线连接,漏极与所述第二电容的第二极板连接,栅极与第三扫描控制线连接。
[0010]其中,所述脉冲幅宽调制单元还包括第五晶体管,所述第五晶体管与所述第一晶体管并联,以控制所述第二驱动晶体管的栅极电压;所述第五晶体管的源极与所述第一信号线连接,漏极与所述第二驱动晶体管的栅极连接,栅极与所述第二扫描控制线连接,以保持所述第二驱动晶体管的栅极的初始电压。
[0011]其中,所述像素驱动电路还包括控制单元,连接所述发光元件和所述电源线,用于控制所述发光元件的通/断;所述控制单元包括第二开关晶体管,所述第二开关晶体管的源极与所述第二驱动晶体管的漏极连接,漏极与所述发光元件连接,栅极与第四扫描控制线连接。
[0012]其中,所述脉冲幅度调制单元还包括第六晶体管和第三电容;所述第六晶体管的源极与数据线连接,漏极与所述第一驱动晶体管的栅极连接,且与所述第三电容的第一极板连接,栅极与第一扫描控制线连接,第三电容的第二极板与所述电源线连接。
[0013]其中,所述第一驱动晶体管、第二驱动晶体管、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第一开关晶体管、第二开关晶体管为N型晶体管和/或P型晶体管。
[0014]本申请还提供一种像素驱动电路的驱动方法,其中,包括:第一阶段,第N行的所述第一扫描控制线控制所述第六晶体管和所述第一晶体管导通,所述数据线的数据电压通过所述第六晶体管传输至所述第三电容的第一极板以及所述第一驱动晶体管的栅极,并通过所述第三电容保持所述数据电压,以实现对所述第一驱动晶体管的驱动电流的幅度设定;所述第一信号线的第一电压通过所述第一晶体管传输至所述第一电容的第一极板以及所述第二驱动晶体管的栅极,并通过所述第一电容保持,以实现所述第二驱动晶体管的关闭;第二阶段,第N行的所述第二扫描控制线控制所述第三晶体管导通,所述第三信号线的第三电压通过所述第三晶体管传输至所述第二晶体管的栅极以及第二电容的第一极板,以保持所述第二晶体管的关闭;同时,所述第三扫描控制线控制所述第四晶体管导通,所述控制信号线的第一电平电压通过所述第四晶体管写入第二电容的第二极板,并通过所述第二电容的耦合效应传输至所述第二晶体管的栅极;第三阶段,第N行的所述第三扫描控制线控制所述第四晶体管导通,所述控制信号线的第二电平电压通过所述第四晶体管写入所述第二电容的第二极板,并通过所述第二电容的耦合效应传输至所述第二晶体管的栅极,以使所述第二晶体管关闭;第四阶段,所有行的所述第三扫描控制线控制所述第四晶体管导通,所述控制信号线的摆动电压通过所述第四晶体管传输至所述第二晶体管的栅极,以控制所述第二晶体管导通,此时,所述第二信号线的第二电压通过所述第二晶体管传输至第二驱动晶体管的栅极,以控制所述第二驱动晶体管的导通;其中,通过所述摆动电压控制所述第二晶体管的导通时间,进一步控制所述第二驱动晶体管的导通时间,从而控制所述发光元件的发光时间。
[0015]其中,所述第二晶体管为P型晶体管,所述摆动电压为均匀下降的电压,所述发光元件的发光时间与所述摆动电压的斜率有关。
[0016]其中,所述第二晶体管为N型晶体管,所述摆动电压为均匀上升的电压。
[0017]其中,在第二阶段或第三阶段,第N行的所述扫描控制线还控制第一开关晶体管导通,使所述第一驱动晶体管的漏极与所述测量走线形成通路,测量所述第一驱动晶体管的驱动电流。
[0018]其中,所述扫描控制线为所述第二扫描控制线或所述第三扫描控制线。
[0019]其中,在第二阶段,第N行的所述第二扫描控制线还控制所述第五晶体管导通,将所述第一信号线的第一电压传输至所述第一电容的第一极板以及所述第二驱动晶体管的栅极,保持所述第二驱动晶体管的栅极的电压不变。
[0020]其中,在第四阶段,所述第四扫描控制线控制所述第二开关晶体管导通,以使所述电源线与所述发光元件形成通路,实现所述发光元件的发光。
[0021]本申请还提供一种显示面板,显示面板包括多个呈阵列排布的像素单元,每个像素单元设置有上述第一实施例中的像素驱动电路。
[0022]本申请的有益效果是:通过晶体管及控制线控制脉冲幅度调制单元的第一驱动晶体管的栅极电压来调制发光元件的驱动电流,通过控制脉冲幅宽调制单元的第二驱动晶体管的栅极电压来本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:发光元件;电源线,包括高电位电源和低电位电源,与所述发光元件连接;脉冲幅度调制单元,包括连接所述发光元件和所述电源线的第一驱动晶体管,根据施加在所述第一驱动晶体管栅极的电压向所述发光元件提供具有不同幅度的驱动电流;脉冲幅宽调制单元,包括连接所述发光元件与所述幅度调制单元的第二驱动晶体管,根据施加在所述第二驱动晶体管栅极的电压控制所述发光元件的驱动电流的持续时间。2.根据权利要求1所述的像素驱动电路,其特征在于,所述第一驱动晶体管的源极与所述电源线连接,漏极与所述第二驱动晶体管的源极连接,所述第二驱动晶体管的漏极与所述发光元件连接。3.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括驱动电流侦测单元,与所述第一驱动晶体管的漏极连接,以侦测所述第一驱动晶体管的驱动电流;其中,所述驱动电流侦测单元包括第一开关晶体管,所述第一开关晶体管的源极与所述第一驱动晶体管的漏极连接,漏极与测量走线连接,栅极与扫描控制线连接。4.根据权利要求1所述的像素驱动电路,其特征在于,所述脉冲幅度调制单元还包括第一晶体管、第二晶体管、第三晶体管、第四晶体管以及第一电容和第二电容;所述第一电容的第一极板与所述第二驱动晶体管的栅极连接,第二极板与电源线连接;所述第一晶体管的源极与第一信号线连接,漏极与所述第二驱动晶体管的栅极连接,栅极与第一扫描控制线连接;所述第二晶体管的源极与第二信号线连接,漏极与第二驱动晶体管的栅极连接,栅极与所述第三晶体管的漏极以及所述第二电容的第一极板连接;所述第三晶体管的源极与第三信号线连接,漏极与所述第二晶体管的栅极以及第二电容的第一极板连接,栅极与第二扫描控制线连接;所述第四晶体管的源极与控制信号线连接,漏极与所述第二电容的第二极板连接,栅极与第三扫描控制线连接。5.根据权利要求4所述的像素驱动电路,其特征在于,所述脉冲幅宽调制单元还包括第五晶体管,所述第五晶体管与所述第一晶体管并联,以控制所述第二驱动晶体管的栅极电压;所述第五晶体管的源极与所述第一信号线连接,漏极与所述第二驱动晶体管的栅极连接,栅极与所述第二扫描控制线连接,以保持所述第二驱动晶体管的栅极的初始电压。6.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括控制单元,连接所述发光元件和所述电源线,用于控制所述发光元件的通/断;所述控制单元包括第二开关晶体管,所述第二开关晶体管的源极与所述第二驱动晶体管的漏极连接,漏极与所述发光元件连接,栅极与第四扫描控制线连接。7.根据权利要求1所述的像素驱动电路,其特征在于,所述脉冲幅度调制单元还包括第六晶体管和第三电容;所述第六晶体管的源极与数据线连接,漏极与所述第一驱动晶体管的栅极连接,且与所述第三电容的第一极板连接,栅极与第一扫描控制线连接,第三电容的第二极板与所述
电源线连接。8.根据权利要求1

7任一项所述的像素驱动电路,其特征在于,所述第一驱动晶体管、第二驱动晶体管、第一晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管、第一开关晶体管、第二开关晶体管为N型晶体管和/或P型晶体管。9.一...

【专利技术属性】
技术研发人员:李泽尧郑浩旋
申请(专利权)人:惠科股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1