放大电路制造技术

技术编号:36329269 阅读:15 留言:0更新日期:2023-01-14 17:38
将放大电路构成为具有:第1放大器(3),其对放大对象信号进行放大;输出匹配电路(4),其传输由第1放大器(3)放大后的信号;以及第2放大器(7),其对在输出匹配电路(4)中传输来的信号进行放大,输出匹配电路(4)是具有多个集中常数元件的集中常数电路,通过多个集中常数元件,使第2放大器(7)的输出功率低于饱和功率时的从第1放大器(3)看向第2放大器(7)侧的阻抗,变成比第2放大器(7)的输出功率为饱和功率时的从第1放大器(3)看向第2放大器(7)侧的阻抗大的阻抗。大的阻抗。大的阻抗。

【技术实现步骤摘要】
【国外来华专利技术】放大电路


[0001]本专利技术涉及对信号进行放大的放大电路。

技术介绍

[0002]在放大电路中,有具有第1放大器和第2放大器且在第1放大器的输出侧串联连接第2放大器的放大电路。
[0003]在以下的专利文献1中,公开有使用驱动放大器作为第1放大器且使用多赫蒂放大器作为第2放大器的放大电路。在该放大电路中,在驱动放大器与多赫蒂放大器之间连接有阻抗调整部。
[0004]该阻抗调整部包含使驱动放大器的输出负载阻抗与多赫蒂放大器的输入阻抗匹配的匹配电路、以及调整从该匹配电路输出到多赫蒂放大器的信号的相位的相位调整器。该相位调整器通过调整信号的相位,能够提高多赫蒂放大器的输出功率低于饱和功率时的驱动放大器的效率。
[0005]现有技术文献
[0006]专利文献
[0007]专利文献1:日本特开2014

116757号公报

技术实现思路

[0008]专利技术要解决的课题
[0009]在专利文献1公开的放大电路中,阻抗调整部包含相位调整器。相位调整器是由传输线路形成的分布常数电路。专利文献1公开的放大电路包含由分布常数电路形成的相位调整器,因此,存在电路尺寸变大这样的课题。
[0010]本专利技术正是为了解决上述课题而完成的,其目的在于得到一种放大电路,该放大电路能够在不使用分布常数电路的情况下,提高第2放大器的输出功率低于饱和功率时的第1放大器的效率。
[0011]用于解决问题的手段
[0012]本专利技术的放大电路具有:第1放大器,其对放大对象信号进行放大;输出匹配电路,其传输由第1放大器放大后的信号;以及第2放大器,其对在输出匹配电路中传输来的信号进行放大,输出匹配电路是具有多个集中常数元件的集中常数电路,通过多个集中常数元件,使第2放大器的输出功率低于饱和功率时的从第1放大器看向第2放大器侧的阻抗,变成比第2放大器的输出功率为饱和功率时的从第1放大器看向第2放大器侧的阻抗大的阻抗。
[0013]专利技术效果
[0014]根据本专利技术,能够在不使用分布常数电路的情况下,提高第2放大器的输出功率低于饱和功率时的第1放大器的效率。
附图说明
[0015]图1是表示实施方式1的放大电路的结构图。
[0016]图2是表示由多赫蒂放大器实现的第2放大器7的结构图。
[0017]图3是表示实施方式1的放大电路中包含的第1放大器3的等效电路的等效电路图。
[0018]图4是表示LPF型匹配电路5中包含的集中常数元件和HPF型匹配电路6中包含的集中常数元件的一例的结构图。
[0019]图5是表示第2放大器7的输入阻抗Imp
IN
的史密斯圆图。
[0020]图6是从第1放大器3的电流源22看向第2放大器7侧的阻抗Imp
OUT
的史密斯圆图。
[0021]图7是表示输出匹配电路4的阻抗变换的一例的史密斯圆图。
[0022]图8是表示图1所示的放大电路中的第1放大器3的效率的说明图。
[0023]图9是表示由包络跟踪放大器实现的第2放大器7的结构图。
具体实施方式
[0024]以下,为了更详细地说明本专利技术,根据附图对用于实施本专利技术的方式进行说明。
[0025]实施方式1
[0026]图1是表示实施方式1的放大电路的结构图。
[0027]图1所示的放大电路具有输入端子1、输入匹配电路2、第1放大器3、输出匹配电路4、第2放大器7以及输出端子8。
[0028]向输入端子1提供放大对象信号。
[0029]输入匹配电路2的一端与输入端子1连接。
[0030]输入匹配电路2的另一端与第1放大器3的输入侧连接。
[0031]输入匹配电路2例如由集中常数元件实现。
[0032]输入匹配电路2是使第1放大器3的输入阻抗与图1所示的放大电路的输入侧的阻抗匹配的电路。
[0033]第1放大器3例如由FET(Field Effect Transistor:场效应晶体管)、HBT(Heterojunction Bipolar Transistor:异质结双极性晶体管)或HEMT(High Electron Mobility Transistor:高电子迁移率晶体管)实现。
[0034]第1放大器3对在输入匹配电路2中传输来的放大对象信号进行放大,将放大后的信号输出到输出匹配电路4。
[0035]输出匹配电路4的一端与第1放大器3的输出侧连接。
[0036]输出匹配电路4的另一端与第2放大器7的输入侧连接。
[0037]输出匹配电路4是具有集中常数元件的集中常数电路。
[0038]即,输出匹配电路4具备具有集中常数元件的LPF(Low Pass Filter:低通滤波器)型匹配电路5和具有集中常数元件的HPF(High Pass Filter:高通滤波器)型匹配电路6。
[0039]输出匹配电路4传输由第1放大器3放大后的信号。
[0040]输出匹配电路4通过多个集中常数元件,将第2放大器7的输出功率低于饱和功率时的从第1放大器3看向第2放大器7侧的阻抗,变成比第2放大器7的输出功率为饱和功率时的从第1放大器3看向第2放大器7侧的阻抗大的阻抗。
[0041]输出匹配电路4是集中常数电路,因此,其电路尺寸小于由分布常数电路形成的电
路。
[0042]LPF型匹配电路5的一端与第1放大器3的输出侧连接。
[0043]LPF型匹配电路5的另一端与HPF型匹配电路6的一端连接。
[0044]LPF型匹配电路5例如具有电感器作为集中常数元件。
[0045]HPF型匹配电路6的一端与LPF型匹配电路5的另一端连接。
[0046]HPF型匹配电路6的另一端与第2放大器7的输入侧连接。
[0047]HPF型匹配电路6例如具有电感器和电容器作为集中常数元件。
[0048]第2放大器7例如由图2所示的多赫蒂放大器实现。
[0049]第2放大器7对在输出匹配电路4中传输来的信号进行放大。
[0050]第2放大器7将放大后的信号输出到输出端子8。
[0051]输出端子8是用于将由第2放大器7放大后的信号输出到外部的端子。
[0052]图2是表示由多赫蒂放大器实现的第2放大器7的结构图。
[0053]图2所示的多赫蒂放大器具有分配器11、载波放大器12、峰值放大器13、90度线路14以及合成器15。
[0054]分配器11对在输出匹配电路4中传输来的信号进行2分配,将一个信号输出到载波放大器12,将另一个信号输出到峰值放大器13。
[0055]载波放大器12对从分配器11输出的信号进行放大,将放大后的信号输出到90度线路14。
[0056]峰值放大器13在从分配器11输出的信号的信号电平大于一定电平时对该信号进行放大,将放大后的信号输出本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种放大电路,其特征在于,该放大电路具有:第1放大器,其对放大对象信号进行放大;输出匹配电路,其传输由所述第1放大器放大后的信号;以及第2放大器,其对在所述输出匹配电路中传输来的信号进行放大,所述输出匹配电路是具有多个集中常数元件的集中常数电路,通过所述多个集中常数元件,使所述第2放大器的输出功率低于饱和功率时的从所述第1放大器看向所述第2放大器侧的阻抗,变成比所述第2放大器的输出功率为饱和功率时的从所述第1放大器看向所述第2放大器侧的阻抗大的阻抗。2.根据权利要求1所述的放大电路,其特征在于,所述输出匹配电路以使所述第1放大器中包含的寄生分量的传输相位、所述输出匹配电路的传输相位以及所述第2放大器的输入反射相位的总和的绝对值在阈值以内的方式,通过所述多个集中常数元件,改变所述第2放大器的输出功率低于饱和功率时的从所述第1放大器看向所述第2放大器侧的阻抗。3.根据权利要求2所述的放大电路,其特征在于,作为所述多个集中常数元件,所述输出匹配电路具有:第1电感器,该第1...

【专利技术属性】
技术研发人员:坂田修一小松崎优治新庄真太郎
申请(专利权)人:三菱电机株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1