阵列基板和显示设备制造技术

技术编号:36328964 阅读:54 留言:0更新日期:2023-01-14 17:38
提供一种阵列基板。阵列基板包括沿第一方向延伸的栅线。所述栅线包括分别沿所述第一方向布置的多个宽部和多个窄部,沿第二方向、所述多个宽部的第一尺寸大于所述多个窄部的第二尺寸,所述第二方向相对于所述第一方向成80度至100度范围内的角度。所述多个宽部中在相应子像素中的的相应宽部在所述基底基板上的正投影与在相应子像素中的所述半导体材料层的一部分在所述基底基板上的正投影重叠,从而在所述相应子像素中形成所述数据写入晶体管的有源层。的有源层。的有源层。

【技术实现步骤摘要】
【国外来华专利技术】阵列基板和显示设备


[0001]本专利技术涉及显示技术,尤其涉及一种阵列基板和显示设备。

技术介绍

[0002]近年来,提出和开发了包括微发光二极管(微LED)的小型化电光器件。基于微LED的显示面板具有高亮度、高对比度、快速响应、低功耗的优点。基于微LED的显示技术在显示领域中已经找到广泛的应用,包括智能电话和智能手表。

技术实现思路

[0003]在一个方面,本公开提供了一种阵列基板,包括:基底基板;在所述基底基板上的半导体材料层;沿第一方向延伸的栅线;分别在多个子像素中的多个像素驱动电路,所述多个像素驱动电路被配置为分别驱动多个发光元件;其中,所述多个像素驱动电路中的各个像素驱动电路包括驱动晶体管、数据写入晶体管和补偿晶体管,所述驱动晶体管被配置为生成用于驱动发光元件发光的驱动电流,所述数据写入晶体管被配置为将电压写入所述驱动晶体管的栅极;所述栅线包括分别沿所述第一方向布置的多个宽部和多个窄部,沿第二方向,所述多个宽部的第一尺寸大于所述多个窄部的第二尺寸,所述第二方向相对于所述第一方向成80度至100度范围内的角度;所述多个宽部中在相应子像素中的的相应宽度在所述基底基板上的正投影与在相应子像素中的所述半导体材料层的一部分在所述基底基板上的正投影重叠,从而在所述相应子像素中形成所述数据写入晶体管的有源层;以及所述数据写入晶体管的有源层的沟道长度与沟道宽度的比在1.5:1至3:1的范围内。
[0004]可选地,数据写入晶体管的所述有源层的所述沟道长度与所述沟道宽度的比在2:1至3:1的范围内。
[0005]可选地,所述多个宽部和所述多个窄部沿着所述第一方向交替地布置;以及所述多个宽部沿所述第一方向分别位于各个子像素中。
[0006]可选地,多个宽部具有第一线宽;所述多个窄部具有第二线宽;以及第一线宽与第二线宽的比在1.1:1至3:1的范围内。
[0007]可选地,通过相对于所述多个窄部中的各个窄部沿所述第二方向朝两侧突出,所述多个宽部中的各个宽部具有大于所述第二尺寸的所述第一尺寸。
[0008]可选地,多个像素驱动电路中的各个像素驱动电路还包括存储电容器,所述存储电容器包括第一电容器电极、第二电容器电极以及在所述第一电容器电极与所述第二电容器电极之间的绝缘层;所述第二电容器电极包括主体部分和连接部分,所述连接部分连接沿着所述第一方向分别来自两个相邻子像素的第二电容器电极的主体部分;所述主体部分具有较宽部分和较窄部分,所述较宽部分的沿第二方向的宽度大于所述较窄部分的沿垂直于所述第一方向的方向的宽度;以及所述多个宽部中的相应宽部和所述较窄部分在沿第一方向布置的线上的正投影至少部分地彼此重叠。
[0009]可选地,多个像素驱动电路中的各个像素驱动电路还包括存储电容器,所述存储
电容器包括第一电容器电极、第二电容器电极以及在所述第一电容器电极与所述第二电容器电极之间的绝缘层;所述第二电容器电极包括主体部分和连接部分,所述连接部分连接沿着所述第一方向分别来自两个相邻子像素的第二电容器电极的主体部分;以及所述多个宽部中的相应宽部和所述连接部分在沿第一方向布置的线上的正投影至少部分地彼此重叠。
[0010]可选地,所述阵列基板还包括沿所述第二方向延伸的数据线;各列像素驱动电路对应于所述数据线;所述数据线包括主数据线部分和突出数据线部分;所述突出数据线部分沿着所述第一方向的尺寸大于所述主数据线部分的沿着所述第一方向的尺寸;其中,所述多个宽部中的各个宽部在所述基底基板上的正投影与所述数据线在所述基底基板上的正投影部分地重叠,从而形成重叠部分,所述重叠部分沿所述第一方向的尺寸与所述主数据线部分沿所述第一方向的尺寸的比在10%至100%的范围内。
[0011]可选地,所述阵列基板还包括沿所述第二方向延伸的数据线;各列像素驱动电路对应于所述数据线;所述数据线包括主数据线部分和突出数据线部分;所述突出数据线部分沿着所述第一方向的尺寸大于所述主数据线部分的沿着所述第一方向的尺寸;其中,所述多个宽部中的任何一个宽部在所述基底基板上的正投影与所述数据线在所述基底基板上的正投影彼此间隔开。
[0012]可选地,阵列基板还包括节点连接线,所述节点连接线连接所述驱动晶体管的栅极与所述补偿晶体管的源极和漏极中的一个;其中,所述多个子像素包括被配置为发射第一颜色的光的第一子像素;被配置为发射第二颜色的光的第二子像素;被配置为发射第三颜色的光的第三子像素;分别在所述第一子像素中的第一节点、所述第二子像素中的第一节点和所述第三子像素中的第一节点在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第三阳极在所述基底基板上的正投影覆盖至少50%,各个子像素中的各个第一节点包括在各个子像素中的所述驱动晶体管的相应栅极和相应节点连接线;以及分别在所述第一子像素中的节点连接线、所述第二子像素中的节点连接线和所述第三子像素中的节点连接线在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第三阳极在所述基底基板上的正投影覆盖至少80%。
[0013]在另一方面,本公开提供了一种显示设备,包括本文所述或通过本文所述方法制造的阵列基板。
[0014]在另一方面,本公开提供了一种阵列基板,包括分别在多个子像素中的多个像素驱动电路,所述多个像素驱动电路被配置为分别驱动多个发光元件;其中,所述多个像素驱动电路中的各个像素驱动电路包括驱动晶体管和补偿晶体管;其中,所述阵列基板包括:节点连接线,所述节点连接线连接所述驱动晶体管的栅极与所述补偿晶体管的第一电极和第二电极中的一个;其中,所述多个子像素包括被配置为发射第一颜色的光的第一子像素;被配置为发射第二颜色的光的第二子像素;被配置为发射第三颜色的光的第三子像素;分别在所述第一子像素中的第一节点、所述第二子像素中的第一节点和所述第三子像素中的第一节点在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第
三阳极在所述基底基板上的正投影覆盖至少50%,各个子像素中的各个第一节点包括在各个子像素中的所述驱动晶体管的相应栅极和相应节点连接线;以及分别在所述第一子像素中的节点连接线、所述第二子像素中的节点连接线和所述第三子像素中的节点连接线在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第三阳极在所述基底基板上的正投影覆盖至少80%。
[0015]可选地,多个子像素还包括被配置为发射所述第二颜色的光的第四子像素;其中,所述第二子像素中的第一节点在所述基底基板上的正投影被所述第二子像素中的第二发光元件的第二阳极在所述基底基板上的正投影覆盖至少60%;所述第四子像素中的第一节点在所述基底基本文档来自技高网
...

【技术保护点】

【技术特征摘要】
【国外来华专利技术】1.一种阵列基板,包括:基底基板;半导体材料层,其位于所述基底基板上;栅线,其沿第一方向延伸;多个像素驱动电路,其分别在多个子像素中,所述多个像素驱动电路被配置为分别驱动多个发光元件;其中,所述多个像素驱动电路中的各个像素驱动电路包括驱动晶体管、数据写入晶体管和补偿晶体管,所述驱动晶体管被配置为生成用于驱动发光元件发光的驱动电流,所述数据写入晶体管被配置为将电压写入所述驱动晶体管的栅极;所述栅线包括分别沿所述第一方向布置的多个宽部和多个窄部,沿第二方向、所述多个宽部的第一尺寸大于所述多个窄部的第二尺寸,所述第二方向相对于所述第一方向成80度至100度范围内的角度;所述多个宽部中的在相应子像素中的相应宽部在所述基底基板上的正投影与在所述相应子像素中的半导体材料层的一部分在所述基底基板上的正投影重叠,从而在所述相应子像素中形成所述数据写入晶体管的有源层;以及所述数据写入晶体管的有源层的沟道长度与沟道宽度的比在1.5:1至3:1的范围内。2.根据权利要求1所述的阵列基板,其中,所述数据写入晶体管的所述有源层的所述沟道长度与所述沟道宽度的比在2:1至3:1的范围内。3.根据权利要求1或2所述的阵列基板,其中,所述多个宽部和所述多个窄部沿着所述第一方向交替地布置;以及所述多个宽部沿所述第一方向分别位于各个子像素中。4.根据权利要求1至3中任一项所述的阵列基板,其中,所述多个宽部具有第一线宽;所述多个窄部具有第二线宽;以及所述第一线宽与所述第二线宽的比在1.1:1至3:1的范围内。5.根据权利要求1至4中任一项所述的阵列基板,其中,通过相对于所述多个窄部中的各个窄部沿所述第二方向朝两侧突出,所述多个宽部中的各个宽部具有大于所述第二尺寸的所述第一尺寸。6.根据权利要求1至5中任一项所述的阵列基板,其中,所述多个像素驱动电路中的各个像素驱动电路还包括存储电容器,所述存储电容器包括第一电容器电极、第二电容器电极以及在所述第一电容器电极与所述第二电容器电极之间的绝缘层;所述第二电容器电极包括主体部分和连接部分,所述连接部分连接沿着所述第一方向分别来自两个相邻子像素的第二电容器电极的主体部分;所述主体部分具有较宽部分和较窄部分,所述较宽部分的沿第二方向的宽度大于所述较窄部分的沿与所述第一方向垂直的方向的宽度;以及所述多个宽部中的相应宽部和所述较窄部分在沿第一方向布置的线上的正投影至少部分地彼此重叠。7.根据权利要求1至5中任一项所述的阵列基板,其中,所述多个像素驱动电路中的各个像素驱动电路还包括存储电容器,所述存储电容器包括第一电容器电极、第二电容器电极以及在所述第一电容器电极与所述第二电容器电极之间的绝缘层;
所述第二电容器电极包括主体部分和连接部分,所述连接部分连接沿着所述第一方向分别来自两个相邻子像素的第二电容器电极的主体部分;以及所述多个宽部中的相应宽部和所述连接部分在沿第一方向布置的线上的正投影至少部分地彼此重叠。8.根据权利要求1至7中任一项所述的阵列基板,还包括沿所述第二方向延伸的数据线;各列像素驱动电路对应于所述数据线;所述数据线包括主数据线部分和突出数据线部分;所述突出数据线部分沿着所述第一方向的尺寸大于所述主数据线部分的沿着所述第一方向的尺寸;其中,所述多个宽部中的各个宽部在所述基底基板上的正投影与所述数据线在所述基底基板上的正投影部分地重叠,从而形成重叠部分,所述重叠部分沿所述第一方向的尺寸与所述主数据线部分沿所述第一方向的尺寸的比在10%至100%的范围内。9.根据权利要求1至7中任一项所述的阵列基板,还包括沿所述第二方向延伸的数据线;各列像素驱动电路对应于所述数据线;所述数据线包括主数据线部分和突出数据线部分;所述突出数据线部分沿着所述第一方向的尺寸大于所述主数据线部分的沿着所述第一方向的尺寸;其中,所述多个宽部中的任何一个宽部在所述基底基板上的正投影与所述数据线在所述基底基板上的正投影彼此间隔开。10.根据权利要求1至9中任一项所述的阵列基板,其中,所述阵列基板还包括节点连接线,所述节点连接线连接所述驱动晶体管的栅极与所述补偿晶体管的源极和漏极中的一个;其中,所述多个子像素包括被配置为发射第一颜色的光的第一子像素;被配置为发射第二颜色的光的第二子像素;被配置为发射第三颜色的光的第三子像素;分别在所述第一子像素中的第一节点、所述第二子像素中的第一节点和所述第三子像素中的第一节点在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第三阳极在所述基底基板上的正投影覆盖至少50%,各个子像素中的各个第一节点包括在各个子像素中的所述驱动晶体管的相应栅极和相应节点连接线;以及分别在所述第一子像素中的节点连接线、所述第二子像素中的节点连接线和所述第三子像素中的节点连接线在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第三阳极在所述基底基板上的正投影覆盖至少80%。11.一种显示设备,包括权利要求1至10中任一项所述的阵列基板。12.一种阵列基板,包括分别在多个子像素中的多个像素驱动电路,所述多个像素驱动电路被配置为分别驱动多个发光元件;其中,所述多个像素驱动电路中的各个像素驱动电路包括驱动晶体管和补偿晶体管;
其中,所述阵列基板包括:节点连接线,所述节点连接线连接所述驱动晶体管的栅极与所述补偿晶体管的第一电极和第二电极中的一个;其中,所述多个子像素包括被配置为发射第一颜色的光的第一子像素;被配置为发射第二颜色的光的第二子像素;被配置为发射第三颜色的光的第三子像素;分别在所述第一子像素中的第一节点、所述第二子像素中的第一节点和所述第三子像素中的第一节点在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第三阳极在所述基底基板上的正投影覆盖至少50%,各个子像素中的各个第一节点包括在各个子像素中的所述驱动晶体管的相应栅极和相应节点连接线;以及分别在所述第一子像素中的节点连接线、所述第二子像素中的节点连接线和所述第三子像素中的节点连接线在所述基底基板上的正投影分别被所述第一子像素中的第一发光元件的第一阳极、所述第二子像素中的第二发光元件的第二阳极和所述第三子像素中的第三发光元件的第三阳极在所述基底基板上的正投影覆盖至少80%。13.根据权利要...

【专利技术属性】
技术研发人员:杨慧娟姜晓峰尚庭华周洋张毅杨路路白露
申请(专利权)人:成都京东方光电科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1