一种大规模光开关阵列控制电路系统技术方案

技术编号:36293366 阅读:55 留言:0更新日期:2023-01-13 10:06
本实用新型专利技术提供了一种大规模光开关阵列控制电路系统,包括输入单元和由至少一条单路光开关控制电路组成的控制电路,所述单路光开关控制电路包括电压基准、第一数字分压电路、第二数字分压电路和高速开关。其中,第一数字分压电路由数字电位器A、第一固定电阻和地顺次串联组成且电压基准的输出端与数字电位器A的输入端连接,数字电位器A和第一固定电阻的共同端和高速开关的输入端m连接。第二数字分压电路由第二固定电阻、数字电位器B和地顺次串联组成且电压基准的输出端与第二固定电阻的输入端连接,第二固定电阻和数字电位器B的共同端和高速开关的输入端n连接。所述输入单元控制数字电位器A、数字电位器B和高速开关。数字电位器B和高速开关。数字电位器B和高速开关。

【技术实现步骤摘要】
一种大规模光开关阵列控制电路系统


[0001]本技术涉及光交换阵列领域,具体涉及一种大规模光开关阵列控制电路系统。

技术介绍

[0002]随着互联网的高速发展,大数据、云计算、物联网、量子通信、人工智能等技术不断渗透、交叉、融合,数据的传输量急速增长。海量数据的传输往往存在传输路径的选择及路由切换,传统电子交换技术存在数据容量小、切换延时长、功耗高、体积大等不足。
[0003]而基于光开关阵列的光交换、光路由选择具有高速、宽带、透明、低功耗以及潜在的低成本等诸多优点,光开关阵列驱动控制电路的功能可以实现数据中心海量数据的低延时、快速光交换及光路由的选择,是光交换阵列的必要组成部分,也是光交换阵列实现光路由选择切换的核心,直接影响光路切换的快慢和信号传输路径的延时。
[0004]所以为了解决在大数据下光路切换的快慢和信号传输路径的延时,需要一种光开关阵列驱动控制装置,来实现快速有效的光交换。

技术实现思路

[0005]本技术的目的是提供一种大规模光开关阵列控制电路系统,通过FPGA控制模组接收到上位机传输的通道选择信号后,向控制电路输出相应的控制信号,控制电路再根据控制指令,一方面控制切换高速开关的开关状态,实现高低电平的切换;另一方面控制数字电位器输出不同的电阻值,该数字电位器与串联的固定电阻经基准电压,实现不同的分压,从而实现输出控制信号高低电平幅度的调节。其中,控制电路由至少一条单路光开关控制电路组成。用于解决海量数据光交换、光路由选择中,光交换通道数规模小、通道间切换延时大、控制信号幅度不可调节等问题。
[0006]为解决上述技术问题,本技术采用了以下方案:
[0007]一种大规模光开关阵列控制电路系统,包括一个由至少一条单路光开关控制电路组成的控制电路,所述单路光开关控制电路包括电压基准、第一数字分压电路、第二数字分压电路和高速开关,所述电压基准的输出端与第一数字分压电路和第二数字分压电路的输入端连接,所述第一数字分压电路的输出端与高速开关的输入端m连接,所述第二数字分压电路的输出端与高速开关的输入端n连接,
[0008]所述第一数字分压电路由数字电位器A和第一固定电阻串联组成,所述电压基准的输出端与数字电位器A的输入端连接,所述数字电位器A的输出端与第一固定电阻的输入端连接且共同接入高速开关的输入端m,所述第一固定电阻的输出端接地,
[0009]所述第二数字分压电路由第二固定电阻和数字电位器B串联组成,所述电压基准的输出端与第二固定电阻的输入端连接,所述第二固定电阻的输出端与数字电位器B的输入端连接且共同接入高速开关的输入端n,所述数字电位器B的输出端接地,
[0010]所述数字电位器A、数字电位器B和高速开关都具有一个受控端,所述数字电位器A
和数字电位器B的受控端接收到控制信号后,数字电位器A和数字电位器B的电阻值会发生改变;所述高速开关的受控端接收到控制信号后,高速开关的开关状态会发生切换。
[0011]进一步的,所述高速开关为高速光开关,当高速开关切换至第一状态时,高速开关的输入端m接入高速开关的输出端;当高速开关切换至第二状态时,高速开关的输入端n接入高速开关的输出端。
[0012]进一步的,还包括了一个输入单元,所述输入单元向数字电位器A、数字电位器B和高速开关传输控制信号。
[0013]进一步的,所述输入单元包括FPGA控制模组、通讯接口和控制接口,所述FPGA控制模组分别与通讯接口和控制接口连接,所述FPGA控制模组通过通讯接口接收信号,所述FPGA控制模组通过控制接口向数字电位器A、数字电位器B和高速开关传输控制信号。
[0014]进一步的,所述控制接口与数字电位器A和数字电位器B的受控端连接,所述FPGA控制模组通过控制接口向数字电位器A和数字电位器B的受控端传输改变电阻值的控制信号。
[0015]进一步的,所述控制接口与高速开关的受控端连接,所述FPGA控制模组通过控制接口向高速开关的受控端传输切换开关状态的控制信号。
[0016]进一步的,还包括驱动放大,所述驱动放大的输入端与高速开关的输出端连接。
[0017]进一步的,还包括一个显示模组,所述显示模组与FPGA控制模组连接。
[0018]进一步的,还包括一个上位机,所述上位机与通讯接口连接。
[0019]本技术的有益效果:
[0020]本技术提供的一种大规模光开关阵列控制电路系统,包括了一个输入单元和控制电路,所述输入单元向数字电位器A、数字电位器B和高速开关传输控制信号,所述控制电路包括至少一条单路光开关控制电路。
[0021]所述单路光开关控制电路中包括数字电位器A、数字电位器B和高速开关。其中,FPGA控制模组控制数字电位器A和数字电位器B的电阻值,并且通过将数字电位器A设置在第一数字分压电路的高电平端,可以实现控制信号高电平的幅度可调;通过将数字电位器B设置在第二数字分压电路的接地端,可以实现控制信号低电平的幅度可调。
[0022]其中,FPGA控制模组还控制高速开关的开关状态,使高速开关可以实现开关状态切换,来实现高速脉冲信号的输出。
附图说明
[0023]图1为本技术的单路光开关控制电路的示意图;
[0024]图2为本技术的大规模光开关阵列控制电路系统的示意图;
[0025]附图标记说明:1

通讯接口、2

FPGA控制模组、3

显示模组、4

控制接口、5

电压基准、6

数字电位器A、7

第一固定电阻、8

高速开关、9

第二固定电阻、10

数字电位器B、11

驱动放大。
具体实施方式
[0026]为使本领域技术人员更好地理解本技术的技术方案,下面结合附图和具体实施方式对本技术作进一步详细描述,但本技术的实施方式不限于此。
[0027]在本技术的描述中,需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖向”、“纵向”、“侧向”、“水平”、“内”、“外”、“前”、“后”、“顶”、“底”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该技术产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。
[0028]在本技术的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“开有”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种大规模光开关阵列控制电路系统,其特征在于,包括一个由至少一条单路光开关控制电路组成的控制电路,所述单路光开关控制电路包括电压基准(5)、第一数字分压电路、第二数字分压电路和高速开关(8),所述电压基准(5)的输出端与第一数字分压电路和第二数字分压电路的输入端连接,所述第一数字分压电路的输出端与高速开关(8)的输入端m连接,所述第二数字分压电路的输出端与高速开关(8)的输入端n连接,所述第一数字分压电路由数字电位器A(6)和第一固定电阻(7)串联组成,所述电压基准(5)的输出端与数字电位器A(6)的输入端连接,所述数字电位器A(6)的输出端与第一固定电阻(7)的输入端连接且共同接入高速开关(8)的输入端m,所述第一固定电阻(7)的输出端接地,所述第二数字分压电路由第二固定电阻(9)和数字电位器B(10)串联组成,所述电压基准(5)的输出端与第二固定电阻(9)的输入端连接,所述第二固定电阻(9)的输出端与数字电位器B(10)的输入端连接且共同接入高速开关(8)的输入端n,所述数字电位器B(10)的输出端接地,所述数字电位器A(6)、数字电位器B(10)和高速开关(8)都具有一个受控端,所述数字电位器A(6)和数字电位器B(10)的受控端接收到控制信号后,数字电位器A(6)和数字电位器B(10)的电阻值会发生改变;所述高速开关(8)的受控端接收到控制信号后,高速开关(8)的开关状态会发生切换。2.根据权利要求1所述的一种大规模光开关阵列控制电路系统,其特征在于,所述高速开关(8)为高速光开关,当高速开关(8)切换至第一状态时,高速开关(8)的输入端m接入高速开关(8)的输出端;当高速开关(8)切换至第二状态时,高速开关(8)的输入端n接入高速开关(8)的输出端。3.根据权利要求1

2任一所述的一种大...

【专利技术属性】
技术研发人员:徐艳霞徐济成周华宋世俊汪海威朱昊李静月张欢
申请(专利权)人:安徽中澳科技职业学院
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1